电荷泵及液晶显示屏驱动芯片的制作方法

文档序号:2629361阅读:193来源:国知局
专利名称:电荷泵及液晶显示屏驱动芯片的制作方法
技术领域
本实用新型涉及一种电压变换器,尤其涉及一种电荷泵及液晶显示屏驱动芯片。
背景技术
电荷泵是一种利用所谓的“快速”(flying)或“泵送”电容(而非电感或变压器)来储能的DC-DC(变换器)。其内部的晶体管开关阵列以一定方式控制快速电容器的充电和放电,从而使电源电压以一定因数(例如_1、2或3)倍增或降低,从而得到所需要的输出电压。现有技术中已有多种电荷泵电路。图I即为现有技术中常见的倍压电荷泵的电路示意图。该现有技术的电荷泵包括四个开关S1、S2、S3、S4和一个电容Cl。如图2所示,开关S1、S2由第一时钟控制,开关S3、S4由第二时钟控制,第一、第二时钟为一对互不交叠时钟,避免了第一、第二时钟同时有效的情况发生。开关SI —端输入Vcc电源电压,另一端接 电容Cl的上极板。开关S2—端接电容Cl的下极板,另一端接地。由开关SI、电容Cl、开关S2构成的充电电路,在第一时钟有效时(图2中A时),开关SI、S2闭合,开关S3、S4打开,对电容Cl充电,使其电势到达Vcc。开关S3—端输出Vout电压,另一端接电容Cl的上极板。开关S4—端接电容Cl的下极板,另一端输入Vcc电源电压。由开关S3、电容Cl、开关S4构成的升压电路,在第二时钟有效时(图2中B时),开关S3、S4闭合,开关SI、S2打开。因为电容Cl两端的电势不能立即改变,电容Cl上的电势被抬高了 VccjP Vout输出电压跳变到电源电压Vcc的2倍,实现了倍压。电容C2串联于Vout输出电压端和接地端之间,用于向负载提供电压。使用这种方法可以实现电压的倍压,在时钟信号的占空比为50%时,能效转换最佳,但实际电路中第一、第二时钟在信号转换中会产生延迟,并达不到如此理想状态。而且在一个时钟周期内,只有一个相位输出电流,能量效率较低,输出纹波较大。同时,反向电流会进一步降低电荷泵的能量效率。即在时钟信号由高转低或由低转高时,由于延迟引起的从Vout输出端反向流向Vcc电源电压的电流。该电流会进一步削弱倍压电路的工作效率。电荷泵通常用来为芯片内部电路提供电源电压。目前的芯片越来越多的采用内置片上电容的电荷泵电路以减少外部分立元件,以降低成本。这样的电荷泵电路受芯片面积所限更难获得较好的能量效率和输出纹波。

实用新型内容本实用新型所要解决的技术问题是提供一种电荷泵,其具有较高的能量效率与较小的输出纹波。为了解决上述问题,本实用新型提供一种电荷泵,包括第一电容及第二电容;充电电路,包括第一充电分支和第二充电分支;所述的第一充电分支由第一时钟控制,当第一时钟有效时,实现对第一电容的充电;所述的第二充电分支由第二时钟控制,当第二时钟有效时,实现对第二电容的充电;所述的第一、第二时钟为一对非交叠时钟。以及升压电路,包括第一升压分支和第二升压分支;所述的第一升压分支由所述的第二时钟控制,当第二时钟有效时,抬升第一电容的上极板电压并对外输出;所述的第二升压分支由所述的第一时钟控制,当第一时钟有效时,抬升第二电容的上极板电压并对外输出。以及连接第一电容下极板和第二电容下极板的第一开关,由第三时钟控制;所述的第三时钟在第一、第二时钟均无效的情况下有效,且与第一时钟、第二时钟互不交叠;当第三时钟有效时,第一开关闭合,使得第一电容和第二电容实现电荷共享。可选的,所述的第一充电分支包括与电源电压相连的第二开关、接地的第三开关,第一时钟有效时,所述的第二、第三开关闭合;所述的第二充电分支包括与电源电压相连的第四开关、接地的第五开关,第二时钟有效时,所述的第四、第五开关闭合。 可选的,所述的第一升压分支包括与电荷泵的电压输出端相连的第六开关、与电源电压相连的第七开关,第二时钟有效时,所述的第六、第七开关闭合;所述的第二升压分支包括与电荷泵的电压输出端相连的第八开关、与电源电压相连的第九开关,第一时钟有效时,所述的第八、第九开关闭合。可选的,所述的第二开关为一 PMOS管,其源极与电源电压相连、栅极接收第一时钟、漏极与第一电容的上极板相连;所述的第三开关为一 NMOS管,其漏极与第一电容的下极板相连、栅极接收第一时钟的反向信号、源极接地;所述的第四开关为一 PMOS管,其源极与电源电压相连、栅极接收第二时钟、漏极与第二电容的上极板相连;所述的第五开关为一 NMOS管,其漏极与第二电容的下极板相连、栅极接收第二时钟的反向信号、源极接地。可选的,所述的第六开关为一 PMOS管,其源极与电荷泵的电压输出端相连、栅极接收第二时钟、漏极与第一电容的上极板相连;所述的第七开关为一 PMOS管,其漏极与第一电容的下极板相连、栅极接收第二时钟、源极与电源电压相连;所述的第八开关为一 PMOS管,其源极与电荷泵的电压输出端相连、栅极接收第一时钟、漏极与第二电容的上极板相连;所述的第九开关为一 PMOS管,其漏极与第二电容的下极板相连、栅极接收第一时钟、源极与电源电压相连。可选的,所述的第六开关为一 PMOS管,其源极与电荷泵的电压输出端相连、栅极接收第二时钟、漏极与第一电容的上极板相连;所述的第七开关为一 PMOS管,其漏极与第一电容的下极板相连、栅极接收第二前级时钟信号、源极与电源电压相连,所述的第二前级时钟信号经延迟处理后,得到第二时钟信号,且第二前级时钟与第一时钟互不交叠;第二时钟有效时,第七开关比第六开关先闭合;所述的第八开关为一 PMOS管,其源极与电荷泵的电压输出端相连、栅极接收第一时钟、漏极与第二电容的上极板相连;所述的第九开关为一 PMOS管,其漏极与第二电容的下极板相连、栅极接收第一前级时钟信号、源极与电源电压相连,所述的第一前级时钟信号经延迟处理后,得到第一时钟信号,且第一前级时钟与第二时钟互不交叠;第一时钟有效时,第九开关比第八开关先闭合;所述的第三时钟在第一、第一前级、第二、第二前级时钟均无效的情况下有效,且第三时钟有效期间,第一时钟、第一前级时钟、第二时钟、第二前级时钟均无效。本实用新型还提供了一种液晶显示屏驱动芯片,其包括上述的任一种电荷泵。与现有技术相比,本实用新型具有以下优点I、第一、第二升压分支轮流升压,在提高了电荷泵的能量效率,减小纹波的同时,通过一受控开关,使得在第一、第二充电分支和第一、第二升压分支都不处于有效状态的时间间隙,实现第一、第~■电容的电荷共孚,进一步提闻能量效率。2、可选方案中,通过对升压分支的时钟控制信号的处理,使得升压时升压分支上的两个开关有先后的闭合,有效减少了反向电流,达到提闻能效,减小纹波的目的。

图I是现有技术中的一种电荷泵的电路图。 图2是图I中电荷泵的时钟信号的波形时序图。图3是本实用新型的一种实施例的电路图。图4是图3中的实施例的时钟信号的波形时序图。图5是本实用新型的另一种实施例的电路图。图6是图5的实施例的时钟信号的波形时序图。图7是本实用新型所述的一种液晶显示屏驱动芯片的结构示意图。
具体实施方式
下文中的说明与附图将使本实用新型的前述特征及优点更明显。兹将参照附图详细说明依据本实用新型的较佳实施例。图3是本实用新型的一种实施例的电路示意图,图4是对应图3的实施例的时钟信号的波形时序图。如图3所示,本实施例包括第一充电分支la、第一升压分支lb、第二充电分支2a、第二升压分支2b、第一电容Cl、第二电容C2以及连接第一电容Cl下极板和第二电容C2下极板的第一开关SI。第一时钟CLKl控制第一充电分支Ia和第二升压分支2b,第二时钟CLK2控制第一升压分支Ib和第二充电分支2a。第三时钟CLK3控制第一开关SI。具体地,第一充电分支Ia包括一端接收电源电压Vcc,另一端连接于第一电容Cl的上极板且由第一时钟CLKl控制的第二开关S2 ;—端连接于第一电容Cl的下极板,另一端接地且同样由第一时钟CLKl控制的第三开关S3。第一升压分支Ib包括一端输出电压Vout,另一端连接于第一电容Cl的上极板且由第二时钟CLK2控制的第六开关S6 ;—端连接于第一电容Cl的下极板,另一端连接于电源电压Vcc且同样由第二时钟CLK2控制的第七开关S7。第二充电分支2a包括一端接收电源电压Vcc,另一端连接于第二电容C2的上极板且由第二时钟CLK2控制的第四开关S4 ;—端连接于第二电容C2的下极板,另一端接地且同样由第二时钟CLK2控制的第五开关S5。第二升压分支2b包括一端输出电压Vout,另一端连接于第二电容C2的上极板且由第一时钟CLKl控制的第八开关S8 ;—端连接于第二电容C2的下极板,另一端连接于电源电压Vcc且同样由第一时钟CLKl控制的第九开关S9。[0041]由图4可知,第一、第二时钟为一对非交叠时钟,即二者不会同时有效。结合图3,即第一充电分支Ia和第一升压分支Ib不可能同时工作,同理,第二充电分支2a和第二升压分支2b不可能同时工作。第一时钟CLKl有效时,第一充电分支Ia对第一电容Cl进行充电。同时,第二升压分支2b对第二电容C2实现倍压输出。第二时钟CLK2有效时,第一升压分支Ib对第一电容Cl实现倍压输出。同时,第二充电分支2a对第二电容C2进行充电。第三时钟CLK3仅在第一、第二时钟均无效的情况下有效,且与第一时钟、第二时钟互不交叠,即第三时钟CLK3有效时,第一充电分支la、第一升压分支lb、第二充电分支2a和第二升压分支2b均不工作。此时,第一开关SI闭合,使得第一电容Cl和第二电容C2间实现电荷共享,电势等位。即在下一个第一、第二时钟有效时,升压分支无需从接地电势开始对该分支电容的下极板充电,而是从电容间电荷共享后达到的平衡电势开始充电,节约了部分功耗。具体地,在图4中A点位置,第一时钟CLKl有效,第二时钟CLK2无效,第三时钟CLK3无效。此时,第二开关S2、第三开关S3闭合,第一充电分支Ia对第一电容Cl充电。同时,第八开关S8、第九开关S9也闭合,第二升压分支2b对第二电容C2实现倍压输出。第一 升压分支Ib和第二充电分支2a此时均不工作。在图4中B点位置,第二时钟CLK2有效,第一时钟CLKl无效,第三时钟CLK3无效。此时,第六开关S6、第七开关S7闭合,第一充电分支Ib对第一电容Cl实现倍压输出。同时,第四开关S4、第五开关S5也闭合,第二充电分支2a对第二电容C2充电。第一充电分支Ia和第二升压分支2b此时均不工作。由此可以看出,不同于现有技术的在一个时钟周期内,只有一个相位有倍压输出,本实用新型的实施例可以在同一时钟周期内,两个相位轮流实现倍压输出,能量效率高,输出纹波小。在图4中C点位置,第一时钟CLK1、第二时钟CLK2均无效,即此时两路升压分支均没有倍压输出,第三时钟CLK3有效,且与第一时钟CLK1、第二时钟CLK2互不交叠。此时,第一开关SI闭合,连接了第一电容Cl和第二电容C2,实现二者电荷共享,进一步提高能量效率。图5是本实用新型的另一种实施例的电路示意图,图6是对应图5的实施例的时钟信号的波形时序图。与前例相同部分,此处不再赘述。与前例不同的是,此例中不仅将各分支的开关替换为晶体管,同时对升压分支的时钟控制信号进行了处理,使得升压时升压分支上的两个开关有先后的闭合,有效减少了反向电流,达到提高能效,减小纹波的目的。具体地,第一充电分支Ia中的第二开关S2为一 PMOS管,其源极接收电源电压Vcc、栅极接收第一时钟CLKl、漏极与第一电容Cl的上极板相连;第三开关S3为一 NMOS管,其漏极与第一电容Cl的下极板相连、栅极接收第一时钟的反向信号CLKlb、源极接地。第二充电分支2a中的第四开关S4为一 PMOS管,其源极接收电源电压Vcc、栅极接收第二时钟CLK2、漏极与第二电容C2的上极板相连;第五开关S5为一 NMOS管,其漏极与第二电容C2的下极板相连、栅极接收第二时钟的反向信号CLK2b、源极接地。第一升压分支Ib中的第六开关S6为一 PMOS管,其源极倍压输出Vout、栅极接收第二时钟CLK2、漏极与第一电容Cl的上极板相连;第七开关S7为一 PMOS管,其漏极与第一电容Cl的下极板相连、栅极接收第二前级时钟信号CLK2’、源极接收电源电压Vcc。第二升压分支2b中的第八开关S8为一 PMOS管,其源极倍压输出Vout、栅极接收第一时钟CLKl、漏极与第二电容C2的上极板相连;第九开关S9为一 PMOS管,其漏极与第二电容C2的下极板相连、栅极接收第一前级时钟信号CLK1’、源极接收电源电压Vcc。下面结合图6对各时钟信号进行说明。CLKlb、CLKl、CLK1’ 为同源信号。CLKlb为CLKl经反相处理后所获信号。因PMOS管的Vgs为低有效,NMOS管的Vgs为高有效,所以控制PMOS管S2的第一时钟CLKl经反相处理后连接NMOS管S3,可保证S2、S3同时导通或截止。 CLKr为CLKl的前级信号,CLKlj经过延迟处理后获得CLKl。该信号用于控制PMOS管S9的导通或截止。CLK2b、CLK2、CLK2’亦为同源信号,CLK2b为CLK2经反相处理后所获信号,CLK2’为CLK2的前级信号。其功能与上述类同,亦为控制相应连接的MOS管的导通或截止,此处不再赘述。CLK3在第一时钟CLK1、第一前级时钟CLK1’、第二时钟CLK2、第二前级时钟CLK2’均无效的情况下有效,且第三时钟CLK3有效期间,第一时钟CLK1、第一前级时钟CLK1’、第二时钟CLK2、第二前级时钟CLK2’均无效。具体地,在图6中A点位置,第一时钟CLKl为低,PMOS管S2导通。同时,第一反相时钟CLKlb为高,NMOS管S3导通。第一充电分支Ia对第一电容Cl充电。同时,第一前级时钟CLK1’为低,PMOS管S9导通。第一时钟CLKl为低,PMOS管S8导通。第二升压分支2b实现倍压输出。因第一前级时钟CLK1’早于第一时钟CLK1,所以PMOS管S9早于PMOS管S8导通,即在S8导通实现倍压输出前,S9已导通,开始提升电势。届时S8与S9间的电势差不再是电源电压Vcc,而会因提前提升电势而小于电源电压Vcc。其直接效果是,会有效减小从Vout输出端反向流向Vcc电源电压的电流,进一步提高能量效率。此时,第二时钟CLK2无效,第一升压分支Ib和第二充电分支2a均不工作。第三时钟CLK3无效,第一开关SI打开。在图6中B点位置,第二时钟CLK2为低,PMOS管S4导通。同时,第一反相时钟CLK2b为高,NMOS管S5导通。第二充电分支2a对第二电容C2充电。同时,第二前级时钟CLK2’为低,PMOS管S7导通。第二时钟CLK2为低,PMOS管S6导通。第一升压分支Ib实现倍压输出。因第二前级时钟CLK2’类似于第一前级时钟CLK1’的处理,所以同样在第一升压分支Ib上也会产生相同的减小反向电流的效果,具体不再赘述。此时,第一时钟CLKl无效,第一充电分支Ia和第二升压分支2b均不工作。第三时钟CLK3无效,第一开关SI打开。在图6中C点位置,第一时钟CLK1、第一前级时钟CLKl ’、第二时钟CLK2、第二前级时钟CLK2’均无效,即此时两路升压分支均没有倍压输出,仅第三时钟CLK3有效,且与第一时钟CLK1、第一前级时钟CLK1’、第二时钟CLK2、第二前级时钟CLK2’均不交叠。此时,第一开关SI闭合,与前例类似,可实现第一电容Cl和第二电容C2间的电荷共享,进一步提高能
量效率。[0062]图7是本实用新型所述的一种液晶显示屏驱动芯片的结构示意图。如图所示,该液晶显示屏驱动芯片包括本实用新型所述的电荷泵(与本实用新型无关的输入/输出信号未示出)。该电荷泵接收由时序控制器产生的时钟信号CLK1、CLK2、CLK3,并接收电源电压Vcc输入,经电荷泵倍压输出,通过输出端Vout输送到TFT源极驱动模块、TFT栅极驱动模 块、共通极驱动,作为该些模块的输入信号,以产生后续驱动操作。虽然本实用新型己以较佳实施例披露如上,但本实用新型并非限定于此。任何本领域技术人员,在不脱离本实用新型的精神和范围内,均可作各种更动与修改,因此本实用新型的保护范围应当以权利要求所限定的范围为准。
权利要求1.ー种电荷泵,其特征在于,包括 第一电容及第ニ电容; 充电电路,包括第一充电分支和第二充电分支;所述的第一充电分支由第一时钟控制,当第一时钟有效时,实现对第一电容的充电;所述的第二充电分支由第二时钟控制,当第二时钟有效时,实现对第二电容的充电;所述的第一、第二时钟为一对非交叠时钟; 升压电路,包括第一升压分支和第二升压分支;所述的第一升压分支由所述的第二时钟控制,当第二时钟有效时,抬升第一电容的上极板电压并对外输出;所述的第二升压分支由所述的第一时钟控制,当第一时钟有效时,抬升第二电容的上极板电压并对外输出; 连接第一电容下极板和第二电容下极板的第一开关,由第三时钟控制;所述的第三时钟在第一、第二时钟均无效的情况下有效,且与第一时钟、第二时钟互不交叠;当第三时钟有效时,第一开关闭合,使得第一电容和第二电容实现电荷共享。
2.如权利要求I所述的电荷泵,其特征在干 所述的第一充电分支包括与电源电压相连的第二开关、接地的第三开关,第一时钟有效时,所述的第二、第三开关闭合; 所述的第二充电分支包括与电源电压相连的第四开关、接地的第五开关,第二时钟有效时,所述的第四、第五开关闭合。
3.如权利要求I所述的电荷泵,其特征在于 所述的第一升压分支包括与电荷泵的电压输出端相连的第六开关、与电源电压相连的第七开关,第二时钟有效时,所述的第六、第七开关闭合; 所述的第二升压分支包括与电荷泵的电压输出端相连的第八开关、与电源电压相连的第九开关,第一时钟有效时,所述的第八、第九开关闭合。
4.如权利要求2所述的电荷泵,其特征在于 所述的第二开关为一 PMOS管,其源极与电源电压相连、栅极接收第一时钟、漏极与第一电容的上极板相连;所述的第三开关为一 NMOS管,其漏极与第一电容的下极板相连、栅极接收第一时钟的反向信号、源极接地; 所述的第四开关为一 PMOS管,其源极与电源电压相连、栅极接收第二时钟、漏极与第ニ电容的上极板相连;所述的第五开关为一 NMOS管,其漏极与第二电容的下极板相连、栅极接收第二时钟的反向信号、源极接地。
5.如权利要求3所述的电荷泵,其特征在于 所述的第六开关为一 PMOS管,其源极与电荷泵的电压输出端相连、栅极接收第二时钟、漏极与第一电容的上极板相连;所述的第七开关为一 PMOS管,其漏极与第一电容的下极板相连、栅极接收第二时钟、源极与电源电压相连; 所述的第八开关为一 PMOS管,其源极与电荷泵的电压输出端相连、栅极接收第一时钟、漏极与第二电容的上极板相连;所述的第九开关为一 PMOS管,其漏极与第二电容的下极板相连、栅极接收第一时钟、源极与电源电压相连。
6.如权利要求3所述的电荷泵,其特征在于 所述的第六开关为一 PMOS管,其源极与电荷泵的电压输出端相连、栅极接收第二时钟、漏极与第一电容的上极板相连;所述的第七开关为一 PMOS管,其漏极与第一电容的下极板相连、栅极接收第二前级时钟信号、源极与电源电压相连,所述的第二前级时钟信号经延迟处理后,得到第二时钟信号,且第二前级时钟与第一时钟互不交叠;第二时钟有效时,第七开关比第六开关先闭合; 所述的第八开关为一 PMOS管,其源极与电荷泵的电压输出端相连、栅极接收第一时钟、漏极与第二电容的上极板相连;所述的第九开关为一 PMOS管,其漏极与第二电容的下极板相连、栅极接收第一前级时钟信号、源极与电源电压相连,所述的第一前级时钟信号经延迟处理后,得到第一时钟信号,且第一前级时钟与第二时钟互不交叠;第一时钟有效时,第九开关比第八开关先闭合; 所述的第三时钟在第一、第一前级、第二、第二前级时钟均无效的情况下有效,且第三时钟有效期间,第一时钟、第一前级时钟、第二时钟、第二前级时钟均无效。
7.ー种液晶显示屏驱动芯片,其特征在于包括权利要求1-6所述的任ー种电荷泵。
专利摘要一种电荷泵及液晶显示屏驱动芯片。该电荷泵包括第一、第二电容;第一充电分支、第二充电分支,第一时钟有效,第一充电分支对第一电容充电,第二时钟有效时,第二充电分支对第二电容充电,第一、第二时钟为一对非交叠时钟;第一升压分支、第二升压分支,第二时钟有效时,第一升压分支抬升第一电容的上极板电压并对外输出,第一时钟有效时,第二升压分支抬升第二电容的上极板电压并对外输出;由第三时钟控制的连接第一电容下极板和第二电容下极板的第一开关,第三时钟在第一、第二时钟均无效的情况下有效,且与第一时钟、第二时钟互不交叠,第三时钟有效时,第一电容和第二电容间可电荷共享。所述电荷泵具有较高的转换效率和较小的纹波。该液晶显示屏驱动芯片,包括上述的电荷泵。
文档编号G09G3/36GK202616995SQ201220130918
公开日2012年12月19日 申请日期2012年3月30日 优先权日2012年3月30日
发明者丁启源, 赵德林 申请人:格科微电子(上海)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1