显示面板及其制作方法

文档序号:2546606阅读:159来源:国知局
显示面板及其制作方法
【专利摘要】本发明提供一种显示面板及其制作方法,本发明的显示面板包含显示区、移位寄存器电路、第一起始信号线及第二起始信号线。移位寄存器电路通过多条信号输出线电性耦接于显示区;第一起始信号线及第二起始信号线皆电性耦接于移位寄存器电路;其中第一起始信号线和第二起始信号线均不跨越信号输出线。
【专利说明】显示面板及其制作方法
【技术领域】
[0001]本发明涉及一种显示面板,特别是涉及一种显示面板中与移位寄存器有关的走线配置。
【背景技术】
[0002]在显示面板产业激烈的竞争下,轻薄短小的外观逐渐成为技术发展的重心。一般而言,将栅极驱动集成电路(Gate Driver IC)整合至玻璃基板可达到窄边框的目标。
[0003]于传统的显示面板中,传输起始信号的起始信号线及传输栅极信号的信号输出线配置于移位寄存器电路及显示区之间,使得起始信号线及信号输出线的走线得以形成跨线。由于信号输出线输出的栅极信号为输入至显示面板的主要信息,且走线跨线的发生将诱发静电放电(Electrostatic Discharge ;ESD)现象,因此静电放电的发生导致显示面板所显示的信息出现错误。此外,随着显示面板的分辨率越来越高,走线跨线的情形也会越来越明显,导致发生静电放电的可能性相对地提高,使得显示面板显示异常的机率也相对地提闻。

【发明内容】

[0004]本发明的目的是提供一种显示面板及其制作方法。于显示面板中改变起始信号线的走线配置,减少起始信号线与信号输出线间走线的跨线,以降低静电放电情形的发生机率,提闻显不面板的生广良率。
[0005]本
【发明内容】
的一样态为关于一种显示面板。此显示面板包含显示区、移位寄存器电路、第一起始信号线及第二起始信号线。移位寄存器电路通过多条信号输出线电性耦接于显示区;第一起始信号线电性耦接于移位寄存器电路;第二起始信号线电性耦接于移位寄存器电路;其中第一起始信号线和第二起始信号线均不跨越信号输出线。
[0006]本发明次一实施例为关于显示面板,其中移位寄存器电路具有第一侧以及相对第一侧的第二侧,移位寄存器电路的第一侧通过信号输出线电性耦接于显示区,第一起始信号线至少沿着移位寄存器电路的第二侧配置。
[0007]本发明再一实施例为关于显示面板,显示面板还包含高频信号线、低频信号线及参考信号线。高频信号线电性耦接于移位寄存器电路;低频信号线电性耦接于移位寄存器电路;参考信号线连接至焊垫,环绕高频信号线及低频信号线。
[0008]本发明另一实施例为关于显示面板,其中第一起始信号线为上述信号线中最远离移位寄存器电路的一者。
[0009]本发明又一实施例为关于显示面板,其中第一起始信号线沿着高频信号线、低频信号线以及参考信号线配置。
[0010]本
【发明内容】
的另一样态为关于显示面板。此显示面板包含显示区、移位寄存器电路以及多条信号线。移位寄存器电路用以通过多条信号输出线分别地提供栅极信号至显示区;多条信号线包含第一起始信号线及第二起始信号线。第一起始信号线用以提供起始信号或重置信号至移位寄存器电路;第二起始信号线为信号线中最靠近显示区的一者,且第二起始信号线的控制独立于第一起始信号线,用以提供起始信号或重置信号至移位寄存器电路。
[0011]本发明次一实施例为关于显示面板,其中移位寄存器电路具有第一侧以及相对第一侧的第二侧,移位寄存器电路的第一侧用以通过信号输出线提供栅极信号至显示区,第一起始信号线至少沿着移位寄存器电路的第二侧配置。
[0012]本发明另一实施例为关于显示面板,其中第一起始信号线为信号线中最远离移位寄存器电路的一者。
[0013]本发明再一实施例为关于显示面板,其中信号线还包含高频信号线、低频信号线及参考信号线。高频信号线用以提供高频信号至移位寄存器电路;低频信号线用以提供低频信号至移位寄存器电路;参考信号线环绕高频信号线及低频信号线配置,以屏蔽高频信号线及低频信号线。
[0014]本发明次一实施例为关于显示面板,其中第一起始信号线沿着高频信号线、低频信号线以及参考信号线配置。
【专利附图】

【附图说明】
[0015]图1为根据现有技术示出一般显示面板的示意图;
[0016]图2为根据本发明一实施例示出显示面板的示意图;
[0017]图3A为根据本发明一实施例示出移位寄存器电路中单一级移位寄存器的示意图;
[0018]图3B为根据本发明一实施例示出第一级移位寄存器的时序波形图;
[0019]图4为根据本发明一实施例示出显示面板的制作方法的流程图。
[0020]附图标记
[0021]100、200:显示面板110、210:显示区
120、220:移位寄存器电路122、222:第一侧
124、224:第二侧130、230:焊垫
300:单一级移位寄存器310、320:稳压单元
330:输出单元340:重置单元
400:显示面板的制作方法410、420:步骤
ST、STl、ST2:起始信号线VSS:参考信号线
SO:信号输出线HC:高频信号线
LC:低频信号线RJ:修补信号线
CF:滤光信号线AC:阵列信号线
HCn:高频信号LCS1:第一低频信号
LCS2:第二低频信号VS:参考信号
STS:起始信号RST:重置信号
Q(n):驱动信号G(n):栅极信号 Tl~T16:晶体管 Pl~P3:时间区间
【具体实施方式】
[0022]以下举实施例配合所附附图作详细说明,但所提供的实施例并非用以限制本发明所涵盖的范围,而结构运作的描述非用以限制其执行的顺序,任何由元件重新组合的结构,所产生具有均等效果的装置,皆为本发明所涵盖的范围。此外,附图仅以说明为目的,并未依照原尺寸作图。
[0023]关于本文中所使用的“耦接”或“连接”,均可指两个或多个元件相互直接作实体或电性接触,或是相互间接作实体或电性接触,亦可指两个或多个元件相交互操作或动作。
[0024]图1为根据现有技术示出一般显示面板的示意图。如图1所示,显示面板100包含显示区110、移位寄存器电路120及焊垫130。
[0025]如图1所示,移位寄存器电路120具有第一侧122及相对第一侧122的第二侧124。于显不面板100中,起始信号线ST的一分支STl配置于移位寄存器电路120的第一侧122和显示区110之间,用以自焊垫130传送起始信号或重置信号至移位寄存器电路120。而信号输出线SO配置于移位寄存器电路120的第一侧122,且电性连接移位寄存器电路120,用以自移位寄存器电路120输出栅极信号G(n)至显示区110。
[0026]上述配置方式造成起始信号线STl及信号输出线SO的走线于移位寄存器电路120的第一侧122和显示区110之间出现跨线。走线跨线的情形导致静电放电(ElectrostaticDischarge ;ESD)现象的产生,因而影响信号输出线SO上栅极信号G (η)的正确性,使得显示区显示异常。
[0027]另外,如图1所示,参考信号线VSS、高频信号线HC、低频信号线LC、阵列信号线AC、滤光信号线CF及修补信号线RJ配置于移位寄存器电路120的第二侧124旁。
[0028]在显示面板100的制作过程中,于上述信号线配置完成时,使用喷嘴填入粘结剂(如:密封胶)于移位寄存器电路120的第二侧124旁的信号线,且于前述配置于显示面板100较外侧的信号线挖洞使得粘结剂得以照光,进而达到硬化效果。
[0029]于显示面板100中,高频信号线HC紧邻配置于显示面板100最外侧的阵列信号线AC、滤光信号线CF及修补信号线RJ,导致高频信号线HC于上述挖洞的过程中被挖洞的机率较高。由于被挖洞的信号线其阻值会增加,且被挖洞的高频信号线HC及未被挖洞的高频信号线HC之间的阻抗不匹配,导致显示区110的显示操作异常(如:显示区的画面出现亮暗线)。
[0030]为改进上述问题,本发明提出一种不同于一般显示面板的走线配置方式。
[0031]如图2所示,图2为根据本发明一实施例示出显示面板的示意图。显示面板200包含显示区210、移位寄存器电路220及多条信号线。前述信号线包含多条信号输出线SO以及起始信号线ST1、ST2。
[0032]上述移位寄存器电路220包含多级移位寄存器。如图3A所示,图3A为根据本发明一实施例示出移位寄存器电路中单一级移位寄存器的示意图。单一级移位寄存器300包含稳压单元310、320、输出单元330以及重置单元340。
[0033]如图3A所示,稳压单元310包含多个晶体管Tl?T6,借由第一低频信号LCSl及驱动信号Q(ri)控制稳压单元310。而稳压单元320包含晶体管T7?T12,借由第二低频信号LCS2及驱动信号Q (η)控制稳压单元320。此外,稳压单元310、320皆连接至参考信号VS0
[0034]输出单元330包含晶体管Τ13?Τ15,借由驱动信号Q (η)控制输出单元330,使得输出单元330内的晶体管Τ13?Τ15使能或抑能,以选择性地接收高频信号HCn,并将其作为自输出单元330输出的栅极信号G (η)。
[0035]此外,输出单元330用以借由其内的晶体管Τ14输出供给至后一级移位寄存器300的输出单元330的驱动信号Q(n+1)。
[0036]重置单元340为一晶体管T16,依据后两级移位寄存器300的栅极信号G(n+2)控制晶体管T16,以重置目前移位寄存器300的驱动信号Q(n)。
[0037]上述标号中,η为大于或等于I的整数,代表移位寄存器300的级数。举例而言,η为I表示第一级移位寄存器,η为2表示第二级移位寄存器。
[0038]值得注意的是,输出单元330的驱动信号Q(n)由前一级移位寄存器300的输出单元330获得。由于第一级移位寄存器300中输出单元330的驱动信号Q(n)无法由前一级移位寄存器获得,因此,设定第一级移位寄存器300的驱动信号Q (η)由起始信号STS获得。
[0039]此外,重置单元340依据后两级移位寄存器300的栅极信号G(n+2)重置目前移位寄存器300的驱动信号Q(n)。由于移位寄存器电路220的最后两级移位寄存器300缺乏相应上述两级移位寄存器300的后两级移位寄存器300的栅极信号G (n+2),因此,设定最后两级移位寄存器300中输入至重置单元340的栅极信号G (n+2)为重置信号RST。
[0040]举例而言,若显示面板200为宽屏幕高画质(Full HD)的显示面板,其分辨率为1920*1080。也就是说,移位寄存器电路220中具有1080级移位寄存器300,而依据以上描述第1079及1080级移位寄存器300的重置单元340须借由第1081及1082级移位寄存器300的栅极信号G(n)控制。由于移位寄存器电路220中仅有1080级移位寄存器300,第1079及1080级移位寄存器300的重置单元340借由重置信号RST驱动。
[0041]图3B为根据本发明一实施例示出第一级移位寄存器的时序波形图。为清楚说明起见,以下叙述以第一级移位寄存器(n=l)为例,并配合图3A进行说明。如图3B所示,首先,起始信号STS于时间区间Pl为高准位,此时,稳压单元310依据高准位的低频信号LCSl导通,而稳压单元320依据低准位的低频信号LCS2关闭。如图3B所示,驱动信号Q(I)开始接收起始信号STS后略微上升。接着,于时间区间P2,上述驱动信号Q(I)输入至输出单元330,使得高频信号HCl通过晶体管T15输出,以作为栅极信号G(I),并且栅极信号G(I)通过晶体管T14输出,以作为驱动第二级移位寄存器300的输出单元330的驱动信号Q (2)。最后,于时间区间P3,栅极信号G(I)通过晶体管T15被下拉到参考信号VS。
[0042]另外,如图3B所示,各级移位寄存器300的高频信号HCn依序输出一脉冲,而低频信号LCS1、LCS2于一时间点互换准位。此外,高频信号HCn的频率高于低频信号LCS1、LCS2,而低频信号LCS1、LCS2的频率高于参考信号VS的变化频率。
[0043]如图2所示,移位寄存器电路220通过信号输出线SO电性耦接于显示区210,以分别地提供栅极信号G(n)至显示区210,使得显示区210依据栅极信号G(n)执行显示的功能。在一实施例中,移位寄存器电路220具有第一侧222及相对第一侧222的第二侧224。移位寄存器电路220的第一侧222借由信号输出线SO电性耦接于显示区210。
[0044]起始信号线STl沿着移位寄存器电路220的第二侧224配置,且电性耦接于移位寄存器电路220及焊垫230,以自焊垫230提供起始信号STS或重置信号RST至移位寄存器电路220。
[0045]起始信号线ST2电性耦接于移位寄存器电路220及焊垫230,以自焊垫230提供起始信号STS或重置信号RST至移位寄存器电路220。上述起始信号STS用以启动移位寄存器电路220,而重置信号RST用以重置移位寄存器电路220重新输出栅极信号G (η)。
[0046]值得注意的是,起始信号线ST2的配置独立于起始信号线ST1,且为显示面板200的信号线中最靠近显示区210的一者。
[0047]此外,相较于图1所示的显示面板100,在此实施例中,起始信号线ST1、ST2的走线均不跨越信号输出线S0,有效地减少移位寄存器电路220的第一侧222与显示区210之间静电放电现象的产生,使得借由信号输出线SO传输的栅极信号G(n)正确地输入至显示区210,显示区210得以正常地运作,从而提高显示面板200的生产良率。
[0048]在另一实施例中,显示面板200中的信号线还包含多条高频信号线HC、两条低频信号线LC及参考信号线VSS。
[0049]如图2所示,前述高频信号线HC皆配置于移位寄存器电路220的第二侧224旁。更具体而言,相较于起始信号线ST1,高频信号线HC配置于较接近移位寄存器电路220的位置。另外,高频信号线HC电性耦接于移位寄存器电路220及焊垫230,以自焊垫230提供高频信号HCn至移位寄存器电路220。在一实施例中,高频信号线HC上的高频信号HCn与栅极信号G(n)相关,例如高频信号HCn中可包含作为栅极信号G(η)的主要信息信号。
[0050]低频信号线LC配置于移位寄存器电路220的第二侧224旁。更具体而言,低频信号线LC配置于高频信号线HC及移位寄存器电路220的第二侧224之间。另外,低频信号线LC电性耦接于移位寄存器电路220及焊垫230,以自焊垫230提供低频信号LCS1、LCS2至移位寄存器电路220,其中低频信号LCS1、LCS2可用以稳定传输至面板显示区210的栅极信号G (η),具有稳压的功能。
[0051]另外,参考信号线VSS用以传输参考电压VS,配置于移位寄存器电路220的第二侧224旁,且相较于起始信号线ST1,参考信号线VSS配置于较接近移位寄存器电路220的位置。更具体而言,参考信号线VSS连接至焊垫230,其走线的配置以焊垫230外侧的一接脚为起点,沿起始信号线STl及高频信号线HC之间配置,绕过高频信号线HC及低频信号线LC的末端,再沿低频信号线LC及移位寄存器电路220的第二侧224之间配置,最后连接至焊垫230内侧的一接脚。
[0052]借由上述走线的配置方式,参考信号线VSS环绕高频信号线HC及低频信号线LC,以屏蔽高频信号线HC及低频信号线LC1、LC2,从而稳定高频信号HCn及低频信号LCS1、LCS2。
[0053]此外,在一些实施例中,配置参考信号线VSS的过程中,介于起始信号线STl及高频信号线HC之间的线宽较介于低频信号线LC及移位寄存器电路220的第二侧224之间的线宽粗。值得注意的是,上述参考信号线VSS中,介于起始信号线STl及高频信号线HC之间的线宽可依据实际需求进行调整。
[0054]举例而言,若显示面板200的边界与移位寄存器电路220之间的空间较大,增大介于起始信号线STl及高频信号线HC之间的参考信号线VSS的线宽,缩减介于低频信号线LC及移位寄存器电路220的第二侧224之间的参考信号线VSS的线宽,可使得高频信号线HC及低频信号线LC的走线往靠近移位寄存器电路220的方向作配置。如此一来,于显示面板200的制作过程中,高频信号线HC被挖洞的机率大幅地降低,使得高频信号线HC上的高频信号HCn能正确地输入至移位寄存器电路220,栅极信号G(n)也可相应地准确输入至显示区210,降低显示区210显示异常的可能性。
[0055]值得注意的是,在一实施例中,如图2所示,起始信号线STl为上述信号线中相应移位寄存器电路220的第二侧224最远离移位寄存器电路220的一者。换句话说,起始信号线STl配置于移位寄存器电路220的第二侧224旁,且相对于高频信号线HC、低频信号线LC及参考信号线VSS,其设置于显示面板200的最外侧。
[0056]此外,如图2所示,显示面板200中还可包含阵列信号线AC、滤光信号线CF及修补信号线RJ。
[0057]如图2所示,阵列信号线AC、滤光信号线CF及修补信号线RJ配置于起始信号线STl的旁边(如显示面板200的边界与起始信号线STl之间)。阵列信号线AC相邻起始信号线STl配置,而滤光信号线CF相邻阵列信号线AC且配置于其旁边。此外,修补信号线RJ紧邻滤光信号线CF且配置于其旁边。
[0058]图2中阵列信号线AC、滤光信号线CF及修补信号线RJ的配置仅为例示,任何本领域具通常知识的人员均可依据实际需求增加其它种类的信号线,并改变其走线配置方式。
[0059]图4为根据本发明一实施例示出显示面板的制作方法的流程图。为清楚说明起见,下述图4所示显示面板的制作方法400的步骤以图2为例来进行说明,但不以其为限。
[0060]首先,配置第一起始信号线STl及独立于第一起始信号线STl的第二起始信号线ST2 (步骤410)。其次,配置电性耦接于移位寄存器电路220的高频信号线HC、低频信号线LC,并配置环绕高频信号线HC及低频信号线LC的参考信号线VSS (步骤420)。[0061]上述起始信号线ST1、ST2皆电性耦接于移位寄存器电路220,用以传输起始信号或重置信号至移位寄存器电路220。接着,移位寄存器电路220通过多条信号输出线SO电性耦接于显示区210以传输栅极信号G(n)至显示区210。
[0062]在一实施例中,起始信号线STl、ST2均不跨越信号输出线S0,以降低静电放电现象发生的机率,从而降低显示区210显示异常的可能性。
[0063]在另一实施例中,移位寄存器电路220具有第一侧222以及相对第一侧222的第二侧224。移位寄存器电路220的第一侧222通过信号输出线SO电性耦接于显示区210,起始信号线STl至少沿着移位寄存器电路220的第二侧224配置。
[0064]在次一实施例中,起始信号线STl为起始信号线STl、ST2中最远离移位寄存器电路220的一者。
[0065]在上述实施例中所提及的步骤,除特别叙明其顺序者外,均可依实际需要调整其前后顺序,甚至可同时或部分同时执行,图4所示的流程图仅为一实施例,并非用以限定本发明。
[0066]综上所述,本发明的显示面板中借由将第一起始信号线配置于阵列信号线及参考信号线之间,解决第一起始信号线及信号输出线于移位寄存器电路的第一侧及显示区之间走线跨线的问题,以降低静电放电现象产生的机率,从而降低显示区显示异常的可能性。
[0067]再者,本发明的显示面板中借由将参考信号线环绕高频信号线及低频信号线的配置方式,产生金属屏蔽效应,使得高低频信号免于受到外部噪声的干扰,从而增加高低频信号的稳定性。
[0068]另外,本发明的显示面板中借由增大介于第一起始信号线及高频信号线之间的参考信号线的线宽,降低高频信号线于显示面板制作过程中被挖洞的机率,使得显示区显示异常的情况相应地减少。
[0069]此外,虽然本发明相较现有技术使用到焊垫中额外的接脚,但本发明所使用的接脚为现有技术中已存在但尚未使用的接脚。因此,本发明在无须增加额外集成电路及成本的情况下,改变第一起始信号线及参考信号线的走线配置,降低诱发静电放电的机率,及降低显示面板制作过程中高频信号线被挖洞的机率,且增加高低频信号的稳定性,进而降低显示区显示异常的机率,提高显示面板的生产良率。
[0070]虽然本发明已以实施方式揭示如上,然而其并非用以限定本发明,任何本领域具通常知识的人员,在不脱离本发明的精神和范围内,当可作各种的变更与修饰,因此本发明的保护范围应当由所附的权利要求书所界定为准。
【权利要求】
1.一种显示面板,其特征在于,包含: 一显不区; 一移位寄存器电路,该移位寄存器电路通过多条信号输出线电性耦接于该显示区; 一第一起始信号线,电性耦接于该移位寄存器电路;以及 一第二起始信号线,电性耦接于该移位寄存器电路; 其中该第一起始信号线和该第二起始信号线均不跨越该些信号输出线。
2.根据权利要求1所述的显示面板,其特征在于,该移位寄存器电路具有一第一侧以及相对该第一侧的一第二侧,该移位寄存器电路的该第一侧通过该些信号输出线电性耦接于该显示区,该第一起始信号线至少沿着该移位寄存器电路的该第二侧配置。
3.根据权利要求1所述的显示面板,其特征在于,还包含: 多条高频信号线,电性耦接于该移位寄存器电路; 多条低频信号线,电性耦接于该移位寄存器电路;以及 一参考信号线,连接至一焊垫,环绕该些高频信号线及该些低频信号线。
4.根据权利要求3所述的显示面板,其特征在于,该第一起始信号线为该些信号线中最远尚该移位寄存器电路的一者。
5.根据权利要求4所述的显示面板,其特征在于,该第一起始信号线沿着该些高频信号线、该些低频信号线以及该参考信号线配置。
6.一种显示面板,其特征在于,包含: 一显不区; 一移位寄存器电路,用以通过多条信号输出线分别地提供栅极信号至该显示区; 多条信号线,包含:一第一起始信号线,用以提供一起始信号或一重置信号至该移位寄存器电路;以及一第二起始信号线,为该些信号线中最靠近该显示区的一者,且该第二起始信号线的控制独立于该第一起始信号线,用以提供该起始信号或该重置信号至该移位寄存器电路。
7.根据权利要求6所述的显示面板,其特征在于,该移位寄存器电路具有一第一侧以及相对该第一侧的一第二侧,该移位寄存器电路的该第一侧用以通过该些信号输出线提供该些栅极信号至该显示区,该第一起始信号线至少沿着该移位寄存器电路的该第二侧配置。
8.根据权利要求6所述的显示面板,其特征在于,该第一起始信号线为该些信号线中最远尚该移位寄存器电路的一者。
9.根据权利要求6所述的显示面板,其特征在于,该些信号线还包含: 多条高频信号线,用以提供高频信号至该移位寄存器电路; 多条低频信号线,用以提供低频信号至该移位寄存器电路;以及一参考信号线,环绕该些高频信号线及该些低频信号线配置,以屏蔽该些高频信号线及该些低频信号线。
10.根据权利要求9所述的显示面板,其特征在于,该第一起始信号线沿着该些高频信号线、该些低频信号线以及该参考信号线配置。
【文档编号】G09G3/20GK103903547SQ201410055489
【公开日】2014年7月2日 申请日期:2014年2月19日 优先权日:2014年1月6日
【发明者】林炜力, 廖一遂, 张竣桓 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1