发光控制驱动器、发光控制与扫描驱动器及显示装置的制造方法

文档序号:9261927阅读:225来源:国知局
发光控制驱动器、发光控制与扫描驱动器及显示装置的制造方法
【技术领域】
[0001]本公开涉及显示装置,具体而言,涉及发光控制驱动器、发光控制与扫描驱动器及具有该驱动器的显示装置。
【背景技术】
[0002]有机发光二极管(OLED)显示装置作为新一代的显示装置技术,具有自发光、广视角、对比度高、低耗电、高响应速度、高分辨率、全彩色、薄型化等优点。AMOLED有望成为未来主流的显示装置技术之一。
[0003]如图1所示,现有的OLED显示装置包括扫描驱动器10、数据驱动器20、发光控制驱动器30、像素阵列40。像素阵列40具有多个像素50,所述多个像素50分别连接到扫描线SI至Sn、数据线Dl至Dm、发光控制线El至En。扫描驱动器10用于向扫描线SI至Sn依次提供扫描信号,数据驱动器20用于向数据线Dl至Dm提供数据信号,发光控制驱动器用于向发光控制线El至En提供发光控制信号。
[0004]当扫描信号依次提供给扫描线时,与扫描线相连的像素行被选中。相应地,被选中的像素接收来自数据线的数据信号(数据电压)。数据电压控制从电源ELVDD流向OLED的电流,从而控制OLED产生具有相应亮度的光,并因此显示图像。像素的发光时长由来自发光控制线的发光控制信号控制。
[0005]扫描驱动器10、数据驱动器20、发光控制驱动器30通过时序控制器60控制。时序控制器60可向扫描驱动器10提供扫描驱动控制信号(SDS),向数据驱动器20提供数据驱动控制信号(DDS),向发光控制驱动器30提供发光驱动控制信号(EDS)。通过控制发光驱动控制信号(EDS),时序控制器60可以控制发光控制驱动器30输出的发光控制信号的脉冲宽度和/或脉冲数量。
[0006]根据现有设计,扫描驱动器10和发光控制驱动器30各自独立分别由不同的控制时序信号来驱动。需要一种有效的简化电路设计,减少电路所需的TFT元件和/或所需的控制时序信号。
[0007]在所述【背景技术】部分公开的上述信息仅用于加强对本公开的背景的理解,因此它可以包括不构成对本领域普通技术人员已知的现有技术的信息。

【发明内容】

[0008]本申请公开一种发光控制驱动器、发光控制与扫描驱动器及具有该驱动器的有机发光显示装置,可以有效简化电路设计,减少电路所需的TFT元件和/或所需的控制时序信号。
[0009]本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本公开的实践而习得。
[0010]根据本公开的一个方面,提供一种发光控制与扫描驱动器,包括输出发光控制信号和扫描信号的多个驱动级,其中每个驱动级包括:
[0011]发光控制驱动单元,具有第一输入信号端子、第一时钟端子、第二时钟端子和发光控制输出端子,并基于所述第一输入信号端子输入的输入信号、所述第一时钟端子输入的发光时序控制信号、以及所述第二时钟端子输入的反相发光时序控制信号在发光控制输出端子输出发光控制信号,其中所述反相发光时序控制信号是所述发光时序控制信号的反相信号;及
[0012]扫描驱动单元,具有第二输入信号端子、第三时钟端子、第四时钟端子和至少一个扫描输出端子,并基于所述第二输入信号端子输入的来自发光控制驱动单元的控制信号、所述第三时钟端子输入的第一扫描时序控制信号、及所述第四时钟端子输入的第二扫描时序控制信号而在所述至少一个扫描输出端子输出至少一个扫描信号。
[0013]例如,所述控制信号为所述发光控制信号。
[0014]例如,所述发光控制驱动单元包括第一受控反相器、第二受控反相器及第三反相器,
[0015]其中所述第一受控反相器和所述第二受控反相器每个包括第一输入端子、第二输入端子、第三输入端子和输出端子,当所述第二输入端子是低电平而所述第三输入端子是高电平时,所述第一受控反相器和所述第二受控反相器启动并在所述输出端子输出与所述第一输入端子的信号反相的信号,当所述第二输入端子是高电平而所述第三输入端子是低电平时,所述第一受控反相器和所述第二受控反相器关闭,
[0016]其中所述第一受控反相器的第一输入端子、第二输入端子、第三输入端子分别耦合至所述第三反相器的输出端子、所述第二时钟端子和所述第一时钟端子,所述第一受控反相器的输出端子耦合至所述第三反相器的输入端子,
[0017]其中所述第二受控反相器的第一输入端子、第二输入端子、第三输入端子分别耦合至所述发光控制驱动单元的所述第一输入信号端子、所述第一时钟端子和所述第二时钟端子,所述第二受控反相器的输出端子耦合至所述第三反相器的输入端子。
[0018]例如,所述第三反相器的输出端子直接或间接耦合至所述发光控制驱动单元的所述发光控制输出端子。
[0019]例如,所述第一受控反相器和第二受控反相器的每个包括:第一晶体管、第二晶体管、第三晶体管和第四晶体管,其中所述第一晶体管和所述第二晶体管是NMOS晶体管,所述第三晶体管和所述第四晶体管是PMOS晶体管,其中所述第二晶体管的源极和所述第三晶体管的漏极与所述输出端子耦合,所述第二晶体管和所述第三晶体管的栅极与所述第一输入端子耦合,所述第二晶体管的漏极与所述第一晶体管的源极耦合,所述第三晶体管的源极与所述第四晶体管的漏极耦合,其中所述第一晶体管的漏极与第二电源耦合,所述第一晶体管的栅极与所述第三输入端子耦合,其中所述第四晶体管的源极与第一电源耦合,所述第四晶体管的栅极与所述第二输入端子耦合。
[0020]例如,所述多个驱动级中的第一驱动级的所述第一输入信号端子接收启动脉冲信号,且其他驱动级的所述第一输入信号端子接收前一驱动级的发光控制输出端子输出的发光控制信号。
[0021]例如,所述启动脉冲信号的脉冲宽度等于或大于所述发光时序控制信号的脉冲宽度。
[0022]例如,所述扫描驱动单元包括至少一个输出单元,每个输出单元包括:
[0023]第一输出晶体管,所述第一输出晶体管的源极与第一电源耦合,漏极与所述至少一个扫描输出端子中的一个扫描输出端子耦合,栅极与所述第二输入信号端子耦合,所述第一输出晶体管基于所述第二输入信号端子输入的所述控制信号而导通或关闭;
[0024]第一输出单元,所述第一输出单元具有与所述第三时钟端子和所述第四时钟端子之一耦合的输入端子、与所述一个扫描输出端子耦合的输出端子,并根据所述第二输入信号端子输入的所述控制信号而开启或关闭。
[0025]例如,所述第一输出单兀在开启时输出在所述输入端子输入的信号。
[0026]例如,所述第一输出单元包括互补的第二输出晶体管和第三输出晶体管,其中所述第二输出晶体管的源极和所述第三输出晶体管的源极与所述第一输出单元的输入端子耦合,所述第二输出晶体管的漏极和所述第三输出晶体管的漏极与所述第一输出单元的输出端子耦合,所述第二输出晶体管的栅极与所述控制信号耦合,所述第三输出晶体管的栅极与所述控制信号的反相信号耦合。
[0027]例如,所述扫描驱动单元包括第四反相器、第一输出晶体管、第二输出晶体管、互补的第三输出晶体管和第四输出晶体管、互补的第五输出晶体管和第六输出晶体管,所述至少一个扫描输出端子包括第一扫描输出端子和第二扫描输出端子,
[0028]其中所述第四反相器的输入端子与所述第三反相器的输出端子耦合,
[0029]其中所述第一输出晶体管的源极与第一电源耦合,所述第一输出晶体管的漏极与第一扫描输出端子耦合,所述第一输出晶体管的栅极与第三反相器的输出端子耦合,
[0030]其中所述第二输出晶体管的源极与第一电源耦合,所述第二输出晶体管的漏极与第二扫描输出端子耦合,所述第二输出晶体管的栅极与第三反相器的输出端子耦合,
[0031]其中所述第三输出晶体管和所述第四输出晶体管的源极彼此耦合,并与第三时钟端子耦合,所述第三输出晶体管和所述第四输出晶体管的漏极彼此耦合,并与所述第一扫描输出端子耦合,所述第三输出晶体管的栅极与所述第三反相器的输出端子耦合,所述第四输出晶体管的栅极与所述第四反相器的输出端子耦合,且
[0032]其中所述第五输出晶体管和所述第六输出晶体管的源极彼此耦合,并与第四时钟端子耦合,所述第五输出晶体管和所述第六输出晶体管的漏极彼此耦合,并与所述第二扫描输出端子耦合,所述第五输出晶体管的栅极与所述第三反相器的输出端子耦合,所述第六输出晶体管的栅极与所述第四反相器的输出端子耦合。
[0033]例如,对于奇数驱动级,所述第一时钟端子和所述第二时钟端子分别接收所述发光时序控制信号和所述反相发光时序控制信号,且所述第三时钟端子和所述第四时钟端子分别接收所述第一扫描时序控制信号和所述第二扫描时序控制信号,且对于偶数驱动级,所述第一时钟端子和所述第二时钟端子分别接收所述反相发光时序控制信号和所述发光时序控制信号,所述第三时钟端子和所述第四时钟端子分别接收所述第二扫描时序控制信号和所述第一扫描时序控制信号。
[0034]根据本公开的一个方面,提供一种发光控制驱动器,包括输出发光控制信号的多个驱动级,其中每个驱动级包括:
[0035]发光控制驱动单元,具有第一输入信号端子、第一时钟端子、第二时钟端子和发光控制输出端子,并基于所述第一输入信号端子输入的输入信号、所述第一时钟端子输入的发光时序控制信号、以及所述
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1