扫描驱动器和利用该扫描驱动器的有机发光显示器件的制作方法

文档序号:2624277阅读:200来源:国知局
专利名称:扫描驱动器和利用该扫描驱动器的有机发光显示器件的制作方法
技术领域
本发明涉及扫描驱动器和利用该扫描驱动器的有机发光显示器件。
背景技术
随着信息技术的发展,作为用户与信息之间的连接媒介的显示器件市场也随之增长,并由此增加了诸如有机发光显示器(0LED)、液晶显示器(IXD)以及等离子显示面板(TOP)的显示器件的使用。
这种显示器件在移动电话或计算机(如膝上型计算机)的各种工业领域以及诸如电视机(TV)或录像机的家用电器领域使用。前述显示器件中的一些,例如,液晶显示器或有机发光显示器,包括面板和用于驱动该面板的驱动器,该面板包括按矩阵形式排列的多个子像素。该驱动器包括用于控制外部提供的图像信号的定时驱动器、用于向面板提供选通信号的扫描驱动器以及用于向面板提供数据信号的数据驱动器等。常规的扫描驱动器输出I水平时间(下面,简写为HT)时段的扫描信号作为波形。对于用于补偿包括在子像素中的晶体管的补偿电路的情况来说,通常是有机发光显示器的情况,可能需要1/2HT时段的扫描信号,以便驱动补偿电路。然而,常规扫描驱动器不能够容易地生成并输出1/2HT时段的扫描信号,并由此,需要针对这种问题的解决方案。

发明内容
本发明的示例性实施方式提供了一种扫描驱动器,该扫描驱动器包括时钟选择器,所述时钟选择器根据选择信号的逻辑值输出第一时钟和通过将第一时钟elk进行反相而获得的第二时钟中的任一时钟,该第一时钟和第二时钟在I水平时间内按逻辑高和逻辑低的次序形成;移位寄存器,所述移位寄存器利用从时钟选择器提供的第一时钟和第二时钟中的一个时钟以及不同相位的第一起始脉冲至第N (N为等于或大于4的整数)起始脉冲来生成脉冲信号;以及电平移位器,所述电平移位器增加从移位寄存器提供的脉冲信号的电平,并且输出脉冲信号作为扫描信号,其中,移位寄存器中的被选择的移位寄存器生成相对于第I脉冲信号具有1/2水平时间的延迟时段的第J脉冲信号。在另一方面,本发明的不例性实施方式提供了一种有机发光显不器,该有机发光显示器包括显示面板;数据驱动器,所述数据驱动器向显示面板提供数据信号;以及扫描驱动器,该扫描驱动器包括时钟选择器,所述时钟选择器根据选择信号的逻辑值输出第一时钟和通过将所述第一时钟进行反相而获得的第二时钟中的任一时钟,该第一时钟和第二时钟在I水平时间内按逻辑高和逻辑低的次序形成;移位寄存器,所述移位寄存器利用从时钟选择器提供的第一时钟和第二时钟中的一个时钟以及不同相位的第一起始脉冲至第N(N为等于或大于4的整数)起始脉冲来生成脉冲信号;以及电平移位器,所述电平移位器增加从移位寄存器提供的脉冲信号的电平,并且输出脉冲信号作为扫描信号,其中,移位寄存器中的被选择的移位寄存器生成相对于第I脉冲信号具有1/2水平时间的延迟时段的第J脉冲信号。


附图被包括进来以提供对本发明的进一步理解,并且被并入并构成本说明书的一部分,附图例示了本发明的实施方式,并与描述一起用于说明本发明的原理。图I是有机发光显示器的示意性框图;图2是根据本发明一示例性实施方式的扫描驱动器的示意性框图;图3是示出图2所示的扫描驱动器的基本部件的框图;
图4是向图3所示的扫描驱动器提供的时钟和起始脉冲的波形的例示图;图5是示出图3所示的扫描驱动器的一部分的框图;图6是用于说明取决于选择信号的逻辑值的脉冲信号与时钟之间的同步关系的视图;图7是用于说明由对时钟的导通占空时间(ON duty)的控制产生的水平时间时段变化的视图;图8是具有包括补偿电路的7T1C结构的子像素的例示图;以及图9是子像素的驱动波形的例示图。
具体实施例方式下面,将详细参照本发明的实施方式,附图中例示了这些实施方式的示例。下面,参照附图,对本发明的具体实施方式
进行详细描述。图I是有机发光显示器的示意性框图。如图I所示,该有机发光显示器包括定时驱动器TCN、显示面板PNL、扫描驱动器SDRV以及数据驱动器DDRV。定时驱动器TCN接收垂直同步信号Vsync、水平同步信号Hsync、数据使能信号DE、时钟信号CLK,以及来自外部源的数据信号RGB。定时控制器TCN通过利用诸如垂直同步信号Vsync、水平同步信号Hsync、数据使能信号DE以及时钟信号CLK之类的定时信号,来控制数据驱动器DDRV和扫描驱动器SDRV的操作定时。在这种情况下,因为定时驱动器TCN可以通过在一个水平时段期间对数据使能信号DE进行计数来确定帧时段,所以可以省略垂直同步信号Vsync和水平同步信号Hsync。由定时驱动器TCN生成的控制信号可以包括用于控制扫描驱动器SDRV的操作定时的选通定时控制信号GDC,和用于控制数据驱动器DDRV的操作定时的数据定时控制信号DDC。该显示面板PNL包括具有按矩阵形式设置的子像素SP的显示单元。除了具有包括开关晶体管、驱动晶体管、电容器以及有机发光二极管的2T1C (2个晶体管和I个电容器)结构以外,该子像素SP还具有还包括补偿电路的结构,该补偿电路包含晶体管和电容器。具有添加的补偿电路的子像素SP按包括三个或更多个晶体管和一个或更多个电容器的结构来构造。具有这种构造的子像素SP可以被形成为顶部发射型子像素、底部发射型子像素、或双重发射型子像素。响应于从定时驱动器TCN提供的选通定时控制信号⑶C,扫描驱动器SDRV顺序地生成具有摆动宽度的扫描信号,包括在显示面板PNL中的子像素SP的晶体管可以利用该摆动宽度操作。扫描驱动器SDRV通过连接至子像素SP的扫描线SLl至SLm提供扫描信号。响应于从定时控制器TCN提供的数据定时控制信号DDC,数据驱动器DDRV对从定时驱动器TCN提供的数字数据信号RGB进行采样并对采样信号进行锁存,以将其转换成并行数据系统的数据。在将信号转换成并行数据系统的数据时,数据驱动器DDRV将数字数据信号RGB转换成伽玛基准电压,并接着将该伽玛基准电压转换成模拟数据信号。数据驱动器DDRV通过连接至子像素SP的数据线DLl至DLn提供数据信号。下面,对根据本发明一示例性实施方式的扫描驱动器SDRV进行更详细的描述。图2是根据本发明一示例性实施方式的扫描驱动器的示意性框图。图3是示出图2所示的扫描驱动器的基本部件的框图。图4是向图3所示的扫描驱动器提供的时钟和起 始脉冲的波形的例示图。图5是示出图3所示的扫描驱动器的一部分的框图。图6是用于说明取决于选择信号的逻辑值的脉冲信号与时钟之间的同步关系的视图。图7是用于说明由对时钟的导通占空时间的控制产生的水平时间时段变化的视图。如图2所示,根据本发明的示例性实施方式的扫描驱动器SDRV包括逻辑电路110、移位寄存器120、电平移位器130以及线驱动电路140。下面,对包括在扫描驱动器SDRV中的电路和提供给端子的信号进行简要描述。扫描驱动器SDRV包括用于接收起始脉冲GSPl、GSP2、ASPl、ASP2、BSPl、BSP2、CSPl和CSP2的端子;用于接收数据移位时钟GSC的端子、用于接收模式信号MODE的端子;用于接收选通输出使能信号GOE的端子;用于接收选择信号SEL1/2/3/4的端子;用于接收掩蔽选择信号GOE SEL 1/2以掩蔽选通输出使能信号的端子;用于接收第一电源电压VCC的端子;用于接收第二电源电压GND的端子;用于接收选通高电压VGH的端;以及用于接收选通低电压VGL的端子。扫描驱动器SDRV利用数据移位时钟GSC以及起始脉冲GSPl、GSP2、ASPl、ASP2、BSP1、BSP2、CSP1和CSP2来生成扫描信号。扫描驱动器SDRV响应于模式信号MODE变化扫描图案,并且按4移位输出模式和按3移位输出模式输出选择位。扫描驱动器SDRV利用选通输出使能信号GOE来控制线驱动电路140。扫描驱动器SDRV输出第一时钟和通过将第一时钟进行反相而获得的第二时钟中的任一时钟,该第一时钟和第二时钟在I水平时间内按逻辑高和逻辑低的次序形成。扫描驱动器SDRV响应于掩蔽选择信号GOE SEL来掩蔽选通输出使能信号G0E。扫描驱动器SDRV基于第一电源电压VCC和第二电源电压GND来被驱动。扫描驱动器SDRV利用选通高电压VGH和选通低电压VGL来增加由移位寄存器120生成的脉冲信号的电平。逻辑电路110利用从外部源提供的各种信号来设置扫描驱动器SDRV的驱动条件。逻辑电路110包括用于设置扫描驱动器SDRV的驱动条件的电路和时钟选择器115。移位寄存器120利用数据移位时钟GSC以及起始脉冲GSP1、GSP2、ASPU ASP2、BSP1、BSP2、CSP1和CSP2来生成扫描信号。移位寄存器120包括针对相应阶段分离地形成的触发器(flip-flop)。起始脉冲 GSP1、GSP2、ASP1、ASP2、BSPU BSP2、CSPl 和 CSP2 包括不同相位的第一到第N (N为等于或大于4的整数)起始脉冲。下面,将数据移位时钟GSC简写为时钟(elk或elkb)。电平移位器130增加从移位寄存器120提供的脉冲信号的电平,并将它们作为扫
描信号输出。线驱动电路140驱动通过输出端子Xl至Xxxx输出的扫描信号。指示输出端子Xl至Xxxx的数量的“XXX”对应于显示面板的扫描线的数量。如图3和图4所示,包括在扫描驱动器SDRV中的一级的基本部件包括时钟选择器115、移位寄存器120,以及电平移位器130。
下面,对时钟选择器115和移位寄存器120进行描述。
时钟选择器115根据选择信号SEL 1/2/3/4的逻辑值输出第一时钟elk和通过将第一时钟elk进行反相而获得的第二时钟clkb中的任一时钟,该第一时钟和第二时钟在I水平时间内按逻辑高和逻辑低的次序形成。时钟选择器115包括四个2比I复用器(2-to-l MUX), MUXl至MUX4。四个复用器MUXl至MUX4中的每一个都具有用于接收第一时钟elk的第一输入端子、用于接收通过对第一时钟elk进行反相而获得并通过第一反相器INVl输出的第二时钟clkb的第二输入端子、用于接收选择信号SEL 1/2/3/4的选择端子,以及用于根据提供给选择端子的选择信号SEL 1/2/3/4的逻辑值来输出第一时钟elk或者第二时钟clkb的输出端子。移位寄存器120利用从时钟选择器115提供的第一时钟elk和第二时钟clkb中的任一时钟以及不同相位的第一至第四起始脉冲GSP1、ASPU BSPl和CSPl来生成脉冲信号。移位寄存器120中的被选择的移位寄存器根据第一脉冲信号生成具有1/2水平时间的延迟时段的第J脉冲信号。移位寄存器120包括四个D触发器DFFl至DFF4,它们根据输入到时钟端子中的第一时钟elk和第二时钟clkb中的任一个来延迟输入到数据端子GSPl、ASPl、BSPl或CSPl中的第一至第四起始脉冲GSPl、ASPl、BSPl和CSPl,并将它们作为脉冲信号输出。当从时钟选择器115提供第一时钟elk时,移位寄存器120输出与第一时钟elk的下降沿同步的脉冲信号,而当从时钟选择器115提供第二时钟clkb时,移位寄存器120输出与第二时钟clkb的上升沿同步的脉冲信号。即,扫描驱动器SDRV根据通过时钟选择器115输出的时钟的状态而不同地同步。提供给时钟选择器115的选择信号SEL 1/2/3/4的逻辑值如下表I所示地被设置。电平移位器130的输出根据选择信号SEL 1/2/3/4的逻辑值的同步将在下表2中进行描述。[表 I]
SELl ~ ~Π0~~ ~ SEL2 O O
SEL3 O O SEL4 O O O[表2]
权利要求
1.一种扫描驱动器,该扫描驱动器包括 时钟选择器,所述时钟选择器根据选择信号的逻辑值输出第一时钟和通过将所述第一时钟Clk进行反相而获得的第二时钟中的任一时钟,所述第一时钟和所述第二时钟在I水平时间内按逻辑高和逻辑低的次序形成; 移位寄存器,所述移位寄存器利用从所述时钟选择器提供的所述第一时钟和所述第二时钟中的一个时钟以及不同相位的第一起始脉冲至第N起始脉冲来生成脉冲信号,其中,N为等于或大于4的整数;以及 电平移位器,所述电平移位器增加从所述移位寄存器提供的所述脉冲信号的电平,并且输出所述脉冲信号作为扫描信号, 其中,所述移位寄存器中的被选择的移位寄存器生成相对于第I脉冲信号具有1/2水平时间的延迟时段的第J脉冲信号。
2.根据权利要求I所述的扫描驱动器,其中,当从所述时钟选择器提供所述第一时钟时,所述移位寄存器输出与所述第一时钟的下降沿同步的脉冲信号,而当从所述时钟选择器提供所述第二时钟时,所述移位寄存器输出与所述第二时钟的上升沿同步的脉冲信号。
3.根据权利要求I所述的扫描驱动器,其中,所述移位寄存器包括触发器,所述触发器根据输入到时钟端子中的所述第一时钟和所述第二时钟中的任一时钟,对输入到数据端子中的第一起始脉冲至第N起始脉冲进行延迟,并且输出所述第一起始脉冲至第N起始脉冲作为所述脉冲信号。
4.根据权利要求I所述的扫描驱动器,其中,所述第一时钟和所述第二时钟在I水平时间内具有逻辑高与逻辑低的不同占空比,并且所述移位寄存器中的被选择的移位寄存器生成相对于所述第I脉冲信号具有1/K的延迟时段的第J脉冲信号,其中,K为等于或大于3的整数。
5.根据权利要求I所述的扫描驱动器,其中,所述移位寄存器中的被选择的移位寄存器针对所述选择信号具有高逻辑值,所述移位寄存器中的未被选择的移位寄存器针对所述选择信号具有低逻辑值,并且被选择的移位寄存器的数量为M,其中,M为等于I或更大的整数。
6.根据权利要求I所述的扫描驱动器,其中,所述时钟选择器包括2比I复用器,每一个复用器具有用于接收所述第一时钟的第一输入端子、用于接收通过将所述第一时钟进行反相而获得并通过反相器输出的所述第二时钟的第二输入端子、用于接收所述选择信号的选择端子、以及用于根据提供给所述选择端子的所述选择信号的逻辑值来输出所述第一时钟或者所述第二时钟的输出端子。
7.—种有机发光显不器,该有机发光显不器包括 显示面板; 数据驱动器,所述数据驱动器向所述显示面板提供数据信号;以及 扫描驱动器, 所述扫描驱动器包括时钟选择器,所述时钟选择器根据选择信号的逻辑值输出第一时钟和通过将所述第一时钟进行反相而获得的第二时钟中的任一时钟,所述第一时钟和所述第二时钟在I水平时间内按逻辑高和逻辑低的次序形成;移位寄存器,所述移位寄存器利用从所述时钟选择器提供的所述第一时钟和所述第二时钟中的一个时钟以及不同相位的第一起始脉冲至第N起始脉冲来生成脉冲信号,其中N为等于或大于4的整数;以及电平移位器,所述电平移位器增加从所述移位寄存器提供的所述脉冲信号的电平,并且输出所述脉冲信号作为扫描信号, 其中,所述移位寄存器中的被选择的移位寄存器生成相对于第I脉冲信号具有1/2水平时间的延迟时段的第J脉冲信号。
8.根据权利要求7所述的有机发光显示器,其中,当从所述时钟选择器提供所述第一时钟时,所述移位寄存器输出与所述第一时钟的下降沿同步的脉冲信号,而当从所述时钟选择器提供所述第二时钟时,所述移位寄存器输出与所述第二时钟的上升沿同步的脉冲信号。
9.根据权利要求7所述的有机发光显示器,其中,所述移位寄存器包括触发器,所述触发器根据输入到时钟端子中的所述第一时钟和所述第二时钟中的任一时钟,对输入到数据端子中的第一起始脉冲至第N起始脉冲进行延迟,并且输出所述第一起始脉冲至第N起始脉冲作为所述脉冲信号。
10.根据权利要求7所述的有机发光显示器,其中,所述第一时钟和所述第二时钟在I水平时间内具有逻辑高与逻辑低的不同占空比,并且所述移位寄存器中的被选择的移位寄存器生成相对于所述第I脉冲信号具有I/κ的延迟时段的第J脉冲信号,其中,K为等于或大于3的整数。
11.根据权利要求7所述的有机发光显示器,其中,所述移位寄存器中的被选择的移位寄存器针对所述选择信号具有高逻辑值,所述移位寄存器中的未被选择的移位寄存器针对所述选择信号具有低逻辑值,并且被选择的移位寄存器的数量为M,其中,M为等于I或更大的整数。
12.根据权利要求7所述的有机发光显示器,其中,所述时钟选择器包括2比I复用器,每一个复用器具有用于接收所述第一时钟的第一输入端子、用于接收通过将所述第一时钟进行反相而获得并通过反相器输出的所述第二时钟的第二输入端子、用于接收所述选择信号的选择端子、以及用于根据提供给所述选择端子的所述选择信号的逻辑值来输出所述第一时钟或者所述第二时钟的输出端子。
全文摘要
本发明涉及扫描驱动器和利用该扫描驱动器的有机发光显示器件。该扫描驱动器包括时钟选择器,所述时钟选择器根据选择信号的逻辑值输出第一时钟和通过将所述第一时钟clk进行反相而获得的第二时钟中的任一时钟,所述第一时钟和所述第二时钟在1水平时间内按逻辑高和逻辑低的次序形成;移位寄存器;以及电平移位器,其中,所述移位寄存器中的被选择的移位寄存器生成相对于第I脉冲信号具有1/2水平时间的延迟时段的第J脉冲信号。
文档编号G09G3/32GK102968952SQ20121030941
公开日2013年3月13日 申请日期2012年8月28日 优先权日2011年8月29日
发明者朴慧民, 柳相镐, 金泫郁 申请人:乐金显示有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1