新型硅基oled微显示驱动控制电路的制作方法

文档序号:9596563阅读:746来源:国知局
新型硅基oled微显示驱动控制电路的制作方法
【技术领域】
[0001]本发明涉及一种微电子及显示技术领域,尤其是一种OLED技术,具体地说是一种娃基OLED微显不芯片的驱动控制电路。
【背景技术】
[0002]硅基OLED微显示技术是OLED光电子技术与硅基集成电路微电子技术的结合,主要应用在微显示领域。是利用成熟的CMOS集成电路工艺,芯片制作完好后,再进行OLED器件的制作,提高了整个显示器的良率。OLED作为新一代显示技术,具有主动发光、视角宽、驱动电压低、发光效率高、响应速度快、功耗低、OLED为全固态器件,不需要加热和冷却就可以工作在-40°C~+7(TC的温度范围内,并且能够实现柔性显示特点,具有很广阔的前景。OLED微显示器体积小,非常便于携带,并且其凭借小体积提供的近眼显示效果可以与大尺寸AMOLED显示器相媲美。
[0003]目前除了研究高稳定性能的OLED器件,研究其驱动技术也很重要。硅基OLED微显示技术是将OLED器件直接做在单晶硅集成电路芯片上。从而可以实现其周边驱动电路和显示像素矩阵电路的集成化。其中硅基显示驱动芯片上可以集成行列控制电路、像素电路、带隙基准以及其它功能模块,因而有效地降低了系统的成本、面积和功耗。并减少了外部器件及内连线数目,增加了可靠性。

【发明内容】

[0004]本发明的目的是为了适应硅基OLED显示技术的发展,发明一种新的驱动方法,同时提供一种相应的驱动电路,驱动电路的控制信号部分为电源电压1.8V,像素电路为电源电压5V。
[0005]本发明的技术方案之一是:
一种新型硅基OLED微显示驱动控制电路,它包括奇数列移位寄存器、奇数列锁存器、奇数列比较器、奇数列电平移位、奇数列选开关模块,偶数列移位寄存器、锁存器、偶数列比较器、偶数列电平移位、偶数列选开关模块,偶数列行驱动模块,DAC模块主计数器模块,其特征是所述的奇数列移位寄存器模块的输入信号分别时钟信号PCLK和10位视频信号数据。奇数列移位寄存器的输出端与奇数列锁存器的输入端连接,奇数列锁存器的另一个输入端连接行同步信号HS,奇数列锁存器的输出接奇数列比较器的输入,奇数列比较器的输出接奇数列电平移位的输入,奇数列电平移位的输出接奇数列开关,奇数列开关输出接OLED阵列奇数列像素。偶数列移位寄存器模块的输入信号分别时钟信号PCLK和10位视频信号数据。偶数列移位寄存器的输出端与偶数列锁存器的输入端连接,偶数列锁存器的另一个输入端连接行同步信号HS,偶数列锁存器的输出接偶数列比较器的输入,偶数列比较器的输出接偶数列电平移位的输入,偶数列电平移位的输出接偶数列开关,偶数列开关输出接OLED阵列偶数列像素。计数器的输入接行同步信号HS、像素时钟PCLK、复位信号RST,计数器的输出接奇数列比较器、偶数列比较器、10位DAC,10位DAC输出接BUFFER1和BUFFER2,行驱动模块输入接行同步信号HS,帧同步信号VS,行驱动模块输出接电平移位,电平移位输出接OLED阵列。
[0006]所述的奇数列移位寄存器和偶数列移位寄存器均采用M/2个D触发器串行连接的形式,分别接收10位的图像数据信号,输出为M/2个10位位数据并行输出。
[0007]所述的奇数列锁存器和偶数列锁存器输入信号对应为奇数列移位寄存器和偶数列移位寄存器输出信号,时钟输入信号均为行扫描同步信号HS。
[0008]所述的奇数列比较器和偶数列比较器分别包括M/2个比较器单元。输入信号分别是奇数列锁存器和偶数列锁存器输出信号和计数器的输出信号。比较器模块将10位的图像数据信号与计数器输出的10位信号相比较,比较结果输出到电平移位单元。
[0009]所述的奇数列电平移位和偶数列电平移位分别包括M/2个电平移位单元。将奇数列比较器和偶数列比较器输出结果电平从1.8V转换为5V。
[0010]所述的奇数列选开关和偶数列选开关模块分别包括M/2个列选开关单元。
[0011]所述的像素阵列包括M列XN行个像素单元电路;
所述的行扫描电路包括N个串行级联的D触发器;前一个D触发器输出端接下一个D触发器输入端,第一个D触发器输入信号包括行同步信号HS,帧同步信号VS。
[0012]所述的计数器模块输入信号包括行同步信号HS,像素时钟PCLK,复位信号RST,输出连接奇数列比较器、偶数列比较器、10位DAC的输入。计数器模块从O计数到1023再到O,循环进行计数。
[0013]所述的10位DAC的输入为计数器输出的10位数字信号,10位DAC输出接缓冲器BUFFER1 和缓冲器 BUFFER2。
[0014]本发明的技术方案之二是:
一种新型的硅基OLED微显示芯片的驱动方法,其特征是:芯片移位寄存器从外部控制器接收10位的图像数据信号(移位寄存器分为上下两部分,上面奇数列移位寄存器接收奇数列数据,下面偶数列移位寄存器接收偶数列数据,奇数列和偶数列同时工作),通过移位寄存器的像素移位时钟上升沿触发,图像数据信号依次从移位寄存器的一端向另一端移位,在完成全部移位时,行同步信号到来;锁存器在行同步信号到来的时候,把移位寄存器中的数据全部输入锁存器并寄存在锁存器中;计数器模块从O计数到1023再到0,通过比较器模块将10位的图像数据信号与计数器输出的10位信号(10位DAC输入信号)相比较,其中奇数行的列选控制方式为:列选信号的选通时间为计数器数据小于或等于该列锁存器10位视频数据信号的时间,偶数行的列选控制方式为:列选信号的选通时间为计数器数据大于该列锁存器10位视频数据信号的时间。比较结果决定选通时间大小,通过电平移位单元控制对应的奇数列选和偶数列选开关,将DAC输出的模拟电压传输到相对应的像素单元中,同时,行扫描电路产生行扫描信号逐行选中像素阵列中要求被点亮的显示行。
[0015]本发明的有益效果是:
(I)本发明的驱动方式增加了列选开关的选通时间。
[0016](2)本发明的驱动方式避免了 DAC输出电压在最低电压和最高电压之间的突变,降低了对其驱动能力的要求,降低了系统功耗。
【附图说明】
[0017]图1是本发明的OLED微显示驱动芯片控制电路框图;
图2是本发明OLED微显不驱动芯片的控制时序图;
图3是本发明的像素单元信号写入实施例。
【具体实施方式】
[0018]下面结合附图和具体实施例对本发明进行详细说明。
[0019]实施例一。
[0020]如图1所示。
[0021 ] 一种新型硅基OLED微显示驱动控制电路,它包括奇数列移位寄存器、奇数列锁存器、奇数列比较器、奇数列电平移位、奇数列选开关模块,偶数列移位寄存器、锁存器、偶数列比较器、偶数列电平移位、偶数列选开关模块,偶数列行驱动模块,DAC模块主计数器模块,奇数列移位寄存器模块的输入信号分别时钟信号PCLK和10位视频信号数据。奇数列移位寄存器的输出端与奇数列锁存器的输入端连接,奇数列锁存器的另一个输入端连接行同步信号HS,奇数列锁存器的输出接奇数列比较器的输入,奇数列比较器的输出接奇数列电平移位的输入,奇数列电平移位的输出接奇数列开关,奇数列开关输出接OLED阵列奇数列像素。偶数列移位寄存器模块的输入信号分别时钟信号PCLK和10位视频信号数据。偶数列移位寄存器的输出端与偶数列锁存器的输入端连接,偶数列锁存器的另一个输入端连接行同步信号HS,偶数列锁存器的输出接偶数列比较器的输入,偶数列比较器的输出接偶数列电平移位的输入,偶数列电平移位的输出接偶数列开关,偶数列开关输出接OLED阵列偶数列像素。计数器的输入接行同步信号HS、像素时钟PCLK、复位信号RST,计数器的输出接奇数列比较器、偶数列比较器、10位DAC,10位DAC输出接BUFFER1和BUFFER2,行驱动模块输入接行同步信号HS,帧同步信号VS,行驱动模块输出接电平移位,电平移位输出接OLED阵列。
[0022]图3 a)是本发明奇数列的一全具体驱动控制电路,偶数列的组成相同。图3中的奇数列驱动控制电路由10位DAC、BUFFER1、奇数列选开关、奇数列电平移位及虚线框内的像素单元1、像素单元2组成。10位DAC输出经过BUFFER1连接奇数列选开关。奇数列电平移位输入为COMPl和C0MP2,奇数列电平移位输出信号控制奇数列选开关。P型MOS管MPl的漏极与奇数列开关的输出、电容Cp—端相连,P型MOS管MPl的源极与电容Cl的一端、N型MOS管丽I的栅极相连。P型MOS管MPl的栅极与行选控制信号HSl相连。电容C2、电容Cp的另一端与地GND相连。N型MOS管丽I的漏极与电压VDD相连,N型MOS管丽I的源极与P型MOS管MP1_2的源极相连,P型MOS管MP1_2的漏极与OLED阳极相连,P型MOS管MP1_2的栅极与地GND相连。OLED的阴极与Vcom电压相连。
[0023]实施例二。
[0024]如图2所示。
[0025]一种新型的硅基OLED微显示芯片的驱动方法,首先奇数列移位寄存器和偶数列移位寄存器分别接收外部输入的10位的图像数据信号,在完成M/2次移位后行同步信号到来,把奇数列移位寄存器和偶数列移位寄存器数据分别全部输入到奇数列锁存器和偶数列锁存器中,同时计数器模块从O开始计数到1023再到0,循环计数,然后通过奇数列比较器模块和偶数列比较器模块将锁存器输出的10位的图像数据信号与计数器输出的10位信号相比较,其中奇数行的列选控制方式为:列选信号的选通时间
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1