一种液晶显示驱动电路的制作方法_2

文档序号:9709439阅读:来源:国知局
、EN信号和PWM信号的输入时序符合要求。
[0039]本实施例中提供的液晶显示驱动电路,通过增加的时序控制电路对VIN信号、EN信号和PWM信号的输入时序进行调整,使得驱动电路处输入的VIN信号、EN信号和PWM信号的输入时序符合要求,避免了由于VIN信号、EN信号和PWM信号的输入时序异常导致的1C工作异常。
[0040]实施例二
[0041 ] 本实施例在上述实施例的基础上提供了又一种液晶显示驱动电路。
[0042]图3a为本发明实施例—■中提供的又一种液晶显不驱动电路的电路图,图3b为图3a中的一种时序控制电路的电路图。结合图3a和图3b,该液晶显不驱动电路具体包括时序控制电路12和驱动电路11,时序控制电路12包括第一电阻R1、第二电阻R2、参考电压调节器U2、比较器U1、电压开关电路D1、使能开关电路D2、使能延迟电路T1、调频开关电路D3和调频延迟电路T2。
[0043]其中,第一电阻R1的一端与时序控制电路12的电压输入端121连接、第一电阻R1的另一端与所述第二电阻R2的一端以及所述比较器U1的第一输入端连接,所述第二电阻R2的另一端接地,所述比较器U1的第二输入端与所述参考电压调节器U2的输出端连接、所述比较器U1的输出端作为所述电压比较电路的输出端,即所述比较器U1的输出端作为所述时序控制电路12的电压输出端121’与所述驱动电路11的电压输入端111连接,所述参考电压调节器U2的输入端与所述时序控制电路的电压输入端121连接、接地端与地导通以放电。
[0044]具体地,第一电阻R1和第二电阻R2分压产生电压V0,即所述比较器U1的第一输入端输入的电压V0,参考电压调节器U2提供稳定的参考电压Vref,即所述比较器U1的第二输入端输入的是参考电压Vref。本实施例通过对第一电阻R1、第二电阻R2以及参考电压Vref进行设置,使VIN信号大于或等于1C启动电压UVL0时,VO 2 Vref,VIN信号小于1C启动电压UVL0 时,V0〈Vref。
[0045]其中,所述电压开关电路D1、所述使能开关电路D2和所述调频开关电路D3均为场效应晶体管;场效应晶体管的栅极作为开关电路的控制端,漏极作为开关电路的输入端、源极作为开关电路的输出端。具体地,所述比较器U1的输出端与各场效应管的栅极连接,通过比较器U1的输出结果能够控制各场效应管的导通或断开。
[0046]如图3b所示,所述比较器U1的第一输入端为正相输入端、所述第二输入端为反相输入端,且所述电压开关电路D1、所述使能开关电路D2和所述调频开关电路D3均为N型沟道场效应晶体管。具体地,正相输入端输入的是电压V0,反相输入端输入的是参考电压Vref,在VO > Vref时比较器U1的输出结果为高电平,高电平使各N型沟道场效应晶体管同时导通,在V0<Vref时比较器U1的输出结果为低电平,低电平使各N型沟道场效应晶体管同时断开。因此,本实施例中VIN信号大于或等于启动电压UVL0时,各N型沟道场效应晶体管同时导通,此时Boost (开关直流)升压启动,相比于现有技术避免了 VIN信号小于启动电压UVL0时Boost启动导致的1C工作异常。
[0047]图3c为图3a中的又一种时序控制电路的电路图。如图3c所示,所述比较器U1的第一输入端为反相输入端、所述第二输入端为正相输入端,且所述电压开关电路D1、所述使能开关电路D2和所述调频开关电路D3均为P型沟道场效应晶体管。具体地,正相输入端输入的是电压Vref,反相输入端输入的是参考电压V0,在VO 2 Vref时比较器U1的输出结果为低电平,低电平使各P型沟道场效应晶体管同时导通,在V0<Vref时比较器U1的输出结果为高电平,高电平使各P型沟道场效应晶体管同时断开。
[0048]综上,本实施例中在比较器U1的第一输入端接收的电压大于或等于第二输入端接收的参考电压时,所述电压开关电路D1、所述使能开关电路D2和所述调频开关电路D3均导通;在比较器U1的第一输入端接收的电压小于第二输入端接收的参考电压时,所述电压开关电路D1、所述使能开关电路D2和所述调频开关电路D3均断开。
[0049]其中,所述使能延迟电路T1包括第一电容以及与第一电容串联的第三电阻,所述调频延迟电路T2包括第二电容以及与第二电容串联的第四电阻。
[0050]需要说明的是,本发明中的延迟电路除了本实施例中提供的由串联的电阻和电容组成外,也可以具有其他结构。
[0051]本实施例中提供的液晶显示驱动电路,通过比较器对电压V0与参考电压Vref进行比较,并根据比较结果控制各场效应管导通或断开,避免了 VIN信号小于启动电压时,1C启动导致的1C工作异常。并且,通过各场效应管同时导通、使能延迟电路以及调频延迟电路能保持驱动电路处输入的VIN信号、EN信号和PWM信号的输入时序符合要求,避免了由于VIN信号、EN信号和PWM信号的输入时序异常导致的1C工作异常。
[0052]注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
【主权项】
1.一种液晶显示驱动电路,其特征在于,包括时序控制电路和驱动电路; 所述时序控制电路的电压输入端接收电压信号,所述时序控制电路的电压输出端与所述驱动电路的电压输入端连接; 所述时序控制电路的使能输入端接收使能信号,所述时序控制电路的使能输出端与所述驱动电路的使能输入端连接; 所述时序控制电路的调频输入端接收调频信号,所述时序控制电路的调频输出端与所述驱动电路的调频输入端连接。2.根据权利要求1所述的液晶显示驱动电路,其特征在于,所述时序控制电路包括电压比较电路、电压开关电路、使能开关电路、使能延迟电路、调频开关电路和调频延迟电路; 所述电压比较电路的输入端与所述时序控制电路的电压输入端连接,所述电压比较电路的输出端与所述电压开关电路的控制端以及所述使能开关电路的控制端和所述调频开关的控制端一起连接; 所述使能开关电路的输入端与所述时序控制电路的使能输入端连接,所述使能开关电路的输出端与所述使能延迟电路的一端连接,所述使能延迟电路的另一端作为所述时序控制电路的使能输出端; 所述调频开关电路的输入端与所述时序控制电路的调频输入端连接,所述调频开关电路的输出端与所述调频延迟电路的一端连接,所述调频延迟电路的另一端作为所述时序控制电路的调频输出端。3.根据权利要求2所述的液晶显示驱动电路,其特征在于,所述电压比较电路包括第一电阻、第二电阻、参考电压调节器和比较器; 所述第一电阻的一端与所述时序控制电路的电压输入端连接、所述第一电阻的另一端与所述第二电阻的一端以及所述比较器的第一输入端连接,所述第二电阻的另一端接地,所述比较器的第二输入端与所述参考电压调节器的输出端连接、所述比较器的输出端作为所述电压比较电路的输出端,所述参考电压调节器的输入端与所述时序控制电路的使能输入端连接、接地端与地导通以放电。4.根据权利要求2或3所述的液晶显示驱动电路,其特征在于,所述电压开关电路、所述使能开关电路和所述调频开关电路同时导通或同时断开。5.根据权利要求3所述的液晶显示驱动电路,其特征在于,所述电压开关电路、所述使能开关电路和所述调频开关电路均为场效应晶体管; 所述场效应晶体管的栅极作为开关电路的控制端,漏极作为开关电路的输入端、源极作为开关电路的输出端。6.根据权利要求5所述的液晶显示驱动电路,其特征在于, 所述比较器的第一输入端为正相输入端、所述比较器的第二输入端为反相输入端,且所述电压开关电路、所述使能开关电路和所述调频开关电路均为N型沟道场效应晶体管。7.根据权利要求5所述的液晶显示驱动电路,其特征在于, 所述比较器的第一输入端为反相输入端、所述比较器的第二输入端为正相输入端,且所述电压开关电路、所述使能开关电路和所述调频开关电路均为P型沟道场效应晶体管。8.根据权利要求2所述的液晶显示驱动电路,其特征在于, 所述使能延迟电路包括第一电容以及与所述第一电容串联的第三电阻,所述调频延迟电路包括第二电容以及与所述第二电容串联的第四电阻。
【专利摘要】本发明公开了一种液晶显示驱动电路,包括时序控制电路和驱动电路;所述时序控制电路的电压输入端接收电压信号,所述时序控制电路的电压输出端与所述驱动电路的电压输入端连接;所述时序控制电路的使能输入端接收使能信号,所述时序控制电路的使能输出端与所述驱动电路的使能输入端连接;所述时序控制电路的调频输入端接收调频信号,所述时序控制电路的调频输出端与所述驱动电路的调频输入端连接。本发明通过增加的时序控制电路对电压信号、使能信号和调频信号的输入时序进行调整,使得驱动电路处输入的电压信号、使能信号和调频信号的输入时序符合要求,避免了由于电压信号、使能信号和调频信号的输入时序异常导致的IC工作异常。
【IPC分类】G09G3/36
【公开号】CN105469758
【申请号】CN201510922453
【发明人】马录俊, 方祥, 王立明
【申请人】昆山龙腾光电有限公司
【公开日】2016年4月6日
【申请日】2015年12月14日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1