Oled显示装置及源极驱动器的制造方法_2

文档序号:9811852阅读:来源:国知局
使能信号、及奇偶选择信号,控制逻辑电路和驱动模块单独选通奇数输出通道、或单独选通偶数输出通道、或同时选通奇数输出通道与偶数输出通道,进一步地,通过奇偶选择信号在高低电平之间的快速切换,实现在单独选通奇数输出通道与单独选通偶数输出通道之间不断切换,使得OLED显示面板中的奇数像素单元与偶数像素单元交替发光,能够在不更改像素电路结构、不降低开口率、和保证正常显示画面的前提下,缩短每个像素内有机发光二极管的发光时间,延缓OLED显示装置的老化速度。
【附图说明】
[0028]为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。
[0029]附图中,
[0030]图1为现有的OLED显示装置中的常见的2T1C像素驱动电路的电路图;
[0031]图2为现有的根据图1所示像素驱动电路改进的像素驱动电路的电路图;
[0032]图3为图2所示像素驱动电路的第一发光控制信号和第二发光控制信号的时序图;
[0033]图4为本发明的OLED显示装置的第一实施例的架构示意图;
[0034]图5为本发明的OLED显示装置的第二实施例的架构示意图;
[0035]图6为本发明的OLED显示装置中源极驱动器暨本发明的源极驱动器的架构示意图;
[0036]图7为控制源极驱动器的选通使能信号和奇偶选择信号的时序图;
[0037]图8为本发明的OLED显示装置的第一实施例中一帧画面的像素单元发光示意图;
[0038]图9为图8所述一帧画面的下一帧画面的像素单元发光示意图。
【具体实施方式】
[0039]为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
[0040]请参阅图4或图5,本发明首先提供一种OLED显示装置,包括:时序控制器1、与所述时序控制器I电性连接的栅极驱动器2、与所述时序控制器I电性连接的源极驱动器3、及与所述栅极驱动器2和源极驱动器3电性连接的OLED显示面板4。
[0041]如图6所示,所述源极驱动器3包括:逻辑电路和驱动模块31、与所述逻辑电路和驱动模块31电性连接的数据接收模块32、与所述逻辑电路和驱动模块31电性连接的奇偶通道选择模块33、与所述逻辑电路和驱动模块31电性连接的数个奇数输出通道0DD、及与所述逻辑电路和驱动模块31电性连接的数个偶数输出通道EVEN。
[0042]具体地,所述奇数输出通道ODD与偶数输出通道EVEN依次交替排列,奇数输出通道ODD与偶数输出通道EVEN的数量相同。所述数据接收模块32接收数据信号并提供给逻辑电路和驱动模块31。
[0043]所述OLED显示面板4包括数个呈阵列式排布的像素单元,所述像素单元分为:奇数像素单元411、及偶数像素单元412。所述奇数像素单元411通过对应的数据线与奇数输出通道ODD电性连接,所述偶数像素单元412通过对应的数据线与偶数输出通道EVEN电性连接。
[0044]所述栅极驱动器2具有数个扫描信号输出通道,每一扫描信号输出通道通过一扫描线对应连接至一行像素单元。
[0045]可选的,请参阅图4,在本发明的OLED显示装置的第一实施例中,与每一奇数像素单元411在上、下、左、右四个方向相邻的像素单元均为偶数像素单元412。同一列像素单元中的奇数像素单元411通过位于该列像素单元一侧的一数据线电性连接至一奇数输出通道0DD,该列像素单元中的偶数像素单元412通过位于该列像素单元另一侧的另一数据线电性连接至一偶数输出通道EVEN。
[0046]可选的,请参阅图5,在本发明的OLED显示装置的第二实施例中,奇数列的像素单元均为奇数像素单元411,偶数列的像素单元均为偶数像素单元412,每一奇数列像素单元通过一数据线连接至一奇数输出通道0DD,每一偶数列像素单元通过一数据线连接至一偶数输出通道EVEN。
[0047]请同时参阅图4、图6、与图7,或同时参阅图5、图6、与图7,所述时序控制器I向所述奇偶通道选择模块33提供选通使能信号EN、及奇偶选择信号SEL,所述奇偶通道选择模块33根据选通使能信号EN和奇偶选择信号SEL控制逻辑电路和驱动模块31单独选通奇数输出通道ODD、或单独选通偶数输出通道EVEN、或同时选通奇数输出通道ODD与偶数输出通道EVEN,所述逻辑电路和驱动模块31根据所述奇偶通道选择模块33控制选通输出通道的情况将数据信号输出至对应的像素单元。
[0048]具体地,所述奇偶选择信号SEL在高低电平之间不断切换。
[0049]当所述选通使能信号EN为高电平,奇偶选择信号SEL为低电平时,单独选通奇数输出通道0DD,偶数输出通道EVEN输出O灰阶电压;
[0050]当所述选通使能信号EN为高电平,奇偶选择信号SEL为高电平时,单独选通偶数输出通道EVEN,奇数输出通道ODD输出O灰阶电压。
[0051]当所述选通使能信号EN为高电平时,由于所述奇偶选择信号SEL在高低电平之间不断切换,控制所述奇偶通道选择模块33在单独选通奇数输出通道ODD与单独选通偶数输出通道EVEN之间不断切换,OLED显示面板4中的奇数像素单元411与偶数像素单元412交替发光。所述奇偶选择信号SEL的切换周期优选但不限定为一帧画面时间,请参阅图4、图6、与图7,并结合图8、图9,同一像素单元仅在相邻两帧画面中的其中一帧发光,另一帧中不发光,因而可以缩短每个像素内有机发光二极管的发光时间至传统OLED显示装置中有机发光二极管发光时间的一半,延缓OLED显示装置的老化速度。因为人眼的视觉暂留效应,当所述奇偶选择信号SEL的切换频率足够高时,0LED面板看起来正常显示画面,并不影响显示效果O
[0052]特别地,当所述选通使能信号EN为低电平时,同时选通奇数输出通道ODD与偶数输出通道EVEN,可以实现现有的普通源极驱动器的功能。
[0053]此外,奇偶选择信号SEL的电平与选通的输出通道的对应关系并不唯一,还可以设置当所述选通使能信号EN为高电平,奇偶选择信号SEL为高电平时,单独选通奇数输出通道ODD,偶数输出通道EVEN输出O灰阶电压;
[0054]当所述选通使能信号EN为高电平,奇偶选择信号SEL为低电平时,单独选通偶数输出通道EVEN,奇数输出通道ODD输出O灰阶电压。
[0055]特别地,在本发明中奇数像素单元与偶数像素单元在显示面板中位置并不唯一,例如,在图5所示的本发明的OLED显示装置的第二实施例中,由于设置奇数列的像素单元均为奇数像素单元411,偶数列的像素单元均为偶数像素单元412,每一奇数列像素单元通过一数据线连接至一奇数输出通道0DD,每一偶数列像素单元通过一数据线连接至一偶数输出通道EVEN,则在相邻两帧画面中,奇数列像素单元与偶数列像素单元交替发光,同样可以实现缩短有机发光二极管的发光时间,延缓OLED显示装置的老化速度的目的。
[0056]请参阅图6、结合图7,本发明还提供一种源极驱动器,包括:逻辑电路和驱动模块31、与所述逻辑电路和驱动模块31电性连接的数据接收模块32、与所述逻辑电路和驱动模块31电性连接的奇偶通道选择模块33、与所述逻辑电路和驱动模块31电性连接的数个奇数输出通道0DD、及与所述逻辑电路和驱动模块31电性连接的数个偶数输出通道EVEN。
[0057]所述奇偶通道选择模块33接收选通使能信号EN、及奇偶选择信号SEL,所述奇偶通道选择模块33根据选通使能信号EN和奇偶选择信号SEL控制逻辑电路和驱动模块31单独选通奇数输出通道0DD、或单独偶数输出通道EVEN、或同时选通奇数输出通道ODD与偶数输出通道EVEN。
[0058]具体地,当所述选通使能信号EN为高电平,奇偶选择信号SEL为低电平时,单独选通奇数输出通道0DD,偶数输出通道EVEN输出O灰阶电压;当所述选通使能信号EN为高电平,奇偶选择信号SEL为高电平时,单独选通偶数输出通道EVEN
当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1