一种精确定位装置制造方法

文档序号:6065738阅读:381来源:国知局
一种精确定位装置制造方法
【专利摘要】本实用新型公开了一种精确定位装置,包括电源模块、ARM控制器、NA5TR1无线收发芯片、巴伦阻抗放大电路、射频功率放大器、带通滤波器模块和天线,所述电源模块连接所述ARM控制器和NA5TR1无线收发芯片,所述ARM控制器连接所述NA5TR1无线收发芯片,所述NA5TR1无线收发芯片、巴伦、射频功率放大器、带通滤波器模块和天线依次连接。本实用新型的精确定位装置结构简单,设计合理,能有效从硬件上提高定位装置的定位精度并有效降低功耗。
【专利说明】一种精确定位装置

【技术领域】
[0001]本实用新型涉及一种精确定位装置。

【背景技术】
[0002]利用线性调频扩频技术进行测距定位,该技术利用射频信号到达的时间差来测量节点间的距离,进而对节点进行定位,具有发射功率低、通信稳定性好、抗干扰能力强、定位精度高等特点,采用均匀的双边两路测距技术,可以实现定位精度在I米内,经过软放大或硬件放大后,数据传输距离可达800米,其优越的传输距离以及抗干扰能力让他能有效地应用于人员追踪定位。
[0003]采用无线技术,仅用两个基站就可以实现测距,通过两个基站的相互通信及应答,采用信号传播延迟(发送和应答)和响应数据包的处理延迟,两个基站间的距离就可以计算出来,组网简单,施工方便,缩短施工周期、降低成本。
[0004]因此,需要一种精确定位装置以解决上述问题。
实用新型内容
[0005]本实用新型是针对现有技术中定位装置的缺点,提供一种精度更高的精确定位装置。
[0006]为实现上述实用新型目的,本实用新型精确定位装置可采用如下技术方案:
[0007]一种精确定位装置,包括电源模块、ARM控制器、NA5TR1无线收发芯片、巴伦阻抗放大电路、射频功率放大器、带通滤波器模块和天线,所述电源模块连接所述ARM控制器和NA5TR1无线收发芯片,所述ARM控制器连接所述NA5TR1无线收发芯片,所述NA5TR1无线收发芯片、巴伦、射频功率放大器、带通滤波器模块和天线依次连接。
[0008]更进一步的,所述电源模块包括SPX3819芯片,所述SPX3819芯片包括Vin端、Vout端、GND端、EN端和Adj端,所述GND端接地,所述EN端通过电容C50接地,所述Vin端通过熔断器Fl连接+3.3V电压端,所述Vin端和EN端连接,所述Vout端连接+2.5V电压端并通过串联连接的电容C51和电容C45接地,所述Vout端分别通过电感LR4和电感LR5连接NA端和STM32端。本实用新型采用低压差线性稳压器SPX3819,具有高电源抑制比、超低噪声及快速启动等特点,为ARM控制器及无线收发芯片NA5TR1提供所需的工作电源。
[0009]更进一步的,所述NA5TR1无线收发芯片包括第一 VDDA端、第二 VDDA端、RREF端、VSSA 端、VDDA_DC0 端、Xtal32kP 端、Xtal32kN 端、Xtal32MP 端、Xtal32MN 端、Tx_Rx 端、第一 VSSD 端、第二 VSSD 端、第一 VDDD 端、第二 VDDD 端、第三 VSSD 端、SpiCLK 端、SpiSSN端、SpiTXD端、SpiRXD端、DO端、Dl端、D2端、D3端、第四VSSD端、第三VDDD端、Test端、uCReset 端、uCIRQ 端、VDDlV2_Cap 端、uCVcc 端、POnReset 端、第五 VSSD 端、VDDA_ADC 端、第二 VSSA端、第三VDDA端、第四VDDA端、第三VSSA端、第四VSSA端、RxN端、RxP端、第五VSSA端、TxN端、TxP端和第六VSSA端;
[0010]所述第一 VDDA端和第二 VDDD端均连接+2.5V电压端,所述RREF端通过电阻RlO接地,所述VSSA端接地,所述VDDA_DCO端连接+2.5V电压端,所述Xtal32kP端和Xtal32kN端分别连接无源晶振Yl的两端,所述无源晶振Yl的两端分别通过电容C25和电容C26接地,所述Xtal32MP端和Xtal32MN端分别连接有源晶振Y2的两端,所述有源晶振Y2的两端分别通过电容C27和电容C31接地,所述有源晶振Y2的另外两端接地,所述第一 VSSD端、第二 VSSD端和第三VSSD端均接地,所述第一 VDDD端、第二 VDDD端和第三VDDD端均连接+2.5V电压,所述第三VSSD端接地,所述SpiCLK端、SpiSSN端、SpiTXD端和SpiRXD端分别连接 SPI1_CLK 端、SPI1_SSN 端、SPI1_MIS0 端和 SPI1_M0SI 端,所述 DO 端、Dl 端、D2 端和D3端通过4位排阻接地,所述第四VSSD端接地,
[0011]所述VDDlV2_Cap端通过并联连接的电容C29和电容C30接地,所述Test端通过电阻R13接地,所述POnReset端通过电容C28接地并通过电阻Rll接+2.5V电压,所述第五VSSD端和第二 VSSA端接地,所述VDDA_ADC端接+2.5V电压端,所述第三VDDA端和第四VDDA端接+2.5V电压并通过串联连接的电容C22、电容C23和电容C24接地,所述第三VSSA端和第四VSSA端接地,所述TxN端和TxP端分别连接TXN端和TXP端,第五VSSA端接地,所述TxN端和TxP端分别连接TXN端和TXP端,所述第六VSSA端接地。
[0012]NA5TR1为无线收发芯片,是定位节点的核心器件,该器件内部集成了具有双边两路测距功能的模块和2.45GHz ISM RF收发器,工作频段为2.4GHz的免授权频段,提供3个可自由调整中心频率的非重叠2.4GHzISM频道和14个重叠的频道,提高了与现有2.4GHz无线技术共存时的网络性能,具有125Kb/s-2Mb/s的可编程数据速率,0-33dBm可调且支持扩展至20dBm以上的可编程输出功率,高达大_97dBm的接收灵敏度,具有节能的掉电模式,掉电模式下的最小电流< 2 μ A。时钟晶振:NA5TR1工作时需要32.768kHz和32MHz两个时钟信号,32MHz的时钟作为基带时钟的基准来产生线性调频信号,32.768kHz时钟为实时时钟及实现掉电模式下的电源管理。
[0013]更进一步的,所述巴伦阻抗放大电路包括LDB212G4020C-001滤波器,所述LDB212G4020C-001滤波器包括第一端、第二端、第三端、第四端和第五端,所述第一端接单端信号输出,所述第二端通过电容C18接地,所述第三端连接TXP端,所述第四端连接TXN端,所述第五端接地,所述第三端和第四端通过电感L8连接,所述第三端通过串联连接的电容C20和电感L7连接RXP端,所述第四端通过串联连接的电容C21和电感LlO连接RXN端,所述RXP端和RXN端之间通过电感L9连接。
[0014]巴伦阻抗放大电路包括阻抗匹配电路和变压器巴伦电路,其中阻抗匹配电路由电感L7、电感L9、电感L10、电容C20、电容C21、电感L8组成的是双Π型匹配网络,为发送端口 TXP、TXN和接收端口 RXP、RXN的两对差分对,提供阻抗控制为200欧姆的差分对阻抗匹配电路,实现无线收发模块的差分接口和变压器巴伦电路差分接口之间的阻抗匹配;变压器巴伦电路由模拟器件LDB212G4020C组成,电容18是低频旁路电容。TXP、TXN、RXP、RXN差分对信号经过阻抗匹配电路后,为其提供高速变压器巴伦电路,实现将幅度相同但相位相差180度的差分射频信号和单端射频信号之间的高速转换,以此实现平衡传输线和非平衡传输线阻抗匹配电路。
[0015]更进一步的,所述射频功率放大器包括功率控制电路、功率开关电路和功率放大电路,所述功率控制电路包括SN74LVC2G04芯片,所述SN74LVC2G04芯片包括一端、二端、三端、四端、五端和六端,其中,所述一端连接Tx_Rx端,所述三端和五端分别连接三极管Ql的基极和集电极,所述三极管Ql的发射极通过电阻R5接地并连接TX_RXXX端,所述二端接地,所述一端通过电容C4连接所述二端并通过电阻Rl连接所述功率开关电路,所述四端连接 TX_RXX 端,;
[0016]所述功率开关电路包括FPF2103芯片,所述FPF2103芯片包括I端、2端、3端、4端和5端,所述I端连接2.5V电压端,所述2端接地,所述3端通过电阻Rl连接所述功率控制电路并通过电阻R2接地,所述4端为nc端,所述5端分别通过第一磁珠、第二磁珠和第三磁珠连接PA_VDD1端、PA_VDD2端和PA_VDD3端;
[0017]所述功率放大电路包括功率放大器UPG2250T5N,所述功率放大器UPG2250T5N包括第I端、第2端、第3端、第4端、第5端、第6端和第7端,所述第I端通过电容C6连接单端信号输出并通过电感LI连接PA_VDD3端,所述第I端通过电容C2接地,所述PA_VDD3端通过电容Cl接地,所述第2端为nc端,所述第3端通过电容Cl连接第7端并连接TX-RXXX端,所述第4端通过串联连接的电容C16和电感L6连接单端信号输入,所述第5端通过电感L3连接PA_VDD1端,所述PA_VDD1端通过并联连接的电容C9和电容ClO接地,所述第6端连接PA_VDD2端并通过电容C5接地。射频功率放大器(PA模块)是各种无线发射机的重要组成部分。
[0018]在发射机的前级电路中,调制振荡电路所产生的射频信号功率很小,为了获得足够大的射频输出功率,必须采用射频功率放大器,获得足够的射频功率以后,才能馈送到天线上辐射出去。本发明的射频功率放大模块主要包括:功率控制电路、功率开关电路、功率放大电路。
[0019]其中,功率控制电路由电阻R1、电容C4、数字逻辑IC(SN74LVC2G04芯片)、三极管Q1、电阻R5组成。Tx_Rx为无线收发模块当处于发送/接收状态时,对外围电路工作状态的指示,当Tx_Rx为低电平时,TX_RXX为高电平,此时三极管I打开,通过TX_RXXX做为控制引脚,对功率放大电路中的功率放大器件3的增益进行控制;电容4做为低频旁路电容来过滤对Tx_Rx高频干扰。
[0020]功率开关电路:由电阻R2、P沟道莫斯管(FPF2103芯片)、磁珠1、磁珠2、磁珠3组成。ucVCC是无线收发模块处于发送状态时,提供给功率放大电路的增益控制的参考电压,与Tx_Rx组成了功率开关电路。当无线收发模块处于发送状态时,P沟道莫斯管FPF2103打开,经过第一磁珠、第二磁珠、第三磁珠过滤掉高频噪声和尖峰干扰后,给功率放大电路中的功率放大器UPG2250T5N做电源供给。采用P沟道莫斯管的好处是功率控制电路的输出为低阻抗,补偿电路简单,在不需要外接大的输出电容的情况下能实现稳定的电压输出,同时节约芯片面积,降低设计成本。
[0021]功率放大电路:由电感L1、电容Cl、电容C2、电容C5、电容C6、电感L3、电容C9、电容C10、电容C11、电容C16、电感L6、功率放大器UPG2250T5N组成。其中,PA_VDD1端、PA_VDD2端、PA_VDD3端、TX_RXXX端为功率开关电路和功率控制提供信号,当无线收发模块处于发送状态时,PA_VDD1端、PA_VDD2端、PA_VDD3端向功率放大器UPG2250T5N提供稳定的电源供给,功率放大器UPG2250T5N根据TX_RXXX端的增益控制参考电压,以此来调整单端信号射频信号功率的增益控制,本发明采用CEL公司的功率放大器UPG2250T5N(TS0N-6封装),大大减小芯片面积,内部有3级放大电路,最大增益高达24dBm。在外围应用电路中,电容C9、电容ClO、电感L3实现了 PA_VDD1端电源输入的高频滤波电路;电容Cl、电容C2、电容C5、电感LI实现了 PA_VDD2端和PA_VDD3端电源输入的高频滤波电路。
[0022]更进一步的,还包括带通滤波器模块,所述带通滤波器模块包括LFB2H2G45SG7A159芯片,所述LFB2H2G45SG7A159芯片包括第I端、第II端、第III端和第IV端,所述第I端和第III端均接地,所述第IV端接输入信号,所述第II端连接电容C7的一端,所述电容C7的另一端分别电感L5和电感L4的一端,所述电感L5的另一端接地。
[0023]带通滤波器是指能通过某一频率范围内的频率分量,将其他范围的频率分量衰减到极低水平的滤波器。本发明的带通滤波器模块主要包括:带通滤波器、阻抗匹配电路。带通滤波器选用murata村田LFB2H2G45SG7A159芯片,可以有效滤除2.4GHzISM频道以外的杂波,以降低无线数据收发模块受干扰可能性,对于空间受限、多径效应明显的矿井环境滤波效果明显。在外围电路中,电容C7、电感L4、电感L5实现了射频发射到天线的阻抗匹配电路。
[0024]有益效果:本实用新型的精确定位装置结构简单,设计合理,能有有效从硬件上提高定位装置的定位精度并有效降低功耗。

【专利附图】

【附图说明】
[0025]图1为本实用新型的精确定位装置的结构示意图;
[0026]图2为精确定位原理图;
[0027]图3为电源管理模块的电路结构图;
[0028]图4为ARM控制器的电路结构图;
[0029]图5为NA5TR1无线收发芯片的电路结构图;
[0030]图6为巴伦阻抗放大电路的电路结构图;
[0031]图7为功率控制电路和功率开关电路的电路结构图;
[0032]图8为功率放大电路的电路结构图;
[0033]图9为带通滤波器模块的电路结构图。

【具体实施方式】
[0034]下面结合具体实施例,进一步阐明本实用新型,应理解这些实施例仅用于说明本实用新型而不用于限制本实用新型的范围,在阅读了本实用新型之后,本领域技术人员对本实用新型的各种等价形式的修改均落于本申请所附权利要求所限定的范围。
[0035]请参阅图1所示,本实用新型的精确定位装置,包括电源模块、ARM控制器、NA5TR1无线收发芯片、巴伦阻抗放大电路、射频功率放大器、带通滤波器模块和天线,所述电源模块连接所述ARM控制器和NA5TR1无线收发芯片,所述ARM控制器连接所述NA5TR1无线收发芯片,所述NA5TR1无线收发芯片、巴伦、射频功率放大器、带通滤波器模块和天线依次连接。
[0036]请参阅图3所示,电源模块包括SPX3819芯片,SPX3819芯片包括Vin端、Vout端、GND端、EN端和Adj端,GND端接地,EN端通过电容C50接地,Vin端通过熔断器Fl连接
3.3V电压端,Vin端和EN端连接,Vout端连接2.5V电压端并通过串联连接的电容C51和电容C45接地,Vout端分别通过电感LR4和电感LR5连接NA端和STM32端。本实用新型采用低压差线性稳压器SPX3819,具有高电源抑制比、超低噪声及快速启动等特点,为ARM控制器及无线收发芯片NA5TR1提供所需的工作电源。
[0037]请参阅图4所示,微处理器模块:微处理器模块是精确定位射频板中的计算核心,所有的任务调度、通信协议、功能协调、数据融合、能量计算和数据转储都将在该模块的支持下完成,由于微处理器数据处理速度直接影响到精确定位系统中移动节点的最大运动速度,在该模块中,选用32位ARM控制器STM32F103CBT6做为微处理器模块,其处理速度快可达72MHz,且FLASH容量大,稳定性好,支持低电压2.0-3.6V工作等优点,通过SPI全双工高速串行通信完成与罐笼监控控制器间的数据传输,同时通过SPI与NA5TR1收发芯片完成通。经现场实际应用测试,可以满足罐笼最大10米/秒的移动速度时实施精准定位。该微处理器尺寸小、成本低、功耗低,集成度高,具有丰富的外围接口等优点。
[0038]请参阅图5所示,NA5TR1无线收发芯片包括第一 VDDA端、第二 VDDA端、RREF端、VSSA 端、VDDA_DCO 端、Xtal32kP 端、Xtal32kN 端、Xtal32MP 端、Xtal32MN 端、Tx_Rx 端、第一 VSSD 端、第二 VSSD 端、第一 VDDD 端、第二 VDDD 端、第三 VSSD 端、SpiCLK 端、SpiSSN端、SpiTXD端、SpiRXD端、DO端、Dl端、D2端、D3端、第四VSSD端、第三VDDD端、Test端、uCReset 端、uCIRQ 端、VDDlV2_Cap 端、uCVcc 端、POnReset 端、第五 VSSD 端、VDDA_ADC 端、第二 VSSA端、第三VDDA端、第四VDDA端、第三VSSA端、第四VSSA端、RxN端、RxP端、第五VSSA端、TxN端、TxP端和第六VSSA端。
[0039]第一 VDDA端和第二 VDDD端均连接+2.5V电压端,RREF端通过电阻RlO接地,VSSA端接地,VDDA_DC0端连接+2.5V电压端,Xtal32kP端和Xtal32kN端分别连接无源晶振Yl的两端,无源晶振Yl的两端分别通过电容C25和电容C26接地,Xtal32MP端和Xtal32MN端分别连接有源晶振Y2的两端,有源晶振Y2的两端分别通过电容C27和电容C31接地,有源晶振Y2的另外两端接地,第一 VSSD端、第二 VSSD端和第三VSSD端均接地,第一 VDDD端、第二 VDDD端和第三VDDD端均连接+2.5V电压,第三VSSD端接地,SpiCLK端、SpiSSN端、SpiTXD 端和 SpiRXD 端分别连接 SPI1_CLK 端、SPI1_SSN 端、SPI1_MIS0 端和 SPI1_M0SI 端,DO端、Dl端、D2端和D3端通过4位排阻接地,第四VSSD端接地。
[0040]VDDlV2_Cap端通过并联连接的电容C29和电容C30接地,Test端通过电阻R13接地,POnReset端通过电容C28接地并通过电阻Rll接+2.5V电压,第五VSSD端和第二 VSSA端接地,VDDA_ADC端接+2.5V电压端,第三VDDA端和第四VDDA端接+2.5V电压并通过串联连接的电容C22、电容C23和电容C24接地,第三VSSA端和第四VSSA端接地,TxN端和TxP端分别连接TXN端和TXP端,第五VSSA端接地,TxN端和TxP端分别连接TXN端和TXP端,第六VSSA端接地。
[0041]NA5TR1为无线收发芯片,是定位节点的核心器件,该器件内部集成了具有双边两路测距功能的模块和2.45GHz ISM RF收发器,工作频段为2.4GHz的免授权频段,提供3个可自由调整中心频率的非重叠2.4GHzISM频道和14个重叠的频道,提高了与现有2.4GHz无线技术共存时的网络性能,具有125Kb/s-2Mb/s的可编程数据速率,0-33dBm可调且支持扩展至20dBm以上的可编程输出功率,高达大_97dBm的接收灵敏度,具有节能的掉电模式,掉电模式下的最小电流< 2 μ A。时钟晶振:NA5TR1工作时需要32.768kHz和32MHz两个时钟信号,32MHz的时钟作为基带时钟的基准来产生线性调频信号,32.768kHz时钟为实时时钟及实现掉电模式下的电源管理。
[0042]请参阅图6所示,巴伦阻抗放大电路包括LDB212G4020C-001滤波器,LDB212G4020C-001滤波器包括第一端、第二端、第三端、第四端和第五端,第一端接单端信号输出,第二端通过电容C18接地,第三端连接TXP端,第四端连接TXN端,第五端接地,第三端和第四端通过电感L8连接,第三端通过串联连接的电容C20和电感L7连接RXP端,第四端通过串联连接的电容C21和电感LlO连接RXN端,RXP端和RXN端之间通过电感L9连接。
[0043]巴伦阻抗放大电路包括阻抗匹配电路和变压器巴伦电路,其中阻抗匹配电路由电感L7、电感L9、电感L10、电容C20、电容C21、电感L8组成的是双Π型匹配网络,为发送端口 TXP、TXN和接收端口 RXP、RXN的两对差分对,提供阻抗控制为200欧姆的差分对阻抗匹配电路,实现无线收发模块的差分接口和变压器巴伦电路差分接口之间的阻抗匹配;变压器巴伦电路由模拟器件LDB212G4020C组成,电容18是低频旁路电容。TXP、TXN、RXP、RXN差分对信号经过阻抗匹配电路后,为其提供高速变压器巴伦电路,实现将幅度相同但相位相差180度的差分射频信号和单端射频信号之间的高速转换,以此实现平衡传输线和非平衡传输线阻抗匹配电路。
[0044]请参阅图7和图8所示,射频功率放大器包括功率控制电路、功率开关电路和功率放大电路,功率控制电路包括SN74LVC2G04芯片,SN74LVC2G04芯片包括一端、二端、三端、四端、五端和六端,其中,一端连接Tx_Rx端,三端和五端分别连接三极管Ql的基极和集电极,三极管Ql的发射极通过电阻R5接地并连接TX_RXXX端,二端接地,一端通过电容C4连接二端并通过电阻Rl连接功率开关电路,四端连接TX_RXX端。
[0045]功率开关电路包括FPF2103芯片,FPF2103芯片包括I端、2端、3端、4端和5端,I端连接2.5V电压端,2端接地,3端通过电阻Rl连接功率控制电路并通过电阻R2接地,4端为nc端,5端分别通过第一磁珠、第二磁珠和第三磁珠连接PA_VDD1端、PA_VDD2端和PA_VDD3 端;
[0046]功率放大电路包括功率放大器UPG2250T5N,功率放大器UPG2250T5N包括第I端、第2端、第3端、第4端、第5端、第6端和第7端,第I端通过电容C6连接单端信号输出并通过电感LI连接PA_VDD3端,第I端通过电容C2接地,PA_VDD3端通过电容Cl接地,第2端为nc端,第3端通过电容Cl连接第7端并连接TX-RXXX端,第4端通过串联连接的电容C16和电感L6连接单端信号输入,第5端通过电感L3连接PA_VDD1端,PA_VDD1端通过并联连接的电容C9和电容ClO接地,第6端连接PA_VDD2端并通过电容C5接地。射频功率放大器(PA模块)是各种无线发射机的重要组成部分。
[0047]在发射机的前级电路中,调制振荡电路所产生的射频信号功率很小,为了获得足够大的射频输出功率,必须采用射频功率放大器,获得足够的射频功率以后,才能馈送到天线上辐射出去。本发明的射频功率放大模块主要包括:功率控制电路、功率开关电路、功率放大电路。
[0048]其中,功率控制电路由电阻R1、电容C4、数字逻辑IC(SN74LVC2G04芯片)、三极管Q1、电阻R5组成。Tx_Rx为无线收发模块当处于发送/接收状态时,对外围电路工作状态的指示,当Tx_Rx为低电平时,TX_RXX为高电平,此时三极管I打开,通过TX_RXXX做为控制引脚,对功率放大电路中的功率放大器件3的增益进行控制;电容4做为低频旁路电容来过滤对Tx_Rx高频干扰。
[0049]功率开关电路:由电阻R2、P沟道莫斯管(FPF2103芯片)、磁珠1、磁珠2、磁珠3组成。ucVCC是无线收发模块处于发送状态时,提供给功率放大电路的增益控制的参考电压,与Tx_Rx组成了功率开关电路。当无线收发模块处于发送状态时,P沟道莫斯管FPF2103打开,经过第一磁珠、第二磁珠、第三磁珠过滤掉高频噪声和尖峰干扰后,给功率放大电路中的功率放大器UPG2250T5N做电源供给。采用P沟道莫斯管的好处是功率控制电路的输出为低阻抗,补偿电路简单,在不需要外接大的输出电容的情况下能实现稳定的电压输出,同时节约芯片面积,降低设计成本。
[0050]功率放大电路:由电感L1、电容Cl、电容C2、电容C5、电容C6、电感L3、电容C9、电容C10、电容C11、电容C16、电感L6、功率放大器UPG2250T5N组成。其中,PA_VDD1端、PA_VDD2端、PA_VDD3端、TX_RXXX端为功率开关电路和功率控制提供信号,当无线收发模块处于发送状态时,PA_VDD1端、PA_VDD2端、PA_VDD3端向功率放大器UPG2250T5N提供稳定的电源供给,功率放大器UPG2250T5N根据TX_RXXX端的增益控制参考电压,以此来调整单端信号射频信号功率的增益控制,本发明采用CEL公司的功率放大器UPG2250T5N(TS0N-6封装),大大减小芯片面积,内部有3级放大电路,最大增益高达24dBm。在外围应用电路中,电容C9、电容ClO、电感L3实现了 PA_VDD1端电源输入的高频滤波电路;电容Cl、电容C2、电容C5、电感LI实现了 PA_VDD2端和PA_VDD3端电源输入的高频滤波电路。
[0051]请参阅图9所示,还包括带通滤波器模±夬,带通滤波器模块包括LFB2H2G45SG7A159芯片,LFB2H2G45SG7A159芯片包括第I端、第II端、第III端和第IV端,第I端和第III端均接地,第IV端接输入信号,第II端连接电容C7的一端,电容C7的另一端分别电感L5和电感L4的一端,电感L5的另一端接地。
[0052]带通滤波器是指能通过某一频率范围内的频率分量,将其他范围的频率分量衰减到极低水平的滤波器。本发明的带通滤波器模块主要包括:带通滤波器、阻抗匹配电路。带通滤波器选用murata村田LFB2H2G45SG7A159芯片,可以有效滤除2.4GHzISM频道以外的杂波,以降低无线数据收发模块受干扰可能性,对于空间受限、多径效应明显的矿井环境滤波效果明显。在外围电路中,电容C7、电感L4、电感L5实现了射频发射到天线的阻抗匹配电路。
[0053]请参阅图2所示,基于到达时间(TOA)算法的距离测量的测距过程及原理算法,整个测量过程中产生了 4次测量过程以及两次回复等待时间,所以单次测量时间为:t = (TRoundA-TReplyB+TRoundB-TReplyA)/4,
[0054]其中TRoundA、TReplyB、TRoundB> TReplyA均能够通过芯片直接读取。
[0055]测量距离为:d = t*c,其中t为单次测量时间,c为射频的传输速度,约等于光速。
[0056]本实用新型的精确定位装置结构简单,设计合理,能有有效从硬件上提高定位装置的定位精度并有效降低功耗。
【权利要求】
1.一种精确定位装置,其特征在于:包括电源模块、ARM控制器、NA5TR1无线收发芯片、巴伦阻抗放大电路、射频功率放大器、带通滤波器模块和天线,所述电源模块连接所述ARM控制器和NA5TR1无线收发芯片,所述ARM控制器连接所述NA5TR1无线收发芯片,所述NA5TR1无线收发芯片、巴伦、射频功率放大器、带通滤波器模块和天线依次连接。
2.如权利要求1所述的精确定位装置,其特征在于:所述电源模块包括SPX3819芯片,所述SPX3819芯片包括Vin端、Vout端、GND端、EN端和Adj端,所述GND端接地,所述EN端通过电容C50接地,所述Vin端通过熔断器Fl连接+3.3V电压端,所述Vin端和EN端连接,所述Vout端连接+2.5V电压端并通过串联连接的电容C51和电容C45接地,所述Vout端分别通过电感LR4和电感LR5连接NA端和STM32端。
3.如权利要求1所述的精确定位装置,其特征在于:所述NA5TR1无线收发芯片包括第一 VDDA 端、第二 VDDA 端、RREF 端、VSSA 端、VDDA_DC0 端、Xtal32kP 端、Xtal32kN 端、Xtal32MP端、Xtal32MN 端、Tx_Rx 端、第一 VSSD 端、第二 VSSD 端、第一 VDDD 端、第二 VDDD 端、第三VSSD 端、Sp iCLK 端、Sp i SSN 端、Sp iTXD 端、Sp i RXD 端、DO 端、DI 端、D2 端、D3 端、第四 VSSD端、第三 VDDD 端、Test 端、uCReset 端、uCIRQ 端、VDDlV2_Cap 端、uCVcc 端、POnReset 端、第五VSSD端、VDDA_ADC端、第二 VSSA端、第三VDDA端、第四VDDA端、第三VSSA端、第四VSSA端、RxN端、RxP端、第五VSSA端、TxN端、TxP端和第六VSSA端; 所述第一 VDDA端和第二 VDDD端均连接+2.5V电压端,所述RREF端通过电阻RlO接地,所述VSSA端接地,所述VDDA_DC0端连接+2.5V电压端,所述Xtal32kP端和Xtal32kN端分别连接无源晶振Yl的两端,所述无源晶振Yl的两端分别通过电容C25和电容C26接地,所述Xtal32MP端和Xtal32MN端分别连接有源晶振Y2的两端,所述有源晶振Y2的两端分别通过电容C27和电容C31接地,所述有源晶振Y2的另外两端接地,所述第一 VSSD端、第二VSSD端和第三VSSD端均接地,所述第一 VDDD端、第二 VDDD端和第三VDDD端均连接+2.5V电压,所述第三VSSD端接地,所述SpiCLK端、SpiSSN端、SpiTXD端和SpiRXD端分别连接SPI1_CLK 端、SPI1_SSN 端、SPI1_MIS0 端和 SPI1_M0SI 端,所述 DO 端、Dl 端、D2 端和 D3 端通过4位排阻接地,所述第四VSSD端接地, 所述VDDlV2_Cap端通过并联连接的电容C29和电容C30接地,所述Test端通过电阻R13接地,所述POnReset端通过电容C28接地并通过电阻Rll接+2.5V电压, 所述第五VSSD端和第二 VSSA端接地,所述VDDA_ADC端接+2.5V电压端,所述第三VDDA端和第四VDDA端接+2.5V电压并通过串联连接的电容C22、电容C23和电容C24接地, 所述第三VSSA端和第四VSSA端接地,所述TxN端和TxP端分别连接TXN端和TXP端,第五VSSA端接地,所述TxN端和TxP端分别连接TXN端和TXP端,所述第六VSSA端接地。
4.如权利要求1所述的精确定位装置,其特征在于:所述巴伦阻抗放大电路包括LDB212G4020C-001滤波器,所述LDB212G4020C-001滤波器包括第一端、第二端、第三端、第四端和第五端,所述第一端接单端信号输出,所述第二端通过电容C18接地,所述第三端连接TXP端,所述第四端连接TXN端,所述第五端接地,所述第三端和第四端通过电感L8连接,所述第三端通过串联连接的电容C20和电感L7连接RXP端,所述第四端通过串联连接的电容C21和电感LlO连接RXN端,所述RXP端和RXN端之间通过电感L9连接。
5.如权利要求1所述的精确定位装置,其特征在于:所述射频功率放大器包括功率控制电路、功率开关电路和功率放大电路,所述功率控制电路包括SN74LVC2G04芯片,所述SN74LVC2G04芯片包括一端、二端、三端、四端、五端和六端,其中,所述三端和五端分别连接三极管Ql的基极和集电极,所述三极管Ql的发射极通过电阻R5接地并连接TX-RXXX端,所述二端接地,所述一端通过电容C4连接所述二端并通过电阻Rl连接所述功率开关电路;所述功率开关电路包括FPF2103芯片,所述FPF2103芯片包括I端、2端、3端、4端和5端,所述I端连接2.5V电压端,所述2端接地,所述3端通过电阻Rl连接所述功率控制电路并通过电阻R2接地,所述4端为nc端,所述5端分别通过第一磁珠、第二磁珠和第三磁珠连接PA_VDD1端、PA_VDD2端和PA_VDD3端;所述功率放大电路包括功率放大器UPG2250T5N,所述功率放大器UPG2250T5N包括第I端、第2端、第3端、第4端、第5端、第6端和第7端,所述第I端通过电容C6连接单端信号输出并通过电感LI连接PA_VDD3端,所述第I端通过电容C2接地,所述PA_VDD3端通过电容Cl接地,所述第2端为nc端,所述第3端通过电容Cl连接所述第7端并连接TX-RXXX端,所述第4端通过串联连接的电容C16和电感L6连接单端信号输入,所述第5端通过电感L3连接PA_VDD1端,所述PA_VDD1端通过并联连接的电容C9和电容ClO接地,所述第6端连接PA_VDD2端并通过电容C5接地。
6.如权利要求1所述的精确定位装置,其特征在于:还包括带通滤波器模块,所述带通滤波器模块包括LFB2H2G45SG7A159芯片,所述LFB2H2G45SG7A159芯片包括第I端、第II端、第III端和第IV端,所述第I端和第III端均接地,所述第IV端接输入信号,所述第II端连接电容C7的一端,所述电容C7的另一端分别电感L5和电感L4的一端,所述电感L5的另一端接地。
【文档编号】G01S1/02GK204256164SQ201420442442
【公开日】2015年4月8日 申请日期:2014年8月6日 优先权日:2014年8月6日
【发明者】金勇
申请人:南京北路自动化系统有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1