一种测量多通道射频芯片相位偏差的测试装置及方法

文档序号:8281234阅读:509来源:国知局
一种测量多通道射频芯片相位偏差的测试装置及方法
【技术领域】
[0001]本发明涉及一种测量射频芯片相位偏差的测试装置,尤其是一种测量多通道射频芯片相位偏差的测试装置,属于集成电路测试技术领域。
【背景技术】
[0002]随着半导体技术的发展,卫星通信领域、卫星导航领域、雷达通信领域、电子通信领域等市场对射频接收芯片的需求日益剧增,因此无论是在射频接收芯片研发阶段还是生产阶段均有大量的测试需求。
[0003]射频接收芯片存在多通道并行接收,并且对各通道接收数据要求相位误差有一定的要求。对这种多通道射频接收芯片的测试过程中,存在测试系统通道相位误差、测试板相位误差以及芯片间相位误差等影响,无法进行精确测试。
[0004]此外,对于ATE自动测试系统来说,为提高成本利用率,数字资源配置一般充足,但是模拟资源和射频资源由于利用率相对偏低,一般仅配置到基本状态。因此,对于多通道射频接收芯片来说,由于测试系统的硬件配置限制,很难适用于多通道测试的需求。

【发明内容】

[0005]针对现有技术中的不足,本发明提供了一种测量多通道射频芯片相位偏差的测试
目.ο
[0006]为解决上述技术问题,本发明所采取的技术方案是:
[0007]技术方案一:
[0008]一种测量多通道射频芯片相位偏差的测试装置,由ATE测试系统、示波器、测试板、参考芯片组成;所述参考芯片和待测芯片型号一致;所述测试板分别连接所述参考芯片、待测芯片和ATE测试系统;所述示波器连接所述ATE测试系统;
[0009]所述ATE测试系统经所述测试板分别向所述测试芯片和参考芯片提供测试所需要的激励信号;所述激励信号包括I路以上模拟射频信号;所述测试板采集所述待测芯片与所述参考芯片的输出信号,将其输出至所述ATE测试系统计算所述待测芯片与所述参考芯片输出信号的相位差;所述示波器显示输出所述ATE测试系统输出的各模拟射频信号延迟。
[0010]所述测试板包括参考芯片测试电路和待测芯片测试电路;所述参考芯片测试电路和待测芯片测试电路分别连接所述参考芯片和待测芯片;所述参考芯片测试电路和待测芯片测试电路由一条以上的连接线等长的射频通道组成;所述参考芯片测试电路中射频通道数目与所述参考芯片和ATE测试系统的资源相配合;所述待测芯片测试电路中射频通道数目与所述待测芯片的管脚数目和ATE测试系统的资源相配合;
[0011]所述测试板采集所述待测芯片各射频通道的输出信号与所述参考芯片I条射频通道的输出信号,送入所述ATE测试系统计算所述待测芯片与所述参考芯片输出信号的相位差。
[0012]所述测试板还包括功分器和/或耦合器。
[0013]所述ATE测试系统经所述测试板分别向所述测试芯片和参考芯片提供测试所需要的激励信号包括SPI寄存器配置信号、参考时钟信号和模拟射频信号。
[0014]技术方案二:
[0015]一种应用权利要求1所述的测量多通道射频芯片相位偏差的测试装置测量多通道射频芯片相位偏差的方法,包括以下步骤:
[0016]步骤I):根据待测芯片管脚分布和ATE测试系统资源设计测试板,所述测试板设有用于连接参考芯片的参考芯片测试电路和用于连接待测芯片的待测芯片测试电路;所述参考芯片测试电路中射频通道数目与所述参考芯片管脚分布相配合;所述待测芯片测试电路中射频通道数目与所述待测芯片的管脚数目相配合;所述参考芯片测试电路中射频通道和待测芯片测试电路中射频通道等长;
[0017]步骤2):根据测试条件要求,配置ATE测试系统,使其提供与所述待测芯片管脚分布相适配合的模拟射频信号、数字信号和电源,如果ATE测试系统所能提供的模拟射频信号小于所述参考芯片测试电路中射频通道数目与所述待测芯片测试电路中射频通道数目之和时,采用功分器和耦合器扩展所述ATE测试系统提供的模拟射频信号数量,使其等于所述参考芯片测试电路中射频通道数目与所述待测芯片测试电路中射频通道数目之和;
[0018]步骤3):完成测试板3电装,连接ATE测试系统、测试板、参考芯片、待测芯片和示波器;
[0019]步骤4):以任一所述参考芯片测试电路中射频通道为基准通道,所述ATE测试系统测量所述待测芯片测试电路中各射频通道的延迟测量,并与所述示波器配合进行相位补偿;具体包括以下分步骤:
[0020]步骤4-1):所述示波器抓取所述待测芯片测试电路中各射频通道输入模拟射频信号,测量显示所述待测芯片测试电路中各射频通道输入模拟射频信号的延迟;
[0021]步骤4-2):根据输入频率对所述待测芯片测试电路中各射频通道进行相位补偿;
[0022]步骤4-3):根据相干采样定理,设置所述ATE测试系统采集所述各射频通道输出的ADC数字信号的采样速率和采样点数;
[0023]步骤4-4):所述ATE测试系统对所述基准通道和各待测芯片测试电路中射频通道输出的ADC数字信号进行差分采样,计算其与所述基准通道的相位差。
[0024]由于采用了上述技术方案,本发明的有益效果在于:
[0025]1.本发明可以在ATE测试系统硬件限制的条件下,实现多通道并行测试,减少了测试成本。
[0026]2.本发明采用与待测芯片型号一致芯片作为参考芯片,为相位测试提供统一基准,提高了测试的准确性。
[0027]3.本发明可以在ATE自动测试系统硬件配置限制的条件下,消除测试系统通道相位误差、测试板相位误差和芯片间相位误差的影响,还原各通道间的实际误差,实现多通道芯片相位误差的批量测试。
[0028]4.本发明充分考虑了测试系统、布局布线以及芯片间相位误差的干扰,解决了目前多通道芯片批产测试中相位不稳的问题。
【附图说明】
[0029]图1是本发明的原理框图;
[0030]图2是本发明实施例1的原理框图。
【具体实施方式】
[0031]下面结合附图对本发明做进一步详细说明:
[0032]实施例1:
[0033]一种测量多通道射频芯片相位偏差的测试装置,由ATE测试系统、示波器、测试板、参考芯片组成;所述参考芯片和待测芯片型号一致;所述测试板分别连接所述参考芯片、待测芯片和ATE测试系统;所述示波器连接所述ATE测试系统;
[0034]所述ATE测试系统经所述测试板分别向所述测试芯片和参考芯片提供测试所需要的激励信号;所述激励信号包括I路以上模拟射频信号;所述测试板采集所述待测芯片与所述参考芯片的输出信号,将其输出至所述ATE测试系统计算所述待测芯片与所述参考芯片输出信号的相位差;所述示波器显示输出所述ATE测试系统输出的各模拟射频信号延迟。
[0035]所述测试板包括参考芯片测试电路和待测芯片测试电路;所述参考芯片测试电路和待测芯片测试电路分别连接所述参考芯片和待测芯片;所述参考芯片测试电路和待测芯片测试电路由一条以上的连接线等长的射频通道组成;所述参考芯片测试电路中射频通道数目与所述参考芯片和ATE测试系统的资源相配合;所述待测芯片测试电路中射频通道数目与所述待测芯片的管脚数目和ATE测试系统的资源相配合;
[0036]所述测试板采集所述待测芯片各射频通道的输出信号与所述参考芯片I条射频通道的输出信号,送入所述ATE测试系统计算所述待测芯片与所述参考芯片输出信号的相位差。
[0037]所述测试板还包括功分器和/或耦合器。
[0038]所述ATE测试系统经所述测试板分别向所述测试芯片和参考芯片提供测试所需要的激励信号包括SPI寄存器配置信号、参考时钟信号和模拟射频信号。
[0039]在本实施例中,待测芯片为四通道并行接收芯片,测试时需要V93000测试系统提供相应的数字信号、模拟信号和电源。待测芯片输出的ADC数字差分信号最高速率为
11.2ΜΗζο模拟信号包括四路模拟射频信号、两路本振IQ信号和四路模拟中频信号,模拟射频信号频率在1.35GHz?1.4GHz?各路数字模拟锁相环电源。
[0040]示波器进行延迟测量。使用ATE测试系统参照示波器测量的各路延迟进行相位补
\-ZX O
[0041]ATE测试系统同时对待测芯片和参考芯片进行测试,由ATE测试系统的数字板卡抓取待测芯片的四路ADC数字输出和参考芯片的一路ADC数字输出,在工作站上分别完成对数字数据的处理,计算各芯片各通道ADC数字输出的相位计算,将待测芯片的四路ADC数字输出相位与参考芯片的一路ADC数字输出相位分别作差,以参考芯片一路ADC数字输出的相位作为参考,衡量待测芯片四路ADC数字输出相位差。
[0042]绘制测试板时严格保证待测芯片各射频通道布线长度一致,以便进行各射频通道的功率和相位补偿。由于ATE测试系统不能提供IQ信号,测试板上加入耦合器,将ATE测试系统提供的两路LO信号分别调制成两路IQ信号供给待测芯片和参考芯片。
[0043]ATE测试系统射频通道根据测试要求,分配给待测芯片两路模拟射频信号和一路LO信号,利用功分器和耦合器,转换成四路同相模拟射频信号和IQ两路LO信号。对参考芯片提供一路模拟射频信号和一路LO信号,其中利用耦合器转换成IQ两路LO信号,选定参考芯片4任意一路射频输入提供模拟射频信号,使其正常工作即可。
[0044]V93000测试系统硬件配置主要包含:320个数字通道,4路测量模拟通道,12个射频端口根据测试要求调整分配激励和测量通道,将所需数字通道分配到PS3600板卡中的差分数字通道,保证在进行ADC差分数字输出采样时的一致性。4路模拟输出分配到MBAV8中的四个Measure Units
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1