一种输入欠压告警检测电路的制作方法

文档序号:8359947阅读:655来源:国知局
一种输入欠压告警检测电路的制作方法
【技术领域】
[0001]本发明属于电源技术领域,特别涉及一种输入欠压告警检测电路。
【背景技术】
[0002]开关电源是利用现代电力电子技术,控制开关管开通和关断的时间比率,维持稳定输出电压的一种电源,开关电源一般由脉冲宽度调制(PWM)控制IC和MOSFET构成。目前的隔离开关电源中,欠压发生时候一般会掉电,导致负载单板掉电,无法检测到是何种掉电导致复位。

【发明内容】

[0003]为了克服上述现有技术的缺点,本发明的目的在于提供一种输入欠压告警检测电路,用于上报欠压告警。其主要原理是利用输入分压电阻来检测输入端口的电压值,通过隔离电路传送给后极的负载单板,单板软件判断该电压值用来决定侧是否上报欠压告警。
[0004]为了实现上述目的,本发明采用的技术方案是:
[0005]一种输入欠压告警检测电路,包括运放Ul和变压器Tl,运放Ul的正相端接隔离电路一的输出端、第二电阻R2的一端和第一电阻Rl的一端,第二电阻R2的另端接地,第一电阻Rl的另一端接VCC,运放Ul的反相端接比较电压Verf,运放Ul的输出端接PWM控制电路的输入端,PWM控制电路的输出端接N沟道MOS管Ql的栅极,N沟道MOS管Ql的源极接地,漏极接变压器Tl的原线圈一端,变压器Tl的原线圈另一端接VCC,隔离电路一的输入端接负载。
[0006]与现有技术相比,本发明采用分压电阻的方式和以及隔离电路,使得负载单板能够检测到输入电压,该方案中硬件的欠压掉电必须要低于系统上报的告警门限,给予系统一定的运行时间,但是高1-2V即可。
【附图说明】
[0007]图1是本发明结构示意图。
【具体实施方式】
[0008]下面结合附图和实施例详细说明本发明的实施方式。
[0009]如图1所示,一种输入欠压告警检测电路,包括运放Ul和变压器Tl,运放Ul的正相端接隔离电路一的输出端、第二电阻R2的一端和第一电阻Rl的一端,第二电阻R2的另端接地,第一电阻Rl的另一端接VCC,运放Ul的反相端接比较电压Verf,运放Ul的输出端接PWM控制电路的输入端,PWM控制电路的输出端接N沟道MOS管Ql的栅极,N沟道MOS管Ql的源极接地,漏极接变压器Tl的原线圈一端,变压器Tl的原线圈另一端接VCC,隔离电路一的输入端接负载。
[0010]本方案中电路是分立器件组成的开关隔离电源,正常工作时候,系统检测到入电压Vin,和软件门限Vsoftware相比,没有低于门限,不上报告警,当检测到电压低于软件门限时,但高于硬件门限Vhardware时,上报欠压告警。
[0011]输入电压Vin低于硬件门限Vhardware时候,系统不上电。
[0012]输入电压Vin高于硬件门限Vhardware时候,但小于软件门限Vsoftware时,系统上电,但是上报欠压告警。此时提醒操作人员注意电压较低。
[0013]输入电压Vin高于软件门限Vsoftware时候,系统上电,也不上报告警。
【主权项】
1.一种输入欠压告警检测电路,其特征在于,包括运放Ul和变压器Tl,运放Ul的正相端接隔离电路一的输出端、第二电阻R2的一端和第一电阻Rl的一端,第二电阻R2的另端接地,第一电阻Rl的另一端接VCC,运放Ul的反相端接比较电压Verf,运放Ul的输出端接PWM控制电路的输入端,PWM控制电路的输出端接N沟道MOS管Ql的栅极,N沟道MOS管Ql的源极接地,漏极接变压器Tl的原线圈一端,变压器Tl的原线圈另一端接VCC,隔离电路一的输入端接负载。
【专利摘要】一种输入欠压告警检测电路,包括运放U1和变压器T1,运放U1的正相端接隔离电路一的输出端、第二电阻R2的一端和第一电阻R1的一端,第二电阻R2的另端接地,第一电阻R1的另一端接VCC,运放U1的反相端接比较电压Verf,运放U1的输出端接PWM控制电路的输入端,PWM控制电路的输出端接N沟道MOS管Q1的栅极,N沟道MOS管Q1的源极接地,漏极接变压器T1的原线圈一端,变压器T1的原线圈另一端接VCC,隔离电路一的输入端接负载,本发明采用分压电阻的方式和以及隔离电路,使得负载单板能够检测到输入电压。
【IPC分类】G01R19-165
【公开号】CN104678157
【申请号】CN201310633124
【发明人】沈建荣
【申请人】西安国龙竹业科技有限公司
【公开日】2015年6月3日
【申请日】2013年11月28日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1