包括片上时钟控制器的片上系统和具有其的移动装置的制造方法_4

文档序号:9928964阅读:来源:国知局
0a。
[0154]当启用时钟使能信号E和扫描使能信号SE中的任一个时,第一时钟门106a和第二时钟门106b中的每个将内部时钟信号ICK提供到触发器I OOa。例如,第一时钟门106a可将内部时钟信号ICK提供到第一触发器组101和第三触发器组103,第二时钟门106a可将内部时钟信号ICK提供到第二触发器组102和第四触发器组104。
[0155]图7A是用于描述根据本发明构思的实施例的检测当存在慢时钟时图6中示出的逻辑电路的故障的扫描测试的操作的时序图。
[0156]参照图5、图6和图7A,第一时钟信号FCK可具有用于操作第一时钟门106a、第一触发器组101和第三触发器组103中的每个的最小频率。第二时钟信号SCK可具有用于操作逻辑电路100的最小频率。
[0157]第一时钟信号FCK可具有比第二时钟信号SCK高的频率。在一个实施例中,第一时钟信号SCK的频率可以是第二时钟信号FCK的频率的整数倍。扫描时钟信号SC_CK可具有比第二时钟信号SCK的频率低的频率。
[0158]当启用扫描使能信号SE(S卩,扫描使能信号SE转变成低态)时,逻辑电路100执行扫描操作。
[0159]OCC 105产生供应到使用无源保持器的扫描触发器的内部时钟信号ICK ACC 105将内部时钟信号ICK供应到第一时钟门106a和第二时钟门106b。第一时钟门106a和第二时钟门106b中的每个将内部时钟信号ICK供应到触发器100a。
[0160]可只在低频时钟下操作扫描操作。因此,OCC105可调节针对内部时钟信号ICK的高态间隔的工作周期。例如,OCC 105可控制针对内部时钟信号ICK的高态间隔的工作周期,使其等于针对第一时钟信号FCK的高态间隔的工作周期。
[0161]当启用扫描使能信号SE时,逻辑电路100执行正常操作达一个时钟以检测逻辑电路100的故障。
[0162]图7B是用于描述根据本发明构思的实施例的测量当存在慢时钟时图6中示出的逻辑电路的正常操作速度的扫描测试的操作的时序图。
[0163]参照图6和图7B,0CC105产生供应到使用无源保持器的扫描触发器的内部时钟信号ICK ACC 105将内部时钟信号ICK供应到第一时钟门106a和第二时钟门106b。第一时钟门106a和第二时钟门106b中的每个将内部时钟信号ICK供应到触发器100a。
[0164]可只在低频时钟下操作扫描操作。因此,OCC105可调节针对内部时钟信号ICK的高态间隔的工作周期。例如,OCC 105可控制针对内部时钟信号ICK的高态间隔的工作周期,使其等于针对第一时钟信号FCK的高态间隔的工作周期。
[0165]当启用扫描使能信号SE时,逻辑电路100执行正常操作达两个时钟以测量逻辑电路100的正常操作速度。
[0166]图7C是用于描述根据本发明构思的实施例的当存在慢时钟时图6中示出的逻辑电路的正常操作的时序图。
[0167]参照图6和图7C,0CC105产生供应到使用无源保持器的扫描触发器的内部时钟信号ICK ACC 105将内部时钟信号ICK供应到第一时钟门106a和第二时钟门106b。第一时钟门106a和第二时钟门106b中的每个将内部时钟信号ICK供应到触发器100a。
[0168]OCC 105可控制针对内部时钟信号ICK的高态间隔的工作周期,使其等于针对第一时钟信号FCK的高态间隔的工作周期。
[0169]当不启用扫描使能信号SE时,逻辑电路100可执行正常操作。例如,逻辑电路100可与第一时钟信号FCK或第二时钟信号SCK同步地执行正常操作。
[0170]图8A是用于描述根据本发明构思的实施例的检测当不存在慢时钟时图6中示出的逻辑电路的故障的扫描测试的操作的时序图。
[0171]参照图5、图6和图8A,0CC105产生供应到使用无源保持器的扫描触发器的内部时钟信号ICK13OCC 105将内部时钟信号ICK供应到第一时钟门106a和第二时钟门106b。第一时钟门106a和第二时钟门106b中的每个将内部时钟信号ICK供应到触发器100a。
[0172]OCC 105可控制针对内部时钟信号ICK的高态间隔的工作周期,使其等于针对第一时钟信号FCK的高态间隔的工作周期。
[0173]当启用扫描使能信号SE时,逻辑电路100执行正常操作达一个时钟以检测逻辑电路100的故障。
[0174]图SB是用于描述根据本发明构思的实施例的测量当不存在慢时钟时图6中示出的逻辑电路的正常操作速度的扫描测试的操作的时序图。
[0175]参照图6和图8B,0CC105产生供应到使用无源保持器的扫描触发器的内部时钟信号ICK ACC 105将内部时钟信号ICK供应到第一时钟门106a和第二时钟门106b。第一时钟门106a和第二时钟门106b中的每个将内部时钟信号ICK供应到触发器100a。
[0176]OCC 105可控制针对内部时钟信号ICK的高态间隔的工作周期,使其等于针对第一时钟信号FCK的高态间隔的工作周期。
[0177]当启用扫描使能信号SE时,逻辑电路100执行正常操作达两个时钟以测量逻辑电路100的正常操作速度。
[0178]图SC是用于描述根据本发明构思的实施例的当不存在慢时钟时图6中示出的逻辑电路的正常操作的时序图。
[0179]参照图6和图8C,0CC105产生供应到使用无源保持器的扫描触发器的内部时钟信号ICK ACC 105将内部时钟信号ICK供应到第一时钟门106a和第二时钟门106b。第一时钟门106a和第二时钟门106b中的每个将内部时钟信号ICK供应到触发器100a。
[0180]OCC 105可控制针对内部时钟信号ICK的高态间隔的工作周期,使其等于针对第一时钟信号FCK的高态间隔的工作周期。
[0181]当不启用扫描使能信号SE时,逻辑电路100执行正常操作。例如,逻辑电路100可与第一时钟信号FCK同步地执行正常操作。
[0182]图9是示出根据本发明构思的另一实施例的扫描触发器的电路图。
[0183]参照图9,扫描触发器300包括扫描多路复用器310、主锁存器320和从锁存器330。
[0184]扫描多路复用器310可包括与图2A中示出的扫描多路复用器21相同的结构。例如,扫描多路复用器310可包括两个三态缓冲器和反相器。
[0185]响应于扫描使能信号SE,扫描多路复用器310输出扫描输入信号SI和数据输入信号D中的任一个。例如,扫描多路复用器310可包括通用多路复用器。
[0186]主锁存器320可使用有源保持器存储数据。例如,主锁存器320包括两个三态缓冲器和反相器。可用背对背反相器实现主锁存器320中的三态缓冲器和反相器。
[0187]从锁存器330可使用无源保持器存储数据。例如,从锁存器330可包括传输门和反相器。在一个实施例中,无源保持器可包括寄生电容器。此外,在传输门和反相器之间的节点处会存在寄生电容器。从锁存器330可使用寄生电容器在非常短的时间期间存储数据。[ΟΙ88] 可与具有归高(return-to-high)形式的时钟同步地操作扫描触发器300。相比之下,可与具有归零(1^1:111'11-1:0-261'0)形式的时钟同步地操作图34中示出的扫描触发器110。例如,图7A至图8C中示出的内部时钟信号ICK具有归零形式。
[0189]图1O是示出根据本发明构思的实施例的SoC的框图。
[0190]参照图10,SoC 410包括OCC 411和使用无源保持器和有源保持器存储数据的第一扫描触发器412ACC 411可接收第一时钟信号FCK、第二时钟信号SCK、扫描时钟信号SC_CK和扫描使能信号SE ACC 411可基于第一时钟信号FCK的高态间隔,产生用于驱动第一扫描触发器412的内部时钟信号ICK。
[0191]SoC 410还包括使用无源保持器和有源保持器存储数据的第一触发器413、只使用有源保持器存储数据的第二扫描触发器414和只使用有源保持器存储数据的第二触发器415。第一扫描触发器412、第一触发器413、第二扫描触发器414和第二触发器415中的每个可与内部时钟信号ICK同步地操作。
[0192]图11是示出根据本发明构思的另一实施例的SoC的框图。
[0193]参照图ll,SoC 420包括OCC 421和使用无源保持器和有源保持器存储数据的第一触发器422ACC 421可接收第一时钟信号FCK、第二时钟信号SCK、扫描时钟信号SC_CK和扫描使能信号SE ACC 421可基于第一时钟信号FCK的高态间隔,产生用于驱动第一触发器422的内部时钟信号ICK。
[0194]SoC 420还包括使用无源保持器和有源保持器存储数据的第一扫描触发器423、只使用有源保持器存储数据的第二扫描触发器424和只使用有源保持器存储数据的第二触发器425。第一扫描触发器422、第一扫描触发器423、第二扫描触发器424和第二触发器425中的每个可与内部时钟信号ICK同步地操作。
[0195]图12是示出根据本发明构思的另一实施例的SoC的框图。
[0196]参照图12,SoC 430包括OCC 431和使用无源保持器存储数据的第一时钟门432。
[0197]OCC 431可接收第一时钟信号FCK、第二时钟信号SCK、扫描时钟信号SC_CK和扫描使能信号SE13OCC 431可基于第一时钟信号FCK的高态间隔,产生用于驱动第一时钟门432的内部时钟信号ICK。
[0198]SoC 430还包括使用无源保持器和有源保持器存储数据的第一扫描触发器433、使用无源保持器和有源保持器存储数据的第一触发器434和只使用有源保持器存储数据的第二时钟门435、只使用有源保持器存储数据的第二扫描触发器436和只使用有源保持器存储数据的第二触发器437。
[0199]第一时钟门432可使用内部时钟信号ICK产生使能时钟ECK。也就是说,当启用时钟使能信号E和扫描使能信号SE中的任一个时,第一时钟门432可输出内部时钟信号ICK作为使能时钟ECK。第一时钟门432将内部时钟信号ICK供应到第一扫描触发器433和第一触发器434。第一扫描触发器433和第一触发器434中的每个可与第一时钟门432供应的使能时钟ECK同步地操作。
[0200]同样地,第二时钟门435可产生使能时钟ECK。第二时钟门435将使能时钟ECK供应到第二扫描触发器436和第二触发器437。第二扫描触发器436和第二触发器437中的每个可与第二时钟门435供应的使能时钟ECK同步地操作
当前第4页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1