低功率相机控制接口总线和设备的制造方法_6

文档序号:9872430阅读:来源:国知局
码型。该同步码 型可在CCIe总线230处于空闲操作模式时由在CCIe总线230上传送的与预定义控制字相对 应的码元序列所导致。
[0143] 图20是解说采用处理电路2002的装置2000的硬件实现的示例的概念图。在该示例 中,处理电路2002可被实现成具有由总线2016-般化地表示的总线架构。取决于处理电路 2002的具体应用和整体设计约束,总线2016可包括任何数目的互连总线和桥接器。总线 2016将包括一个或多个处理器(由处理器2012-般地表示)、能配置成在连接器或导线2024 上通信的线接口电路2020以及计算机可读介质(由处理器可读存储介质2014-般地表示) 的各种电路链接在一起。总线2016还可链接各种其他电路,诸如定时源、定时器、外围设备、 稳压器、和功率管理电路。总线接口 2018提供总线2016之间的接口。一个或多个收发机(未 示出)可提供用于在传输介质上与各种其他装置通信的手段。取决于该装置的本质,也可提 供用户接口 2022(例如,按键板、显示器、扬声器、话筒、操纵杆)。一个或多个时钟生成电路 或模块2024可以设在处理电路2002内或者由处理电路2002和/或一个或多个处理器2012控 制。在一个不例中,时钟生成电路或模块2024可包括一个或多个晶体振荡器、一个或多个锁 相环设备和/或一个或多个可配置的时钟树。
[0144] 处理器2012负责管理总线2016和一般处理,包括对存储在处理器可读存储介质 2014上的软件的执行。该软件在由处理器2012执行时使处理电路2002执行上文针对任何特 定装置描述的各种功能。处理器可读存储介质2014还可被用于存储由处理器2012在执行软 件时操纵的数据。
[0145] 在一种配置中,该处理电路可包括配置成在该装置正在导线2024(其可包括CCIe 总线230)上传送时生成传送时钟的模块和/或电路2004、配置成基于导线2024上的转变来 提取一个或多个接收时钟的模块和/或电路2006、以及配置成在该装置处于空闲或休眠操 作模式时管理冬眠操作模式的模块和/或电路2008。在一个示例中,该装置可被配置成在处 于传送操作模式时生成传送时钟、在另一设备正在导线2024上传送信息时从导线2024的信 令状态转变中提取接收时钟、在冬眠操作模式期间抑制生成至少一个时钟信号、以及在冬 眠操作模式期间使用该接收时钟来控制从设备的一个或多个操作。
[0146] 应理解,所公开的过程中各步骤的具体次序或层次是示例性办法的解说。应理解, 基于设计偏好,可以重新编排这些过程中各步骤的具体次序或层次。所附方法权利要求以 示例次序呈现各种步骤的要素,且并不意味着被限定于所呈现的具体次序或层次。
[0147] 提供之前的描述是为了使本领域任何技术人员均能够实践本文中所描述的各种 方面。对这些方面的各种改动将容易为本领域技术人员所明白,并且在本文中所定义的普 适原理可被应用于其他方面。因此,权利要求并非旨在被限定于本文中所示出的方面,而是 应被授予与语言上的权利要求相一致的全部范围,其中对要素的单数形式的引述除非特别 声明,否则并非旨在表示"有且仅有一个",而是"一个或多个"。除非特别另外声明,否则术 语"一些"指的是一个或多个。本公开通篇描述的各种方面的要素为本领域普通技术人员当 前或今后所知的所有结构上和功能上的等效方案通过引述被明确纳入于此,且旨在被权利 要求所涵盖。此外,本文中所公开的任何内容都并非旨在贡献给公众,无论这样的公开是否 在权利要求书中被显式地叙述。没有任何权利要求元素应被解释为装置加功能,除非该元 素是使用短语"用于...的装置"来明确叙述的。
【主权项】
1. 一种数据通信方法,包括: 在第一操作模式期间在相机控制接口扩展(CCIe)总线上以第一速率传送第一多个字, 所述第一多个字包括数据或控制信息; 在第二操作模式期间在所述CCIe总线上以第二速率重复传送预定义控制字,其中所述 第二速率低于所述第一速率;以及 在所述第二操作模式终止之后在所述CCIe总线上以所述第一速率传送第二多个字, 其中在所述CCIe总线上传送的每一个字是在码元序列中传送的,所述码元序列中的每 一对连贯码元包括两个不同码元,并且 其中接收机被配置成在两个或更多个码元在所述CCIe总线上传送时从所述CCIe总线 的信令状态转变中提取接收时钟。2. 如权利要求1所述的方法,其特征在于,所述预定义控制字导致针对在所述CCIe总线 上传送的每个预定义控制字将在所述CCIe总线的第一导线上传送的单个脉冲。3. 如权利要求1所述的方法,其特征在于,通过在与所述预定义控制字相对应的码元序 列中的码元群之间引入延迟来获得所述第二速率。4. 如权利要求3所述的方法,其特征在于,在所述码元群之间引入所述延迟以使得在每 个延迟期间所述CCIe总线的两根导线均未被驱动。5. 如权利要求1所述的方法,其特征在于,传送所述预定义控制字在所述CCIe总线的信 令状态中生成同步码型。6. 如权利要求1所述的方法,其特征在于,传送所述预定义控制字包括: 在码元群中传送与所述预定义控制字相对应的码元序列,其中每一对连贯码元群被延 迟分隔开。7. 如权利要求6所述的方法,其特征在于,每一个码元群导致将在所述CCIe总线的第一 导线上传送的脉冲,并且在所述脉冲在所述第一导线上传送时使所述CCIe总线的第二导线 的信令状态保持不变。8. 如权利要求1所述的方法,其特征在于,传送所述预定义控制字包括: 将与所述预定义控制字相对应的所述码元序列划分成三码元群;以及 对于每一个三码元群: 以第一码元传输速率在所述CCIe总线上传送所述三码元群;以及 延迟下一个三码元群中的第一码元的传输。9. 如权利要求8所述的方法,其特征在于,传送所述第一多个字包括以所述第一码元传 输速率传送与所述第一多个字相对应的码元序列。10. 如权利要求1所述的方法,其特征在于,所述码元序列中的每一个码元在所述码元 在所述CCIe总线上传送时确定所述CCIe总线的至少两根导线的信令状态。11. 一种数据通信方法,包括: 在处于传送操作模式时生成传送时钟,其中所述传送时钟被用于在将在相机控制接口 扩展(CCIe)总线的一对连接器上传送的码元序列中编码数据或控制信息; 在另一设备正在所述CCIe总线上传送信息时从所述CCIe总线的信令状态转变中提取 接收时钟; 在冬眠操作模式期间抑制生成至少一个时钟信号;以及 在所述冬眠操作模式期间使用所述接收时钟来控制一个或多个操作, 其中在所述CCIe总线上传送的每一对连贯码元包括两个不同码元。12. 如权利要求11所述的方法,其特征在于,进一步包括: 当不在所述CCIe总线上传送码元时抑制生成所述传送时钟。13. 如权利要求11所述的方法,其特征在于,所述接收时钟在所述CCIe总线处于空闲操 作模式时比在所述CCIe总线的两个节点之间传送数据或控制信息时具有更长的周期。14. 如权利要求11所述的方法,其特征在于,提取所述接收时钟包括: 在所述CCIe总线处于空闲操作模式时从在所述CCIe总线上传送的码元中提取心跳时 钟, 其中所述心跳时钟是从与预定义控制字相对应的码元序列中提取的,并且 其中所述心跳时钟具有比在所述CCIe总线的两个节点之间传送数据或控制信息时从 所述CCI e总线提取的接收时钟更低的频率。15. 如权利要求11所述的方法,其特征在于,进一步包括: 确定所述CCIe总线的信令状态转变中的同步码型, 其中所述同步码型是在所述CCIe总线处于空闲操作模式时由在所述CCIe总线上传送 的与预定义控制字相对应的码元序列生成的。16. -种能配置成作为从设备在相机控制接口总线上操作的装置,包括: 处理电路,其被配置成: 在处于传送操作模式时生成传送时钟,其中所述传送时钟被用于在将在相机控制接口 扩展(CCIe)总线的一对连接器上传送的码元序列中编码数据或控制信息; 在另一设备正在所述CCIe总线上传送信息时从所述CCIe总线的信令状态转变中提取 接收时钟; 在冬眠操作模式期间抑制生成至少一个时钟信号;以及 在所述冬眠操作模式期间使用所述接收时钟来控制一个或多个操作,其中在所述CCIe 总线上传送的每一对连贯码元包括两个不同码元。17. 如权利要求16所述的装置,其特征在于,所述处理电路被配置成: 当不在所述CCIe总线上传送码元时抑制生成所述传送时钟。18. 如权利要求16所述的装置,其特征在于,所述接收时钟在所述CCIe总线230处于空 闲操作模式时比在所述CCIe总线的两个节点之间传送数据或控制信息时具有更长的周期。19. 如权利要求16所述的装置,其特征在于,所述处理电路被配置成: 在所述CCIe总线处于空闲操作模式时从在所述CCIe总线上传送的码元中提取心跳时 钟, 其中所述心跳时钟是从与预定义控制字相对应的码元序列中提取的,并且 其中所述心跳时钟具有比在所述CCIe总线的两个节点之间传送数据或控制信息时从 所述CCI e总线提取的接收时钟更低的频率。20. 如权利要求16所述的装置,其特征在于,所述处理电路被配置成: 确定所述CCIe总线的信令状态转变中的同步码型, 其中所述同步码型是在所述CCIe总线处于空闲操作模式时由在所述CCIe总线上传送 的与预定义控制字相对应的码元序列生成的。21. -种能配置成作为主设备在相机控制接口总线上操作的装置,包括: 处理电路,其被配置成: 在第一操作模式期间在相机控制接口扩展(CCIe)总线上以第一速率传送第一多个字, 所述第一多个字包括数据或控制信息; 在第二操作模式期间在所述CCIe总线上以第二速率重复传送预定义控制字,其中所述 第二速率低于所述第一速率;以及 在所述第二操作模式终止之后在所述CCIe总线上以所述第一速率传送第二多个字, 其中在所述CCIe总线上传送的每一个字是在码元序列中传送的,所述码元序列中的每 一对连贯码元包括两个不同码元,并且 其中接收机被配置成在两个或更多个码元在所述CCIe总线上传送时从所述CCIe总线 的信令状态转变中提取接收时钟。22. 如权利要求21所述的装置,其特征在于,所述预定义控制字导致针对在所述CCIe总 线上传送的每个预定义控制字将在所述CCIe总线的第一导线上传送的单个脉冲。23. 如权利要求21所述的装置,其特征在于,通过在与所述预定义控制字相对应的码元 序列中的码元群之间引入延迟来获得所述第二速率。24. 如权利要求23所述的装置,其特征在于,在所述码元群之间引入所述延迟以使得在 每个延迟期间所述CCIe总线的两根导线均未被驱动。25. 如权利要求21所述的装置,其特征在于,传送所述预定义控制字在所述CCIe总线的 信令状态中生成同步码型。26. 如权利要求21所述的装置,其特征在于,所述处理电路被配置成通过以下操作来传 送所述预定义控制字: 在码元群中传送与所述预定义控制字相对应的码元序列,其中每一对连贯码元群被延 迟分隔开。27. 如权利要求26所述的装置,其特征在于,每一个码元群导致将在所述CCIe总线的第 一导线上传送的脉冲,并且在所述脉冲在所述第一导线上传送时使所述CCIe总线的第二导 线的信令状态保持不变。28. 如权利要求21所述的装置,其特征在于,所述处理电路被配置成: 将与所述预定义控制字相对应的所述码元序列划分成三码元群;以及 对于每一个三码元群: 以第一码元传输速率在所述CCIe总线上传送所述三码元群;以及 延迟下一个三码元群中的第一码元的传输。29. 如权利要求28所述的装置,其特征在于,传送所述第一多个字包括以所述第一码元 传输速率传送与所述第一多个字相对应的码元序列。30. 如权利要求21所述的装置,其特征在于,所述码元序列中的每一个码元在所述码元 在所述CCIe总线上传送时确定所述CCIe总线的至少两根导线的信令状态。
【专利摘要】描述了用于从相机控制接口总线中提取数据和时钟的系统、方法和装置。可在该总线上传送码元时生成传送时钟,并且可在从该总线接收码元时提取接收时钟。可在该装置没有在传送或接收码元时从在该总线上传送的码元中提取心跳时钟。该传送时钟可被用于在码元序列中编码数据以供在该总线的一对连接器上传输。可通过检测在该总线上传送的码元之间发生的转变并基于这些转变生成接收时钟来提取该接收时钟。该心跳时钟可被用于控制该装置的操作、或同步该装置的一个或多个功能。该心跳时钟可被编码在该总线上传送的控制字中。
【IPC分类】G06F13/42
【公开号】CN105637495
【申请号】CN201480055439
【发明人】S·森戈库
【申请人】高通股份有限公司
【公开日】2016年6月1日
【申请日】2014年9月15日
【公告号】US20150100711, WO2015053907A1
当前第6页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1