一种灵敏放大器的制作方法

文档序号:19165047发布日期:2019-11-19 20:17阅读:169来源:国知局
一种灵敏放大器的制作方法

本申请要求于2016年12月19日提交中国专利局、申请号为201611177918.9,发明名称为“一种灵敏放大器”的中国专利申请的优先权,其全部内容引用结合在本申请中。

本发明涉及集成电路技术领域,更具体的说,涉及一种灵敏放大器。



背景技术:

随着科技的发展,flash存储器等嵌入式半导体存储器的地位越来越重要,而在嵌入式半导体存储器的外围电路中,灵敏放大器阵列的设计结构直接制约着对嵌入式半导体存储器中存储数据的存取时间。通常灵敏放大器阵列包括多个相同的灵敏放大器,可同时对同一个存储器中的多个存储单元进行读取操作。在每次读取操作期间,一个灵敏放大器只能通过列译码器和伪列译码器选择存储器中的一个存储单元,当对另一个存储单元进行读取操作时,需要根据算法由当前存储单元更换至另一个存储单元。

参见图1,现有技术公开的一种灵敏放大器的电路图,该电路采用非平衡负载电流感应灵敏放大器结构,晶体管m2、晶体管m3、晶体管m4和晶体管m5的源极连接同一个电源vdd,由晶体管m2和晶体管m3组成的电流镜电路构成负载电路,晶体管m1、晶体管m4和晶体管m5构成预充电及平衡电位电路,晶体管m7和晶体管m8在预充和平衡电位时建立通路,给灵敏放大器电路中各关键点一个合适的初始电平,防止整个电路发生感应错误,同时又保证电流镜电路处于开启和关闭的边缘。参考单元和存储单元的电路结构完全相同,参考单元和存储单元经过同样的电压偏置后,将电流信号转换为电压信号,参考单元将转换得到的电压信号输出至运算放大器的正向输入端,存储单元将转换得到的电压信号输出至运算放大器的反向输入端,运算放大器的输出端out输出灵敏放大器在待读取存储单元中的读取信息。

从图1中可以看出,传统的灵敏放大器的比较点c在晶体管m9的漏端,比较点d在晶体管m10的漏端,灵敏放大器的这种结构要求比较点c和比较点d的电压需分别大于伪列译码器的阵列输出端电压和晶体管m9的漏源电压vds(m9)之和与列译码器的阵列输出端(即b点)电压vb和晶体管m10的漏源电压vds(m10)之和,从而导致灵敏放大器的电源电压vdd至少高于列译码器的阵列输出端(即b点)电压vb、晶体管m10的漏源电压vds(m10)及电流镜电路中晶体管m3的漏源电压vds(m3)之和,即灵敏放大器的电源电压vdd>vb+vds(m10)+vds(m3),进而导致灵敏放大器的工作电压范围受vb+vds(m10)+vds(m3)之和的限制,使灵敏放大器的工作电压范围有限。



技术实现要素:

有鉴于此,本发明公开一种灵敏放大器,以实现灵敏放大器工作电压范围的扩大。

一种灵敏放大器,包括:

与列译码器的阵列输出端连接的预充电电路,所述预充电电路用于在所述列译码器将所述灵敏放大器与待读取存储单元电连接,以对所述待读取存储单元中的存储信息读取后,在外接电位信号为第一电位信号时导通,使电源对所述阵列输出端进行充电,将所述阵列输出端的电位充电至预设电位,并在外接电位信号转换为第二电位信号时关断,停止对所述阵列输出端充电;

用于产生参考电流的参考电流产生电路;

输入端与所述参考电流产生电路连接的电流镜电路,所述电流镜电路的输出端与所述阵列输出端连接,所述电流镜电路用于在所述预充电电路对所述阵列输出端充电完成后,将所述参考电流镜像至所述阵列输出端,触发所述灵敏放大器开始读取所述待读取存储单元中的存储信息;

输入端分别与所述预充电电路的输出端、所述阵列输出端和所述电流镜电路的输出端连接的钳位电路,所述钳位电路用于使所述阵列输出端的电位维持在参考电压的预设波动范围;

与所述钳位电路的输出端连接的比较电路,所述比较电路用于对所述钳位电路的输出端电平进行处理,并将处理后的电平输出至所述灵敏放大器的外部电路,完成对所述存储信息的读取过程。

优选的,所述预充电电路包括:第一开关管;

所述第一开关管的输入端与电源连接,所述第一开关管的输出端与所述列译码器连接,所述第一开关管的控制端用于获取所述外接电位信号。

优选的,所述第一开关管包括:pmos管。

优选的,所述参考电流产生电路包括:电流源。

优选的,所述电流源包括:栅极和源极的电压差值恒定的nmos管。

优选的,所述电流镜电路包括:第二开关管和第三开关管;

所述第二开关管的输入端和所述第三开关管的输入端均连接电源,所述第二开关管的控制端和所述第三开关管的控制端连接,所述第二开关管的输出端分别与所述第二开关管的控制端、所述参考电流产生电路连接,所述第三开关管的输出端分别连接所述预充电电路的输出端、所述阵列输出端和所述钳位电路的正向输入端。

优选的,所述第二开关管和所述第三开关管均为pmos管。

优选的,所述钳位电路包括:第四开关管和差分放大器;

所述第四开关管的输入端连接所述阵列输出端,所述第四开关管的输出端接地,所述第四开关管的控制端连接所述差分放大器的输出端,所述差分放大器的正向输入端连接所述阵列输出端,所示差分放大器的反向输入端接所述参考电压。

优选的,所述第四开关管包括:nmos管。

优选的,所述比较电路包括:cmos反相器。

从上述的技术方案可知,本发明公开了一种灵敏放大器,包括:预充电电路、参考电流产生电路、电流镜电路、钳位电路和比较电路,本发明中的电流镜电路与列译码器直接连接,因此,相比现有技术中电流镜电路与列译码器需通过一个晶体管连接而言,本发明减少了灵敏放大器中晶体管的级联,使灵敏放大器的电源电压只需大于电流镜电路的漏源电压和列译码器的阵列输出端电压即可,从而扩大了灵敏放大器的工作电压范围。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据公开的附图获得其他的附图。

图1为现有技术公开的一种灵敏放大器的电路图;

图2为本发明实施例公开的一种灵敏放大器的电路图;

图3为本发明实施例公开的一种差分放大器的电路图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明实施例公开了一种灵敏放大器,以实现灵敏放大器工作电压范围的扩大。

参见图2,本发明实施例公开的一种灵敏放大器的电路图,该灵敏放大器包括:预充电电路11、参考电流产生电路12、电流镜电路13、钳位电路14和比较电路15。

其中:

预充电电路11与列译码器10的阵列输出端a连接,预充电电路11用于在列译码器10将灵敏放大器与待读取存储单元cell电连接,以对待读取存储单元cell中的存储信息读取后,在外接电位信号为第一电位信号时导通,使电源vdd对阵列输出端a进行充电,将阵列输出端a的电位充电至预设电位,并在外接电位信号转换为第二电位信号时关断,停止将阵列输出端a的充电。

其中,第一电位信号为使预充电电路11导通的电位信号,第二电位信号为使预充电电路关断的电位信号。

外接电位信号由控制灵敏放大器工作的设备产生,例如控制器。

参考电流产生电路12用于产生参考电流。

电流镜电路13的输入端与参考电流产生电路12连接,电流镜电路13的输出端与阵列输出端a连接,电流镜电路13用于在预充电电路11对阵列输出端a充电完成后,将所述参考电流镜像至阵列输出端a,触发灵敏放大器开始读取待读取存储单元cell中的存储信息。

钳位电路14的输入端分别与预充电电路11的输出端、阵列输出端a和电流镜电路13的输出端连接,钳位电路14用于使阵列输出端a的电位维持在参考电压vref的预设波动范围。

比较电路15与钳位电路14的输出端连接,比较电路15用于对钳位电路14的输出端电平进行处理,并将处理后的电平输出至灵敏放大器的外部电路,完成对待读取存储单元cell中存储信息的读取过程。

其中,灵敏放大器的外部电路具体指的是通过灵敏放大器获取待读取存储单元cell的内部存储信息的设备电路。

为方便理解灵敏放大器的工作原理,本发明对灵敏放大器的工作原理进行了详细阐述,具体如下:

灵敏放大器在读取待读取存储单元cell中的存储信息之前,首先列译码器10将灵敏放大器与待读取存储单元cell建立电连接,以对待读取存储单元cell中的存储信息进行读取,预充电电路11开始工作,当预充电电路11的外接电位信号为第一电位信号时,预充电电路11导通并对阵列输出端a进行充电,将阵列输出端a的电位充电至预设电位(图2中为vdd);当预充电电路11的外接电位信号由第一电位信号转换为第二电位信号后,预充电电路11关断,停止对阵列输出端a充电,电流镜电路13将参考电流产生电路12产生的参考电流镜像至阵列输出端a,触发灵敏放大器开始读取待读取存储单元cell中的存储信息,其中,镜像后的电流大小为idrv,流向待读取存储单元cell的电流大小为icell,流向钳位电路14的电流大小为isense,icell+isense=idrv;阵列输出端a的电位通过钳位电路14的调节最终维持在参考电压vref的预设波动范围(即阵列输出端a的电位趋近于参考电压vref)。当灵敏放大器读取的待读取存储单元cell中的存储信息为“1”时,流向待读取存储单元cell的电流icell会很大,由于电流idrv保持不变,因此,相应的流向钳位电路14的电流isense会很小,钳位电路14的输出端电平会变为低电平,该低电平经过比较电路15处理后转换为高电平,并被输出至灵敏放大器的外部电路,从而完成对待读取存储单元cell中存储信息的读取过程;当灵敏放大器读取的待读取存储单元cell中的存储信息为“0”时,流向待读取存储单元cell的电流icell会很小,相应的流向钳位电路14的电流isense会很大,钳位电路14的输出端电平会变为高电平,该高电平经过比较电路15处理后转换为低电平,并被输出至灵敏放大器的外部电路,从而完成对待读取存储单元cell中存储信息的读取过程。

结合图2及上述论述可知,本发明中的灵敏放大器的电源电压vdd大于电流镜电路13的漏源电压vds与列译码器10的阵列输出端电压va之和。

综上可知,本发明公开的灵敏放大器,电流镜电路13与列译码器10直接连接,因此,相比现有技术中电流镜电路13与列译码器10需通过一个晶体管连接而言,本发明通过改变钳位电路14的结构和接入方式,减少了灵敏放大器中晶体管的级联,使灵敏放大器的电源电压只需大于电流镜电路13的漏源电压和列译码器10的阵列输出端电压即可,从而扩大了灵敏放大器的工作电压范围。

其中,图2中的wl表示字线。

为进一步优化上述实施例,本发明还公开了灵敏放大器各组成部分的具体实现方式。

参见图2,预充电电路11包括:第一开关管m1,第一开关管m1的输入端与电源vdd连接,第一开关管m1的输出端与列译码器10连接,第一开关管m1的控制端p用于获取外接电位信号。

需要说明的是,控制端p的作用是在灵敏放大器开始取待读取存储单元cell中的存储信息之前,将阵列输出端a的电位充电至预设电位(图2中为vdd),并在灵敏放大器读取过程中预充电电路11不再为阵列输出端a充电。

优选的,第一开关管m1包括pmos管。

当预充电电路11包括pmos管时,预充电电路11的工作原理为:当列译码器10将灵敏放大器与待读取存储单元cell建立电连接后,pmos管开始工作,当pmos管的栅极p的外接电位信号为低电位信号时,pmos管导通,电源vdd对阵列输出端a充电,使阵列输出端a达到电位vdd,然后栅极p的外接电位信号转为高电位信号,pmos管关断,停止为阵列输出端a充电。

参考电流产生电路12包括:电流源,该电流源可选用栅极和源极的电压差值恒定的nmos管。

电流镜电路13包括:第二开关管m2和第三开关管m3;

第二开关管m2的输入端和第三开关管m3的输入端均连接电源vdd,第二开关管m2的控制端和第三开关管m3的控制端连接,第二开关管m2的输出端分别与第二开关管m2的控制端、参考电流产生电路12连接,第三开关管m3的输出端分别连接预充电电路11的输出端、阵列输出端a和钳位电路14的正向输入端。

优选的,第二开关管m2和第三开关管m3均为pmos管。

电流镜电路13的工作原理为:第二开关管m2的栅极电压和第三开关管m3的栅极电压相同,且第二开关管m2的源极电压和第三开关管m3的源极电压相同,因此,流过第二开关管m2的电流(即源极与漏极流过的电流)与流过第三开关管m3的电流(即源极与漏极流过的电流)的比值等于两个pmos管的宽长比的比值x:y。

钳位电路14包括:第四开关管m4和差分放大器ea;

第四开关管m4的输入端连接阵列输出端a,第四开关管m4的输出端接地,第四开关管m4的控制端连接差分放大器ea的输出端,差分放大器ea的正向输入端连接阵列输出端a,差分放大器ea的反向输入端接参考电压vref。

优选的,第四开关管m4包括nmos管。

钳位电路14的工作原理为:当阵列输出端a的电位高于参考电压vref时,差分放大器ea的输出端b点电位升高,nmos管m4的栅源电压差值增大,使isense电流变大,阵列输出端a的电压值降低至参考电压vref电平值附近;反之,当阵列输出端a的电位低于参考电压vref时,差分放大器ea的输出端b点电位降低,nmos管m4的栅源电压差值减小,使isense电流变小,阵列输出端a的电压值升高至参考电压vref电平值附近。

优选的,差分放大器ea可选用五管结构差分放大器,具体参见图3,差分放大器ea包括pmos管mp4和mp5,以及nmos管mn1、mn2和mn3,其中,s1和s2为两个偏置节点,vi1和vi2为两个输入信号,vi1为参考电压vref,vi2为图2中的阵列输出端a的信号,vo1为差分放大器ea中b点的输出信号。

差分放大器ea的工作原理为:当vi1和vi2为两个输入信号的差值vd在差分放大器ea内被放大n倍时,则vo1电平值与预设平衡值的差值vod=n*vd。

优选的,比较电路15包括cmos(complementarymetaloxidesemiconductor,互补金属氧化物半导体)反相器。

比较电路15的工作原理为:当b点电位高于cmos反相器的翻转点时,cmos反相器输出低电平;当b点电位低于cmos反相器的翻转点时,cmos反相器输出高电平。

最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。

对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1