电子结构及其制造方法

文档序号:6896326阅读:174来源:国知局
专利名称:电子结构及其制造方法
技术领域
本发明涉及电互连通路结构以及以材料(例如半导体材料)制造电互连
通路结构的方法。更具体地,本发明涉及导电贯穿通路(through via)结构 及其制造方法,在例如半导体晶片、半导体芯片、元件等电子器件结构中和 这样的半导体晶片、芯片、元件的电子器件的载体中。
背景技术
在电子器件,例如半导体芯片或晶片的封装中,器件载体可以用于互连 器件。在电子器件连接至另一层的封装的情形,载体典型地需要延伸穿过载 体的导电通路从而连接器件至封装的下一层。
电子器件载体可以用各种不同的材料制造,例如玻璃、陶瓷、有机和半 导体材料或这些和其它材料以单或多层的组合。
例如便于制造以及可靠性和高连接密度。该技术的挑战之一是需要在晶片的 背侧进行复杂的工艺。当在例如硅的半导体载体的背侧进行时,涉及光刻、 RIE蚀刻等的传统的复杂的工艺步骤可以变得困难得多并且成本昂贵。
一种在例如硅的半导体载体中产生导电通路的现有的方案使用可以称 之为"通路优先"的方案。在这样的方案中的通常的步骤是蚀刻通路,在通 路壁上形成绝缘层并且金属化。当使用"盲通路"方案时,通路不被蚀刻贯 穿晶片层,使得仅在载体被恰当地减薄以暴露通路底部之后,成为"贯穿通 路"。这样的方案的实例可以在美国专利No. 5,998,292中看到。
但是该类型的方案具有许多难点。例如, 一个难点是控制垂直结构尺寸。 另 一难点是控制工艺步骤的背侧减薄深度停止和隔离。
一些在半导体载体中产生贯穿通路的方案可能需要背侧光刻工艺和蚀 刻步骤。在硅载体的背侧的这样的工艺增加了工艺的复杂性。作为实例,于 2005年8月提交的并且转让给本发明的受让人的美国申请No.l 1/214,602, 在晶片中形成贯穿通路上使用了在硅晶片的背侧上的光刻和RIE步骤。

发明内容
本发明的目的是提供改善的电子结构及其制造方法。
本发明的另 一 目的是提供改善的电子封装的导电通路结构的制造方法。
本发明的又一目的是提供贯穿通路结构及其制造方法,该方法简化了制 造并且改善了封装的电子器件的产率和可靠性。
本发明的又一目的是提供贯穿通路结构及其制造方法,其容易地允许通 路在例如芯片载体结构的单电子结构上制造为均匀深度的不同直径。
本发明的又一目的是提供改善的贯穿通路结构及其制造方法,其从前侧
线后端(BEOL)金属化工艺中分离通路金属化工艺步骤。
本发明的又一 目的是提供在使用提供了控制的深度停止和隔离的绝缘 体上硅(SOI)晶片结构的硅载体中的贯穿导电通路结构的制造工艺,并且 简化背侧工艺并且其中所有的结构都是自对准的并且结构的垂直尺寸受到 严密的控制。
这些,以及其它的目的,在本发明中通过使用通过至少两层绝缘层结合 在一起的一对半导体结构,从而形成掩埋绝缘结构而形成导电贯穿通路。更 具体地,本发明的方法包括的步骤是
提供半导体结构,该半导体结构包括具有第一和第二表面的半导体材 料的第一层和具有第一和第二表面的半导体材料的第二层,其通过绝缘材料 的第 一层和绝缘材料的第二层接合在一起,所述绝缘材料的第 一层夹置于所 述绝缘材料的第二层和所述半导体材料的第一层的第二表面之间,并且所述 绝缘材料的第二层夹置于所述绝缘材料的第一层和所述绝缘材料的第二层 的第二表面之间;
在所述半导体材料的第一层中形成通路,所述通路具有从所述半导体材 料的第一层的第一表面延伸贯穿所述绝缘材料的第一层至所述绝缘材料的 第二层的壁表面;
在所述通路的所述壁表面上形成绝缘材料层;
用另 一材料填充所述通^各;
回蚀刻所述半导体材料的第二层至所述绝缘材料的第二层;并且 蚀刻所述绝缘材料的第二层从而暴露另 一材料。
如本发明进一步提供的,其中在所述通路的所述壁表面上的所述绝缘材料层由与所述绝缘材料的第 一层相同的绝缘材料制成。
如本发明进一步提供的,其中所述半导体材料的第 一层和所述半导体材 料的第二层都是硅。
如本发明进一步提供的,还包括在所述另 一材料上提供导电布线材料的 步骤。
如本发明进一步提供的,其中所述另一材料是导电材料。 如本发明进一步提供的,其中所述另一材料是多晶硅。 如本发明进一步提供的,所述方法包括的步骤是
提供SOI晶片结构,该结构至少包括在硅晶片和硅衬底之间形成的绝缘
材料的第一层和绝缘材料的第二层,绝缘材料上的所述第一层与所述硅晶片
接触;
从所述硅晶片的顶表面蚀刻通路贯穿至所述第一绝缘层; 蚀刻贯穿所述绝缘材料的第 一层;
在所述被蚀刻的通路的侧壁上形成由与所述绝缘材料的第 一层相同的
材料制成的绝缘层;
用多晶硅材料填充所述通路并且平坦化至所述硅晶片的所述顶表面; 在所述多晶硅材料的上方形成导电金属结构;并且随后 通过蚀刻去除所述硅衬底;随后 通过蚀刻去除所述绝缘材料的第二层;随后 通过蚀刻去除所述多晶硅材料从而再次形成开口通路;并且 在所述通路中形成导电材料从而连接至所述导电金属结构。 如本发明还提供的,形成例如焊料凸块的电触点,与在所述通路中的所
述导电材料接触。
如本发明进一步提供的,根据描述的SOI的工艺步骤,内部布线沟道形 成于导电通路之间。
在本发明的一实施例中,提供了其上形成有氮化物层的硅衬底的SOI 结构。氧化物层形成于所述氮化物层上并且硅载体晶片贴附至所述氮化物 层。4!成贯穿硅载体晶片和掩埋的氧化物层至氮化物层的通路的壁被氧化并 且用另一材料回填。随后在所述另一材料上方形成金属结构。
在本发明的另一实施例中,上述硅衬底被去除,剩下所述氮化物层。氮 化物层随后被去除,剩下所述另一材料。所述另一材料的去除形成至所述金属结构的开通路。回填入通路的导电材料提供至所述金属结构的电连接。焊 料凸块与形成于通路内的导电材料接触,从而允许例如至衬底的连接。这样 形成的晶片提供了相对厚的硅载体。
在另一实施例中,上述回填的另一材料是导电材料,由此提供了至所述 金属结构的电连接,而不需要背侧通路蚀刻和用导电材料回填。
在本发明的又一实施例中,硅载体晶片背侧提供有背侧布线。
在本发明的又一实施例中,通路首先在硅载体晶片中从背侧产生并且在 接合到硅衬底之前填充以多晶硅。
在本发明的另 一实施例中,硅载体晶片被提供有互连导电通路的内部布 线沟道。


图1A _ 1K示出了根据本发明 一 实施例的制造载体结构的 一 系列工艺步骤。
图2A - 2L示出了根据本发明另 一实施例的制造载体结构的 一 系列工艺步骤。
图3A - 30示出了根据本发明又一实施例的制造载体结构的一 系列工艺 步骤。
图4A - 4C示出了根据本发明又一实施例的制造载体结构的 一系列工艺 步骤。
图5A - 5B示出了根据本发明又一实施例的制造载体结构的进一步的工 艺步骤。
图6A-6C示出了根据本发明又一实施例的制造载体结构的步骤。
具体实施例方式
根据本发明,通过使用绝缘体上硅,提供了在电子器件结构(例如半导 体晶片和芯片结构等)及其电器件载体中的导电贯穿通路。根据更具体的描 述,可以使用绝缘体上硅(SOI)结构。多层SOI绝缘体结构被用于提供在 硅晶片中形成通路和沟道的背面无光刻工艺。SOI晶片结构工艺提供在贯穿 通路形成中的受控的深度停止和隔离并且简化可以例如在硅载体技术中采 用的背侧工艺。尽管在下列描述中就电子器件硅载体结构而言描述了通路结构及其制 造方法,但是应当理解通路结构及其制造方法也可以在其它电子结构中形 成,例如有源器件芯片和晶片结构。例如通路结构及其制造方法可以用于器 件堆叠,例如晶片对晶片堆叠和芯片对芯片堆叠。显见本发明所界定的通路 结构及其制造方法可以在任何种类的电子器件结构中被采用,例如具有背侧 接触要求的图像传感器。尽管提及了硅结构,但是显见也可以使用其它半导 体材料的结构。
参考图1A-1K,示出了根据本发明一实施例,描绘制造这样的载体中 的导电贯穿通路结构的工艺的硅载体晶片的 一部分的 一 系列截面图。硅载体
晶片的一部分的截面图,如在图1A至1I中所示出的,展示了一贯穿通路可 以如何制造的。图1J和1K示出了从硅载体晶片切割的硅棵芯中的通路的截 面图。清楚的是多个这样的通路可以同时在硅晶片载体或棵芯中制造,例如, 使用这样的工艺。
在当前的优选实施例中,载体是硅晶片并且绝缘体是氧化物和氮化物。 但是,也可以使用其它的绝缘体。参考图1A,示出了硅衬底3上的硅载体 晶片1,掩埋氧化物层5和氮化物层7定位于其之间。典型地,氧化物层5 应当为0.5至1.0 厚并且氮化物层7应当为大约0.1 pm厚。氮化物层7 可以通过任何熟知的4支术,例如CVD而沉积。相似地,氧化物层5可以通 过任何的各种熟知的技术,例如热氧化或等离子体增强CVD而形成。在这 点上,部分氧化物层5可以首先被沉积在硅晶片l的结合侧9和氮化物层7 的另一部分上并且随后晶片1通过加热将氧化物层熔化在一起而接合至衬底 3。显然,容易使用其它技术将结构接合在一起。
如在图1A中所示出的形成多层S0I结构之后,通路ll形成于硅晶片1 中下至氧化物层5。这通过构图光致抗蚀剂层13从而形成对应于希望的通路 的开口尺寸并且使用例如深反应离子蚀刻(R正)法穿过开口至氧化物层5 蚀刻硅而进行。因而,可以使用本领域中已知的通过在等离子体中产生的氟 自由基的深硅蚀刻。这样的深硅结构可以使用传统的可以获得的深RIE系统 (例如可以从Alcatel获得的A601E)制造。在这一点上,应当注意,根据 本发明的工艺,硅载体1可以是例如50|im厚的200mm晶片。
蚀刻通路11之后,在通路底部中的氧化物层5的被暴露的氧化物被去 除,停止于氮化物层7。该氧化物可以通过例如使用HF的蚀刻而被去除。这在图1C中^皮示出。
如在图1D中所示出的,随后使用传统抗蚀剂去除技术剥离抗蚀剂层13。
仍然如在图id中所示出的,通路11的侧壁随后被钝化,从而使用热氧化形 成例如lpm厚的氧化物层15。也可以是其它的氧化物厚度。这可以通过例 如在管炉中在氧气或蒸气环境中在90(TC和iio(TC之间进行。通路11随后 被填充以导电材料17。导电材料可以是例如镀的铜或鴒。用导电材料填充通 路之后,材料通过例如化学机械抛光(CMP)平坦化,回到硅载体1的顶表 面。
如在图1E中所示出的,下一步骤涉及线末端(BEOL)布线和接合焊盘 结构19的传统硅工艺步骤。通过实例示出了两个布线层,连接至导电材料 17的布线层21和连接至焊盘25的布线层23。在本领域中形成这样的布线 和接合焊盘结构的技术是熟知的。在这一点上,术语"金属结构"广泛地用 于覆盖导电布线和/或接合焊盘和相似于结构19的互连结构。
为了处理上的方便,临时处理结构27可以贴附于布线和接合焊盘19, 如在图1F中所示出的。该处理结构可以是,例如使用粘合剂22接合于布线 和接合焊盘结构19的玻璃晶片。
如在图1G中所示出的,下一步骤涉及从SOI结构的背侧去除硅衬底3 的硅。该去除工艺可以通过例如研磨和/或用氮化物层7作为蚀刻停止的向下 至氮化物层7的TMAH蚀刻而完成。
下一步骤涉及从背侧去除掩埋的氮化物层7,如在图1H中所示出的。 这可以通过例如反应离子蚀刻(RIE)而完成。也可以〗吏用湿法蚀刻。在这 一点上,与布线21接触的通路11中的导体17被暴露。
如在图II中所示出的,现在焊料凸块29可以沉积在与导电材料17接 触的导电贯穿通路的上方。典型的沉积焊料凸块29的工艺是熟知的C4工艺。
随后,晶片1可以被切割为单独的棵芯载体4并倒装片接合到衬底31 上的触点32,如在图1J中所示出的。随后通过激光切除去除临时玻璃处理 器27,如在图1K中所示出的。显然可以采用其它玻璃处理器释放系统,例 如具有贯穿孔阵列的玻璃处理器,其允许化学溶剂流过孔从而去除接合粘合 剂。去除玻璃处理器之后,采用清洁步骤从而去除在贯穿通路棵芯的顶表面 上的残留的聚合物。
在图1A-1K中所示出的工艺中,应当注意被蚀刻的通路11从多层S()I绝缘体结构的前侧被填充以导体17。在图2A-2L中所示出的工艺中示出了 替代的布置,其中被蚀刻的通路11从前侧被填充以非导体,例如多晶硅, 多晶硅是方便的硅工艺材料。在这样的布置中,多晶硅随后从背侧从SOI 结构中被去除并且打开的通路随后被填充以导电材料。因而,在该布置中导 电通路的形成与BEOL金属化工艺和在晶片的前侧上的前端工艺步骤隔离 并且独立。由此,使用该工艺流程的具体的优点是,可以在载体.上进行附加 的前端工艺步骤,例如建造晶体管器件、电阻、电容等,由于填充了多晶硅 的通路仍然可以通过前端步骤而处理,而在这样的情形中填充了金属的通路 则典型;也不可以。
因而,在图2A-2L的工艺布置中,图2A-2C与先前对于图1所描述的 相同。在这一点上,在各图中使用了相似的参考标号以识别相似的元件。在 图2D中,深通路抗蚀剂13被剥离并且侧壁被钝化,如上述对于图1D所描 述的。但是,在该情形,通路11被填充以多晶硅33。这可以通过例如CVD 而进行。多晶硅的CVD之后,进行多余的材料的蚀刻或CMP从而.平坦化表 面至硅晶片表面。
随后进行传统硅工艺步骤从而添加前端器件和BEOL布线和接合焊盘 结构,如在图2E中所示出的。在图2E-2G中所示出的结构和步骤与对于 图1E-1G所示出和描述的相同。
如在图2H中所示出的,氮化物层7再次通过RIE被剥离至掩埋的蚀刻 停止氧化物层5。在这一点上,通路ll中的多晶硅填充栓被暴露。随后多晶 硅填充物使用例如TMAH的蚀刻剂被去除,留下打开的通路34至顶侧布线 上的布线21和接合焊盘结构19。
随后打开的通路34被填充以导电材料,例如铜,从而形成导电通路35, 如在图2I中所示出的。铜例如可以被镀,并且随后通过CMP被平坦化。
在图2J - 2L中所示出的剩下的步骤与上述对于图11 - 1K所示出和描迷 的相同。因而,图2A-2L包括,去除多晶硅填充物栓和从硅载体晶片背侧用 导电材料回填的附加的步骤,如在图2H和21中所示出的。
在图3A-3()中所示出的工艺中添加了晶片1的背侧上的附加的布线层, 也是不使用背侧光刻。在这样的布置中,在硅晶片l接合于其上之前,硅衬 底3首先被构图以具有在至少一侧上的特征。在图3A-30的布置中,在接合 之前,特征首先在硅衬底3的接合侧中被构图。因而,如在图3A中所示出的,硅衬底3的接合侧37使用例如TMAH 的RIE而4皮蚀刻,,人而形成构图的凹入39。典型地,凹入是0.5fim左右。 在图3B中,凹入区39被填充以氧化物41并JU吏用例如上述工艺而^皮平坦 化。
平坦化氧化物41之后,毯式氮化物层7和部分氧化物层5的厚度沉积 在硅衬底表面和凹入的氧化物41的上方,如在图3C中所示出的。随后在其 接合侧具有毯式氧化物的晶片1被接合至衬底3的接合侧37的这样形成的 氧化物表面,如在图3D中所示出的,以参考图1A所述的方式。接合步骤 因而形成SOI结构的掩埋氧化物层5和氮化物层7。
在图3E-31中示出的结构和步骤与在图1B-1F中所示出和描述的相 同。但是,如在图3J中所示出的,硅衬底3的硅材料被回蚀刻从而暴露氮 化物层7,留下凹入的氧化物41。因而对于布线沟道形成凹入43。为了该目 的,可以使用对于硅的高度选择性的蚀刻,比如RIE、或使用熟知的气体(例 如CF4、 SF6、 NF3等)的等离子体蚀刻。
如在图3K中所示出的,被暴露的氮化物通过例如RJE被蚀刻,留下氧 化物图案41之间的凹入区43。凹入区43因而形成可以用于布线的沟道。如 在图3L中所示出的,布线沟道区43被填充以导电材料45,例如铜。铜可 以例如被镀入沟道区并且随后被平坦化。
该背侧布线可以以各种方式被使用,例如互连导电通路。在图3M中, 布线45用于将导电通路17连接到焊料凸块29,从导电通路偏移。在图3N 和0中所示出的结构和步骤与对以图1J和K中所描述的相同,其中硅晶片 1被切割并且倒装片接合至衬底31。随后通过激光切除去除临时玻璃处理器 27。
如上所述,图4A-4C示出了使用顺序步骤的另外的实施例。在图4A中, 在接合至硅载体晶片1之前,如在图3A-30中所描述的,硅村底3用氧化物 41构图。随后构图的氧化物41之间的硅通过蚀刻而被去除并用多晶硅51 回填。因而形成的硅衬底随后被接合至硅载体晶片1,如先前所描述的,并 且以参考图1所描述的相同的方式形成一对通路导体47和49。导体47和 49可以再次是铜或鵠。尽管示出了顶氧化物53,但是可以实施该布置而没 有顶氧化物53。
在图4B中,硅衬底3首先被回蚀刻,留下氮化物层7上的氧化物41和多晶硅层51。然后,多晶硅层51和氮化物层7被回蚀刻从而形成掩埋氧化 物41中的凹入,该凹入可以用于形成布线。在图4C中,导电材料54被沉 积从而形成导电通路47和49之间的布线导体。显然可以相似地形成其它的 布线沟道。
图5A-5B示出了本发明的又一实施例。在该实施例中,在硅晶片1被接 合至硅衬底3之前,以相似于上面参考于从顶侧蚀刻通路所描述的方式,从 载体晶片i的背侧蚀刻一对通路。随后通路被填充以多晶硅从而以上述方式 形成多晶硅栓55和56,并且所得的结构被接合至具有接合的掩埋氧化物层 5和氮化物层7的硅衬底3,如先前所描述的。
随后以上述方式,衬底3的硅材料被回蚀刻至氮化物层7,并且氮化物 层7又被回蚀刻从而暴露多晶硅栓55和56。硅栓55和56随后被蚀刻出通 路,如在图5B中所示出的。还是如在图5B中所示出的,打开的通路可以 随后被用导电材料62填充或形成衬垫并与形成贯穿顶氧化物层61的导电通 路57和59对准。
图6A-6C示出了在图4A-4C和5A-5B中示出结构的结合。图6A示出 了相似于图4A的结构,除了在图4A中所示出的多晶硅51延伸进入其中示 出了导体47和49的通路(相似于图5A)的事实之外,从而由此形成多晶 硅区63。
这可以通过在衬底3上形成绝缘层67,随后在绝缘层67上形成氮化物 层65并且随后在氮化物层65上形成绝缘层71而完成,如在图6A中所示出 的,所有都在将衬底3与载体晶片l接合之前。随后使用光刻从而构图绝缘 层71中的开口并且开口被回填以多晶硅63。多晶硅还通过构图的氮化物层 69被单独的回填入硅载体1中的通路,相似于在图5A-5B中所采用的工艺, 从而由此形成多晶硅区55和56。随后这样形成的衬底3与这样形成的载体 1接合。
随后如先前所述进行蚀刻,从而生产对于公共沟道区71打开的通路, 如在图6B中所示出的。如在图6C中所示出的,通i 各、沟道区和公共部73 可以随后被镀以导电材料75。
从前面的描述应当理解,在本发明的优选实施例中可以进行各种的改进 和变更而不偏离其真正的精神。本说明书旨在为了说明的目的而不应理解为 限制性的。本发明的范围应当仅受到所附权利要求的语言的限制。
权利要求
1. 一种电子结构的制造方法,包括提供半导体结构,该半导体结构包括通过绝缘材料的第一层和绝缘材料 的第二层接合在一起的具有第一和第二表面的半导体材料的第一层和具有 第 一和第二表面的半导体材料的第二层,所述绝缘材料的第一层夹置于所述绝缘材料的第二层和所述半导体材料的第一层的所述第二表面之间,并且所 述绝缘材料的第二层夹置于所述绝缘材料的第 一层和所述绝缘材料的第二 层的第二表面之间;在所述半导体材料的第 一层中形成通路,所述通路具有从所述半导体材 料的第 一层的所述第 一表面延伸穿过所述绝缘材料的第 一层至所述绝缘材 料的第二层的壁表面;在所述通路的所述壁表面上形成绝缘材料层;用另 一材料填充所述通路;回蚀刻所述半导体材料的第二层至所述绝缘材料的第二层;并且 蚀刻所述绝缘材料的第二层以便暴露所述另 一材料。
2. 根据权利要求1的方法,其中在所述通路的所述壁表面上的所述绝 缘材料由与所述绝缘材料的第 一层相同的绝缘材料制成。
3. 根据权利要求2的方法,其中所述半导体材料的第一层和所述半导 体材料的第二层都是硅。
4. 根据权利要求3的方法,其中导电布线材料形成于所述另一材料上。
5. 根据权利要求3的方法,其中所述另一材料是与所述导电布线材料 接触的导电材料。
6. 根据权利要求3的方法,其中所述另一材料是多晶硅。
7. 根据权利要求6的方法,其中在蚀刻所述绝缘材料的第二层的步骤 之后,所述方法还包括从所述通路蚀刻所述多晶硅从而打开所述通路以便暴 露所述导电布线材料的步骤。
8. 根据权利要求7的方法,还包括用导电材料填充所述通路以便接触 所述导电布线材料的步骤。
9. 根据权利要求8的方法,其中所述绝缘材料的第一层是氧化物并且 所述绝缘材料的第二层是氮化物。
10. 根据权利要求9的方法,其中在所述导电材料上形成焊料凸块。
11. 一种电子结构的制造方法,包括提供半导体结构,该半导体结构包括通过绝缘材料的第 一层和绝缘材料 的第二层接合在一起的具有第一和第二表面的半导体材料的第一层和具有 第一和第二表面的半导体材料的第二层,所述绝缘材料的第一层夹置于所述 绝缘材料的第二层和所述半导体材料的第一层的所述第二表面之间,并且所 述绝缘材料的第二层夹置于所述绝缘材料的第 一层和所述绝缘材料的第二 层的所述第二表面之间;在所述半导体材料的第 一层中形成通路,所迷通路具有从所述半导体材 料的第一层的所述第一表面延伸穿过所述绝缘材料的第一层至所述绝缘材 料的第二层的壁表面;在所述通路的所述壁表面上用与所述绝缘材料的第一层相同的材料形 成绝缘材料层并且延伸至所述绝缘材料的第二层; 用另 一材料填充所述通路;在所述半导体材料的第一层的所述第一表面和所述另一材料上形成金 属结构;从所述半导体材料的第二层的所述第一表面开始蚀刻所述半导体材料 的第二层并且回蚀刻至所述绝缘材料的第二层;蚀刻所述绝缘材料的第二层从而暴露所述另一材料。
12. 根据权利要求ll的方法,其中所述另一材料是导电通路材料。
13. 根据权利要求12的方法,其中所述提供步骤包括在与所述第二表 面共面的所述绝缘材料的第二层的所述第二表面上首先形成凹入的绝缘材 料的图案并且随后在所述第二表面和所述凹入的绝缘材料的图案上沉积所 述绝缘材料的第二层。
14. 根据权利要求13的方法,其中蚀刻所述半导体材料的第二层的所 述步骤包括蚀刻所述半导体材料下至所述凹入绝缘材料图案之间从而形成 其间的至少 一沟道并且暴露绝缘材料的第二层的 一部分。
15. 根据权利要求14的方法,包括蚀刻穿过所述绝缘材料的第二层的 所述被暴露的部分并且用导电材料填充所述至少一沟道的步骤以形成布线, 使得所述布线的第 一部与所述导电通路材料接触。
16. 根据权利要求11的方法,其中在所述半导体材料的第一层中形成通路的所述步骤包括从所述半导体材料的第一层的所述第二表面首先形成 所述通3各。
17. —种电子结构,包括半导体结构,该半导体结构包括通过绝缘材料的第 一层和绝缘材料的第 二层接合在一起的具有第一和第二表面的半导体材料的第一层和具有第一 和第二表面的半导体材料的第二层,所述绝缘材料的第一层夹置于所述绝缘 材料的第二层和所述半导体材料的第一层的所述第二表面之间,并且所述绝缘材料的第二层夹置于所述绝缘材料的第 一层和所述绝缘材料的第二层的 所述第二表面之间;在所述半导体材料的第一层中的通路,该通路具有从所述半导体材料的 第 一层的所述第 一表面延伸穿过所述绝缘材料的第 一层至所述绝缘材料的 第二层的壁表面;覆盖所述通路的所述壁表面、由与所述绝缘材料的第一层相同的材料制 成的绝缘材料层,所述通路延伸至所述绝缘材料的第二层;和填充所述通路以便与所述半导体材料的第 一层的所述第 一表面共面的填充材料。
18. 根据权利要求16的电子结构,其中所述填充材料是导电材料。
19. 根据权利要求18的电子结构,其中金属结构设置于包括所述导电 材料的所述半导体材料的第一层的所述第一表面上。
20. 根据权利要求19的电子结构,其中所述电子结构包括所述半导体 材料的第一层,具有定位在所述导电材料的第一层的所述第二表面暴露的所 述导电材料上的焊料凸块。
全文摘要
本发明公开了一种电子结构及其制造方法。提供了一种用于在硅晶片载体结构中不使用背面光刻形成贯穿通路的绝缘体上硅(SOI)结构。所述SOI结构包括接合到硅衬底结构的硅晶片载体结构,掩埋氧化物层和氮化物层分离这些硅结构。通路形成于所述硅载体结构中并且贯穿所述氧化物层至所述氮化物层并且所述通路的壁被钝化。所述通路用多晶硅或导电材料的填充材料填充。所述衬底结构随后被回蚀刻至所述氮化物层并且所述氮化物层被回蚀刻至所述填充材料。在填充材料是多晶硅的情形,所述多晶硅被蚀刻掉,形成至所述载体晶片结构的顶表面的开通路。随后用导电材料回填所述通路。
文档编号H01L27/12GK101312161SQ20081009528
公开日2008年11月26日 申请日期2008年5月9日 优先权日2007年5月21日
发明者保罗·S·安德里, 埃德蒙·J·斯普罗吉斯, 布伦特·A·安德森, 科尼莉亚·K·唐 申请人:国际商业机器公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1