一种跨导放大器、电阻、电感以及滤波器的制作方法

文档序号:7102425阅读:142来源:国知局
专利名称:一种跨导放大器、电阻、电感以及滤波器的制作方法
技术领域
本申请涉及电路领域,尤其涉及一种跨导放大器、电阻、电感以及滤波器。
背景技术
随着通信技木,尤其是移动通信技术和计算技术的飞速发展,作为现代接收机尤其是零中频接受机中的ー个关键模块,跨导-电容(Gm-C)有源滤波器能在混频器之后进行信号的滤波处理,为后级的可变增益放大器提供杂散频谱较少的信号,既能有效地在可变增益放大器(VGA, Variable Gain Amplifier)、模拟/数字转换器(ADC,Analog-to-DigitalConverter)之前初步处理信号,又能防止后级的可变增益放大器由于带外信号过大而饱和。
在移动数字视频广播系统中,位于接收机中频部分的Gm-C滤波器,需要处理较大的输入信号,要求滤波器在功耗很低的情况下保证较高的线性度。

发明内容
有鉴于此,本申请要解决的技术问题是,提供一种跨导放大器、电阻、电感以及滤波器,能够使得滤波器在功耗很低的情况下保证较高的线性度。为此,本申请实施例采用如下技术方案一种跨导放大器,包括第一NMOS管的栅极连接跨导放大器的调谐电压输入端;第一NMOS管的源极接地,漏极连接第二 PMOS管的漏极;第二 PMOS管、第三PMOS管、第四PMOS管、第十三PMOS管、第十四PMOS管的栅极、源极分别对应连接;且,第二PMOS管的栅极与第二PMOS管的漏极连接;第二PMOS管的源极连接跨导放大器的电源电压输入端;第三PMOS管的漏极分别连接第五PMOS管的漏极、第六PMOS管的源极以及第七PMOS管的源极; 第四PMOS管的漏极分别连接第五PMOS管的源极、第六PMOS管的漏极以及第八PMOS管的源极;第十三PMOS管的漏极分别连接第九PMOS管的源极、第i^一 PMOS管的源极以及第十二 PMOS管的漏极;第十四PMOS管的漏极分别连接第十PMOS管的源极、第十一 PMOS管的漏极以及第十二 PMOS管的源极;第六PMOS管的栅极、第八PMOS管的栅极、第九PMOS管的栅极以及第i^一 PMOS管的栅极均与跨导放大器的负相输入端连接;第五PMOS管的栅极、第七PMOS管的栅极、第十PMOS管的栅极以及第十二 PMOS管的栅极均与跨导放大器的正相输入端连接;第十五NMOS管的栅极与第十六NMOS管的栅极连接,且连接跨导放大器的共模反馈电压端;第十五NMOS管的源极以及第十六NMOS管的源极接地;第七PMOS管的漏极、第九PMOS管的漏极以及第十五NMOS管的漏极均与跨导放大器的负相输出端连接;第八PMOS管的漏极、第十PMOS管的漏极以及第十六NMOS管的漏极均与跨导放大器的正相输出端连接。还包括第十七PMOS管的源极以及第十八PMOS管的源极连接跨导放大器的电源电压输入端;第十七PMOS管的栅极与第十八PMOS管的栅极连接偏置电压端;第十七PMOS管的漏极分别连接第十九PMOS管的源极以及第二十PMOS管的源极;第十八PMOS管的漏极分别连接第二十一 PMOS管的源极以及第二十ニ PMOS管的源极;
第十九PMOS管的栅极连接跨导放大器的正相输出端,漏极连接第二十四NMOS管的漏极以及第二十ニ PMOS管的漏极;第二十PMOS管的栅极与第二十一 PMOS管的栅极连接參考电压端,漏极分别连接第二i^一 PMOS管的漏极以及第二十三NMOS的漏极;第二十二 PMOS管的栅极连接跨导放大器的负相输出端;第二十三NMOS管的栅极与漏极连接共模反馈电压端;第二十三NMOS管的源极接地;第二十四NMOS管的栅极与漏极连接,源极接地。ー种电阻,包括权利要求I所述的跨导放大器,其中,跨导放大器的负相输出端与跨导放大器的共模反馈电压端连接;跨导放大器的正相输出端与跨导放大器的负相输入端连接,该连接的连接点作为电阻的第一端;跨导放大器的负相输入端作为电阻的第二端。ー种电阻,包括权利要求2所述的跨导放大器,其中,跨导放大器的正相输入端与跨导放大器的负相输出端连接,该连接的连接点作为所述电阻的第一端;跨导放大器的负相输入端与跨导放大器的正相输出端连接,该连接的连接点作为所述电阻的第二端。ー种电阻,包括两个权利要求I所述的跨导放大器,分别为第一跨导放大器和第ニ跨导放大器,其中,第一跨导放大器的负相输出端与第一跨导放大器的共模反馈电压端连接;第二跨导放大器的负相输出端与第二跨导放大器的共模反馈电压端连接;第一跨导放大器的正相输出端作为电阻的第一端,第一跨导放大器的正相输入端作为电阻的第二端;第一跨导放大器的正相输出端、第二跨导放大器的正相输入端以及第ニ跨导放大器的正相输出端相互连接;第二跨导放大器的负相输入端、第二跨导放大器的正相输出端、第一跨导放大器的正相输入端、第一跨导放大器的负相输入端相互连接。—种电感,包括两个如权利要求I所述的跨导放大器,分别为第一跨导放大器和第二跨导放大器,其中,
第一跨导放大器的负相输出端与第一跨导放大器的共模反馈电压端连接;第二跨导放大器的负相输出端与第二跨导放大器的共模反馈电压端连接;电感的第一端通过第一电容接地,且分别与第一跨导放大器的正相输出端、第二跨导放大器的正相输入端连接;电感的第二端分别与第一跨导放大器的正相输入端、第二跨导放大器的正相输出端连接;第一跨导放大器的负 相输入端接地,第二跨导放大器的负相输入端接地。一种滤波器,包括权利要求I至2任一项所述的跨导放大器,和/或,权利要求3至5任ー项所述的电阻,和/或,权利要求6所述的电感。还包括锁相环调谐器,其中,压控振荡器的输出端连接鉴频鉴相器的第一输入端,鉴频鉴相器的第二输入端接收參考频率信号;鉴频鉴相器的输出端通过电荷泵连接环路滤波器的输入端,环路滤波器的输出端分别连接压控振荡器的输入端以及滤波器中的调谐电压输入端。对于上述技术方案的技术效果分析如下本申请的跨导放大器采用两组源简并差分放大器构成,其中ー组放大器由第七PMOS管、第八PMOS管、第五PMOS管以及第六PMOS管组成,ー组放大器由第九PMOS管、第十PMOS管、第十一 PMOS管以及第十二 PMOS管组成,两组放大器的输出端交叉连接,从而可以利用电流相减的方式消除三次项谐波,从而实现跨导放大器的低功耗高线性度,进而能够使得使用所述跨导放大器的滤波器在功耗很低的情况下保证较高的线性度。


图I为本申请跨导放大器第一实施例示意图;图2为本申请共模反馈电路结构示意图;图3为本申请跨导放大器第二实施例示意图;图4为本申请电阻第一实施例示意图;图5为本申请电阻第二实施例示意图;图6为本申请电感的第一实施例示意图;图7为本申请电阻第三实施例示意图;图8为本申请ー种7阶椭圆滤波器结构示意图;图9为本申请滤波器第一实施例示意图;图10为本申请滤波器第二实施例示意图。
具体实施例方式以下,结合附图详细说明本申请跨导放大器、电阻、电感以及滤波器的实现。图I是本申请跨导放大器结构示意图,如图I所述,该跨导放大器包括第一 NMOS管Ml的栅极连接跨导放大器的调谐电压输入端VTUNE ;第一 NMOS管Ml的源极接地,漏极连接第二 PMOS管M2的漏极;第ニ PMOS管M2、第三PMOS管M3、第四PMOS管M4、第十三PMOS管Ml3、第十四PMOS管M14的栅极、源极分别对应连接;且,第二 PMOS管M2的栅极与第二 PMOS管M2的漏极连接;第二 PMOS管M2的源极连接跨导放大器的电源电压输入端VC ;
第三PMOS管M3的漏极分别连接第五PMOS管M5的漏极、第六PMOS管M6的源极以及第七PMOS管M7的源极;第四PMOS管M4的漏极分别连接第五PMOS管M5的源极、第六PMOS管M6的漏极以及第八PMOS管M8的源极;第十三PMOS管M13的漏极分别连接第九PMOS管M9的源极、第i^一 PMOS管Mll的源极以及第十二 PMOS管M12的漏极;第十四PMOS管M14的漏极分别连接第十PMOS管MlO的源极、第i^一 PMOS管Mll的漏极以及第十二 PMOS管M12的源极;第六PMOS管M6的栅极、第八PMOS管M8的栅极、第九PMOS管M9的栅极以及第i^一 PMOS管Mll的栅极均与跨导放大器的负相输入端VINN连接;第五PMOS管M5的栅极、第七PMOS管M7的栅极、第十PMOS管MlO的栅极以及第 十二 PMOS管M12的栅极均与跨导放大器的正相输入端VINP连接;第十五NMOS管M15的栅极与第十六NMOS管M16的栅极连接,且连接跨导放大器的共模反馈电压端VCMFB ;第十五NMOS管M15的源极以及第十六NMOS管M16的源极接地;第七PMOS管M7的漏极、第九PMOS管M9的漏极以及第十五NMOS管M15的漏极均与跨导放大器的负相输出端VOUTN连接;第八PMOS管M8的漏极、第十PMOS管MlO的漏极以及第十六NMOS管M16的漏极均与跨导放大器的正相输出端VOUTP连接。图I所示的跨导放大器结构采用两组源简并差分放大器构成,其中ー组放大器由第七PMOS管M7、第八PMOS管M8、第五PMOS管M5以及第六PMOS管M6组成,ー组放大器由第九PMOS管M9、第十PMOS管M10、第i^一 PMOS管Mll以及第十二 PMOS管M12组成,两组放大器的输出端交叉连接,从而可以利用电流相减的方式消除三次项谐波,从而实现跨导放大器的低功耗高线性度。图I所示的跨导放大器在实际应用场景中,需要跨导放大器实现双端输入单端输出吋,则跨导放大器的负相输出端可以与跨导放大器的共模反馈电压端VCMFB连接,实现跨导放大器的双端输入单端输出。或者,在实际应用场景中,需要跨导放大器实现双端输入双端输出时,一般需要对图I所示的跨导放大器的共模电平进行控制,也即对跨导放大器的共模反馈电压端VCMFB的电压进行控制,此时,图I所示的跨导放大器可以进一歩包括如图2所示的共模反馈电路,形成如图3所示的跨导放大器结构,如图2和图3所示,所述共模反馈电路包括第十七PMOS管M17的源极以及第十八PMOS管M18的源极连接跨导放大器的电源电压输入端VC ;第十七PMOS管M17的栅极与第十八PMOS管M18的栅极连接偏置电压端VBIAS ;第十七PMOS管M17的漏极分别连接第十九PMOS管M19的源极以及第二十PMOS管M20的源极;第十八PMOS管M18的漏极分别连接第二i^一 PMOS管M21的源极以及第二十ニPMOS管M22的源极;第十九PMOS管M19的栅极连接跨导放大器的正相输出端V0UTP,漏极连接第二十四NMOS管M24的漏极以及第二十ニ PMOS管M22的漏极;第二十PMOS管M20的栅极与第二i^一 PMOS管M21的栅极连接參考电压端VREF,漏极分别连接第二i^一 PMOS管M21的漏极以及第二十三NMOS管M23的漏极;第二十二 PMOS管M22的栅极连接跨导放大器的负相输出端VOUTN ;第二十三NMOS管M23的栅极与漏极连接共模反馈电压端VCMFB ;第二十三NMOS管M23的源极接地;第二十四NMOS管M24的栅极与漏极连接,源极接地。对于图I至图3所示的电路,调谐电压输入端VTUNE输入的电压可以为某ー恒定电压,或者,也可以为某ー范围内的可调电压,具体的电压数值可以在实际应用中根据应用环境确定,这里不限制。一般的,所述偏置电压端VBIAS可以连接第二 PMOS管M2的栅极,使得偏置电压 端VBIAS的电压随调谐电压输入端VTUNE的电压数值进行变化;或者,也可以为偏置电压端VBIAS输入某一固定值的电压,具体的电压数值可以在实际应用中根据应用环境确定,这里不限制。—般的,可以为參考电压端VREF输入某一固定值的电压,具体的电压数值可以在实际应用中根据应用环境确定,这里不限制。电源电压输入端VC—般连接跨导放大器的电源,用于为跨导放大器中的各个器件供电。其中,在实际应用中如滤波器中需要使用电阻或者电感时,可以使用上述图I或图3中所示的跨导放大器进行电阻或者电感的模拟。具体的,在需要使用双端输入单端输出的跨导放大器的应用场景中,可以通过图I所示的跨导放大器模拟电阻或者电感,使得电路中的电阻和电感从无源器件变为有源器件;如图4和图5所示为图I的跨导放大器模拟得到的电阻结构示意图,如图6所示为图I的跨导放大器模拟得到的电感结构示意图;在需要使用双端输入双端输出的跨导放大器的应用场景中,可以通过图3所示的跨导放大器模拟电阻或者电感;如图7所示为图3所示的跨导放大器模拟得到的电阻结构示意图。如图4所示,跨导放大器模拟得到的电阻结构包括跨导放大器gm,所述跨导放大器gm可以使用图I所示的结构实现;另外,该电阻还包括跨导放大器gm的负相输出端与跨导放大器gm的共模反馈电压端连接(图中未示出);跨导放大器gm的正相输出端与跨导放大器gm的负相输入端连接,该连接的连接点作为电阻的第一端;跨导放大器gm的负相输入端作为电阻的第二端。其中,该电阻可以作为接地电阻或者浮地电阻,当图4中所述电阻第一端和第二端中有一端接地,另一端连接其他器件时,该电阻为接地电阻;当电阻的第一端和第二端均连接其他器件时,该电阻为浮地电阻。图4所示的电阻中,仅通过一个跨导放大器进行电阻的模拟,为了使得跨导放大器模拟得到的电阻的性能更为接近实际的电阻,在实际应用中还可以通过两个图I所示的跨导放大器实现电阻的模拟,如图5所示,该电阻结构包括
两个图I所示跨导放大器,分别为第一跨导放大器gml和第二跨导放大器gm2,其中,第一跨导放大器gml的负相输出端与第一跨导放大器gml的共模反馈电压端连接;第二跨导放大器gm2的负相输出端与第二跨导放大器gm2的共模反馈电压端连接;第一跨导放大器gml的正相输出端作为电阻的第一端,第一跨导放大器gml的正相输入端作为电阻的第二端;第一跨导放大器gml的正相输出端、第二跨导放大器gm2的正相输入端以及第ニ跨导放大器gm2的正相输出端相互连接;第二跨导放大器gm2的负相输入端、第二跨导放大器gm2的正相输出端、第一跨导放大器gml的正相输入端、第一跨导放大器gml的负相输入端相互连接。

图6为图I所示的跨导放大器模拟得到的电感,如图6所示,该电感包括两个图I中所示的跨导放大器,分别为第一跨导放大器gml和第二跨导放大器gm2,其中,第一跨导放大器gml的负相输出端与第一跨导放大器gml的共模反馈电压端连接;第二跨导放大器gm2的负相输出端与第二跨导放大器gm2的共模反馈电压端连接;所述电感的第一端通过第一电容Cl接地,且分别与第一跨导放大器gml的正相输出端、第二跨导放大器gm2的正相输入端连接;电感的第二端分别与第一跨导放大器gml的正相输入端、第二跨导放大器gm2的正相输出端连接;第一跨导放大器gml的负相输入端接地,第二跨导放大器gm2的负相输入端接地。图7为跨导放大器模拟得到的电阻示意图,包括跨导放大器gm,该跨导放大器可以通过图3所示的跨导放大器实现;该电阻还包括跨导放大器gm的正相输入端与跨导放大器gm的负相输出端连接,该连接的连接点作为所述电阻的第一端;跨导放大器gm的负相输入端与跨导放大器gm的正相输出端连接,该连接的连接点作为所述电阻的第二端。以上图Γ图7所示的电阻和电感均为有源器件,在实际应用中可以对应替换无源电阻和电感,例如在图8所示的7阶椭圆滤波器结构中,即可以使用图4或图5或图7所示的电阻实现图8中的电阻Rl和R2,而不使用无源电阻,使用图6中的电感实现图8中的电感L1、L2、L3,而不使用无源电感。由于其中的跨导放大器的低功耗高线性度,因此,保证了由所述跨导放大器实现的所述电阻以及电感的低功耗和高线性度,进而相对于使用无源电阻和/或电感的滤波器,包含所述电阻和/电感的滤波器的截止频率、线性度等特性不随温度、エ艺角等因素的影响,使得滤波器功耗低且线性度高。当然,图8所示的滤波器仅为举例,本申请的电阻和电感还可以应用到其他滤波器,甚至其他的包含电阻和/或电感的电路结构中,同样可以降低这些电路的功耗,提高线性度。对于包含本申请所述电阻和/或电感的滤波器,所述滤波器可以进一歩包括锁相环调谐器,如图9所示,所述锁相环调谐器可以包括压控振荡器910的输出端连接鉴频鉴相器920的第一输入端,鉴频鉴相器920的第二输入端接收參考频率信号;鉴频鉴相器920的输出端通过电荷泵930连接环路滤波器940的输入端,环路滤波器940的输出端分别连接压控振荡器910的输入端以及滤波器中各个跨导放大器的调谐电压输入端VTUNE。所述压控振荡器910用于产生ー个信号源。所述压控振荡器910的振荡频率随滤波器截止频率变化而变化。本申请实施例所述跨导放大器组成两个非阻尼积分器,连接成正反馈形式,就组成了所述压控振荡器910。它的振荡频率随着跨导放大器的各种特性,例如増益带宽积,共模抑制比等等改变,从而通过其输出电压频率跟踪并反映了跨导放大器和滤波器整体截止频率特性。鉴频鉴相器920用于将压控振荡器910输出的输出信号和參考频率信号的频率和相位在数字域进行比较,输出ー连串数字高低信号,通过所述数字高低信号控制电荷泵930的充电和放电。·电荷泵930用于在鉴频鉴相器920的输出信号控制下进行充电和放电,具体的,是·将数字信号转换为模拟信号,再将这个模拟信号通过环路滤波器940滤波后回馈给压控振荡器910,形成闭环工作。环路滤波器940用于对电荷泵930输出的模拟信号进行平滑滤波。通过所述滤波可以减少电荷泵930输出的模拟信号的毛刺和信号抖动,从而降低相位噪声、提升整个锁相环调谐电路的精确性。其中,所述压控振荡器910、鉴频鉴相器920、电荷泵930以及环路滤波器940构成了锁相环调谐器,能够实现跨导放大器中调谐电压输入端VTUNE中输入电压的调谐,进而在较小的功耗条件下保证调谐精度和滤波器截止频率的精度。例如,所述锁相环调谐器具体可以通过图10所示的结构实现,其中压控振荡器的输出端连接乘法器的第一输入端,乘法器的第二输入端接收參考频率信号,乘法器的输出端连接低通滤波器的输入端,低通滤波器的第一输出端连接压控振荡器的输入端,低通滤波器的第二输出端连接滤波器中各个跨导放大器的调谐电压输入端。环路滤波器940通过所述低通滤波器实现,所述鉴频鉴相器920、电荷泵930通过所述乘法器实现。最后,对于图I中所示的跨导放大器能够消除三次项谐波的原理进行说明假设电流大小和流向如图I所示,跨导放大器总的输出电流io为io=i0i-i02⑴其中,i。是定义的跨导放大器的总的输出电流,由于图I中的跨导放大器采用的是双端输入双端输出形式,输出的总电流i。为两个输出支路电流之差,し表示第七PMOS管M7和第八PMOS管M8构成的第一组放大器输出电流的一半,io2表示第九PMOS管M9和第十PMOS管MlO构成的第二组放大器输出电流的一半,这里定义两个放大器的输出电流是为了从数学上论证高线性度的可行性。假设电路中所有的MOS管都工作于饱和区,则根据漏电流饱和区公式id=K (Vg-Vs-Vth)2(2)^ = ^Cox(y I(3)
其中,id表示单根MOS管的漏极输出电流;K表示MOS管在某种エ艺下的电流系数,它是由エ艺和MOS管的宽长比W/L決定的參数,只要エ艺和宽长比确定,它就是ー个定值;Vg是指MOS管的栅极电压;Vs指MOS管的源级电压;Vth指MOS管的阈值电压,它也是由エ艺决定的參数;W表示MOS管的宽度,L表示MOS管的长度;μ为载流子迁移率,Cox为单位面积栅氧化区电容。根据gm与直流饱和电压的关系
权利要求
1.一种跨导放大器,其特征在于,包括 第一 NMOS管的栅极连接跨导放大器的调谐电压输入端;第一 NMOS管的源极接地,漏极连接第二 PMOS管的漏极; 第二 PMOS管、第三PMOS管、第四PMOS管、第十三PMOS管、第十四PMOS管的栅极、源极分别对应连接;且,第二PMOS管的栅极与第二PMOS管的漏极连接;第二PMOS管的源极连接跨导放大器的电源电压输入端; 第三PMOS管的漏极分别连接第五PMOS管的漏极、第六PMOS管的源极以及第七PMOS管的源极; 第四PMOS管的漏极分别连接第五PMOS管的源极、第六PMOS管的漏极以及第八PMOS管的源极; 第十三PMOS管的漏极分别连接第九PMOS管的源极、第十一 PMOS管的源极以及第十二PMOS管的漏极; 第十四PMOS管的漏极分别连接第十PMOS管的源极、第十一 PMOS管的漏极以及第十二PMOS管的源极; 第六PMOS管的栅极、第八PMOS管的栅极、第九PMOS管的栅极以及第十一 PMOS管的栅极均与跨导放大器的负相输入端连接; 第五PMOS管的栅极、第七PMOS管的栅极、第十PMOS管的栅极以及第十二 PMOS管的栅极均与跨导放大器的正相输入端连接; 第十五NMOS管的栅极与第十六NMOS管的栅极连接,且连接跨导放大器的共模反馈电压端 ,第十五NMOS管的源极以及第十六NMOS管的源极接地; 第七PMOS管的漏极、第九PMOS管的漏极以及第十五NMOS管的漏极均与跨导放大器的负相输出端连接; 第八PMOS管的漏极、第十PMOS管的漏极以及第十六NMOS管的漏极均与跨导放大器的正相输出端连接。
2.根据权利要求I所述的跨导放大器,其特征在于,还包括 第十七PMOS管的源极以及第十八PMOS管的源极连接跨导放大器的电源电压输入端;第十七PMOS管的栅极与第十八PMOS管的栅极连接偏置电压端; 第十七PMOS管的漏极分别连接第十九PMOS管的源极以及第二十PMOS管的源极;第十八PMOS管的漏极分别连接第二十一 PMOS管的源极以及第二十ニ PMOS管的源极; 第十九PMOS管的栅极连接跨导放大器的正相输出端,漏极连接第二十四NMOS管的漏极以及第二十ニ PMOS管的漏极; 第二十PMOS管的栅极与第二十一 PMOS管的栅极连接參考电压端,漏极分别连接第ニi^一 PMOS管的漏极以及第二十三NMOS的漏极; 第二十二 PMOS管的栅极连接跨导放大器的负相输出端; 第二十三NMOS管的栅极与漏极连接共模反馈电压端;第二十三NMOS管的源极接地; 第二十四NMOS管的栅极与漏极连接,源极接地。
3.—种电阻,其特征在于,包括权利要求I所述的跨导放大器,其中, 跨导放大器的负相输出端与跨导放大器的共模反馈电压端连接; 跨导放大器的正相输出端与跨导放大器的负相输入端连接,该连接的连接点作为电阻的第一端; 跨导放大器的负相输入端作为电阻的第二端。
4.ー种电阻,其特征在于,包括权利要求2所述的跨导放大器,其中, 跨导放大器的正相输入端与跨导放大器的负相输出端连接,该连接的连接点作为所述电阻的第一端; 跨导放大器的负相输入端与跨导放大器的正相输出端连接,该连接的连接点作为所述电阻的第二端。
5.ー种电阻,其特征在于,包括两个如权利要求I所述的跨导放大器,分别为第一跨导放大器和第二跨导放大器,其中, 第一跨导放大器的负相输出端与第一跨导放大器的共模反馈电压端连接;第二跨导放大器的负相输出端与第二跨导放大器的共模反馈电压端连接; 第一跨导放大器的正相输出端作为电阻的第一端,第一跨导放大器的正相输入端作为电阻的第二端; 第一跨导放大器的正相输出端、第二跨导放大器的正相输入端以及第ニ跨导放大器的正相输出端相互连接;第二跨导放大器的负相输入端、第二跨导放大器的正相输出端、第一跨导放大器的正相输入端、第一跨导放大器的负相输入端相互连接。
6.一种电感,其特征在于,包括两个如权利要求I所述的跨导放大器,分别为第一跨导放大器和第二跨导放大器,其中, 第一跨导放大器的负相输出端与第一跨导放大器的共模反馈电压端连接;第二跨导放大器的负相输出端与第二跨导放大器的共模反馈电压端连接; 电感的第一端通过第一电容接地,且分别与第一跨导放大器的正相输出端、第二跨导放大器的正相输入端连接;电感的第二端分别与第一跨导放大器的正相输入端、第二跨导放大器的正相输出端连接; 第一跨导放大器的负相输入端接地,第二跨导放大器的负相输入端接地。
7.一种滤波器,其特征在于,包括权利要求I至2任一项所述的跨导放大器,和/或,权利要求3至5任ー项所述的电阻,和/或,权利要求6所述的电感。
8.如权利要求7所述的滤波器,其特征在于,还包括锁相环调谐器,其中, 压控振荡器的输出端连接鉴频鉴相器的第一输入端,鉴频鉴相器的第二输入端接收參考频率信号;鉴频鉴相器的输出端通过电荷泵连接环路滤波器的输入端,环路滤波器的输出端分别连接压控振荡器的输入端以及滤波器中的调谐电压输入端。
全文摘要
本申请公开了一种跨导放大器、电阻、电感以及滤波器,本申请的跨导放大器采用两组源简并差分放大器构成,其中一组放大器由第七PMOS管、第八PMOS管、第五PMOS管以及第六PMOS管组成,一组放大器由第九PMOS管、第十PMOS管、第十一PMOS管以及第十二PMOS管组成,两组放大器的输出端交叉连接,从而可以利用电流相减的方式消除三次项谐波,从而实现跨导放大器的低功耗高线性度。进而由所述跨导放大器模拟得到的电阻、电感、以及由所述电阻和/或电感构成的电路也可以实现低功耗高线性度。
文档编号H01C1/16GK102723919SQ20121021265
公开日2012年10月10日 申请日期2012年6月21日 优先权日2012年6月21日
发明者程序, 郭桂良, 阎跃鹏 申请人:中国科学院微电子研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1