一种像素电路及显示器的制造方法

文档序号:7023408阅读:190来源:国知局
一种像素电路及显示器的制造方法
【专利摘要】本实用新型公开了一种像素电路及显示器,用以减小像素电路尺寸,进而减小像素间距,提高单位面积内所拥有的像素数目,提升画面显示品质。像素电路包括:第一像素子电路和第二像素子电路,以及与第一像素子电路和第二像素子电路连接的初始化模块和数据电压写入模块,初始化模块连接复位信号端和低电位端,用于在复位信号端输入的复位信号控制下对第一像素子电路和第二像素子电路进行初始化;数据电压写入模块连接数据电压和门信号端,用于在门信号端输入的信号控制下先对第一像素子电路和第二像素子电路写入第一数据电压,并对第二像素子电路的驱动模块进行补偿,然后对第一像素子电路写入第二数据电压,并对第一像素子电路的驱动模块进行补偿。
【专利说明】一种像素电路及显示器【技术领域】
[0001]本实用新型涉及显示器【技术领域】,尤其涉及一种像素电路及显示器。
【背景技术】
[0002]目前高端中小尺寸有源矩阵有机发光二极管(Active Matrix Organic LightEmitting Diode, AMOLED)产品背板多使用低温多晶娃(Low Temperature Poly-Silicon,LTPS)工艺技术,然而由于LTPS工艺的波动性会导致薄膜晶体管(Thin Film Transistor,TFT)器件的阈值电压漂移,从而使得驱动有机发光二极管(Organic Light EmittingDiode, 0LED)器件的电流不稳定导致画面显示品质降低。现有技术中的像素补偿电路为6T1C电路(由6个薄膜晶体管和I个电容组成的电路),电路图如图1所示,图中,VDD为高电压电平信号,VSS为低电压电平信号,Data为数据信号,Gate为栅极控制信号,Reset为初始化控制信号,Vinit为初始化电压电平信号,Emission (即EM)为控制OLED发光的信号,由OLED面板的emission电路提供此电压。然而,需要将6个薄膜晶体管和I个电容在一个像素中布置下去是不容易的,需要TFT器件做得非常小,所以TFT器件的性能要求也相对较高,会导致像素间距(Pixel Pitch)无法进一步降低。
[0003]如图2所示,现有技术中的6T1C电路在2个像素里的水平方向所需要布置的元器件数目为:2条数据信号线:Data vl和Data v2、12个TFT、2个电容、I条栅极控制信号线Gate、I个发光控制信号Emission、I个高电压电平信号VDD、1个初始化电压电平信号Vinit, I个初始化控制信号Reset,图2中有两个有机发光二极管0LED1和0LED2,其阴极均与低电压电平信号VSS相连 ,图2为水平排列的2个像素的电路原理图,水平或者垂直方向是导通在一起的,在垂直方 向所需要布置的元器件数目为:1条数据信号线、12个TFT、2个电容、2条栅极控制信号线、I个发光控制信号Emission、I个高电压电平信号VDD、I个初始化电压电平信号Vinit。
[0004]综上所述,现有技术中在2个像素中需要布置12个TFT和2个电容。
实用新型内容
[0005]本实用新型实施例提供了一种像素电路,用以减小像素电路尺寸,进而减小像素间距,提高单位面积内所拥有的像素数目,提升画面显示品质。本实用新型还提供了一种显示器。
[0006]根据本实用新型一实施例,提供的一种像素电路,包括:第一像素子电路和第二像素子电路,以及与所述第一像素子电路和第二像素子电路连接的初始化模块和数据电压写入模块,
[0007]所述初始化模块连接复位信号端和低电位端,用于在复位信号端输入的复位信号控制下对第一像素子电路和第二像素子电路进行初始化;
[0008]所述数据电压写入模块连接数据电压和门信号端,用于在门信号端输入的信号控制下先对第一像素子电路和第二像素子电路写入第一数据电压,并对所述第二像素子电路的驱动模块进行补偿,然后对第一像素子电路写入第二数据电压,并对第一像素子电路的驱动模块进行补偿。
[0009]由本实用新型实施例提供的所述像素电路,包括:第一像素子电路和第二像素子电路,以及与所述第一像素子电路和第二像素子电路连接的初始化模块和数据电压写入模块,所述由第一像素子电路、第二像素子电路以及初始化模块和数据电压写入模块组成的像素电路能够减小像素电路尺寸,进而减小像素间距,提高单位面积内所拥有的像素数目,提升画面显不品质。
[0010]较佳地,所述第一像素子电路包括第一驱动模块、第一发光模块、第一阈值补偿模块和第一发光控制模块,
[0011]所述第一阈值补偿模块连接初始化模块,用于在初始化模块输出的初始化信号控制下对第一阈值补偿模块进行初始化;
[0012]所述第一阈值补偿模块连接第一驱动模块,用于对第一驱动模块进行阈值电压补偿;
[0013]所述第一发光模块连接第一驱动模块和第一发光控制模块,用于在第一驱动模块和第一发光控制模块作用下进行发光显示。
[0014]这样,由第一驱动模块、第一发光模块、第一阈值补偿模块和第一发光控制模块组成的第一像素子电路在像素电路的设计中简单便于实施。
[0015]较佳地,所述第一阈值补偿模块包括第一存储电容和第四晶体管;所述第一驱动模块包括第五晶体管;所述第一发光控制模块包括第七晶体管和第九晶体管;所述第一发光模块包括第一发光二极管。
[0016]这样,由存储电容、晶体管和发光二极管组成的第一像素子电路在像素电路的设计中简单便于实施。
[0017]较佳地,所述第一存储电容的一端与高电压电平信号线相连,另一端与第四晶体管的源极相连;
[0018]所述第四晶体管的栅极与门信号端相连,所述第四晶体管的源极与所述初始化模块相连,所述第四晶体管的漏极与所述第五晶体管的漏极相连;
[0019]所述第五晶体管的栅极与所述第四晶体管的源极相连,所述第五晶体管的源极与所述数据电压写入模块相连;
[0020]所述第七晶体管的栅极与发光控制信号线连接,所述第七晶体管的源极与高电压电平信号线相连,所述第七晶体管的漏极与第五晶体管的源极相连;
[0021]所述第九晶体管的栅极与发光控制信号线连接,所述第九晶体管的源极与所述第五晶体管的漏极相连,所述第九晶体管的漏极与第一发光二极管相连;
[0022]所述第一发光二极管的阳极与第九晶体管的漏极相连,所述第一发光二极管的阴极与低电压电平信号线相连。
[0023]这样,所述存储电容、晶体管及发光二极管的连接关系在像素电路的设计中简单便于实施。
[0024]较佳地,所述第二像素子电路包括第二驱动模块、第二发光模块、第二阈值补偿模块和第二发光控制模块,
[0025]所述第二阈值补偿模块连接初始化模块,用于在初始化模块输出的初始化信号控制下对第二阈值补偿模块进行初始化;
[0026]所述第二阈值补偿模块连接第二驱动模块,用于对第二驱动模块进行阈值电压补偿;
[0027]所述第二发光模块连接第二驱动模块和第二发光控制模块,用于在第二驱动模块和第二发光控制模块作用下进行发光显示。
[0028]这样,由第二驱动模块、第二发光模块、第二阈值补偿模块和第二发光控制模块组成的第二像素子电路在像素电路的设计中简单便于实施。
[0029]较佳地,所述第二阈值补偿模块包括第二存储电容和第二晶体管;所述第二驱动模块包括第六晶体管;所述第二发光控制模块包括第七晶体管和第十晶体管;所述第二发光模块包括第二发光二极管。
[0030]这样,由存储电容、晶体管和发光二极管组成的第二像素子电路在像素电路的设计中简单便于实施。
[0031]较佳地,所述第二存储电容的一端与高电压电平信号线相连,另一端与第六晶体管的栅极相连;
[0032]所述第二晶体管的栅极与开关控制信号线连接,所述第二晶体管的源极与所述第二存储电容相连,所述第二晶体管的漏极与所述初始化模块相连;
[0033]所述第六晶体管的栅极与所述初始化模块连接,所述第六晶体管的源极与所述数据电压写入模块相连,所述第六晶体管的漏极与第二发光二极管相连;
[0034]所述第七晶体管的栅极与发光控制信号线连接,所述第七晶体管的源极与高电压电平信号线相连,所述第七晶体管的漏极与第六晶体管的源极相连;
[0035]所述第十晶体管的栅极与发光控制信号线连接,所述第十晶体管的源极与所述第六晶体管的漏极相连,所述第十晶体管的漏极与第二发光二极管相连;
[0036]所述第二发光二极管的阳极与第十晶体管的漏极相连,所述第二发光二极管的阴极与低电压电平信号线相连。
[0037]这样,所述存储电容、晶体管及发光二极管的连接关系在像素电路的设计中简单便于实施。
[0038]较佳地,所述初始化模块包括第三晶体管和第八晶体管,其中,
[0039]所述第三晶体管的栅极与复位信号线相连,所述第三晶体管的源极与第一像素子电路的第一阈值补偿模块相连,所述第三晶体管的漏极与低电压电平信号线相连;
[0040]所述第八晶体管的栅极与复位信号线相连,所述第八晶体管的源极与第二像素子电路的第二阈值补偿模块相连,所述第八晶体管的漏极与低电压电平信号线相连。
[0041]这样,所述初始化模块包括第三晶体管和第八晶体管,第三晶体管和第八晶体管作为像素电路中的初始化模块的开关器件,在电路设计中方便简单便于实施。
[0042]较佳地,所述数据电压写入模块包括第一晶体管,所述第一晶体管的栅极与门信号控制线相连,所述第一晶体管的源极与数据信号线相连,所述第一晶体管的漏极与第一像素子电路的第一驱动模块和第二像素子电路的第二驱动模块相连。
[0043]这样,所述数据电压写入模块包括第一晶体管,第一晶体管作为像素电路中的数据电压写入模块的开关器件,在电路设计中方便简单便于实施。
[0044]较佳地,所述数据电压写入模块中输入的数据电压包括第一数据电压和第二数据电压,其中,第一数据电压用于驱动第二阈值补偿模块对第二驱动模块进行阈值电压补偿,第二数据电压用于驱动第一阈值补偿模块对第一驱动模块进行阈值电压补偿。
[0045]这样,由于数据信号为阶梯形的时序信号,可以实现由一条数据信号线输入两个不同的电压值。
[0046]较佳地,所述第一发光二极管和第二发光二极管均为有机发光二极管。
[0047]这样,用有机发光二极管作为像素电路中的第一发光模块和第二发光模块中的发光二极管,在电路设计中方便简单。
[0048]较佳地,所述晶体管均为P型薄膜晶体管。
[0049]这样,用P型薄膜晶体管作为像素电路中的薄膜晶体管,在电路设计中方便简单便于实施。
[0050]本实用新型实施例提供的显示器,包括多个像素、数据信号线以及栅极控制信号线,其中,每两个像素组成一像素单元,还包括与各像素单元连接的上面所述的像素电路。
[0051]这样,由于所述显示器包括与各像素单元连接的上面所述的像素电路,该显示器具有所述像素电路的优点,能够很好的提升画面显示品质。
[0052]较佳地,所述每一像素单元中的两个像素共用一条数据信号线。
[0053]这样,每一像素单元中的两个像素共用一条数据信号线,故两个像素可以省略一条数据信号线,数据信号线的排列方法简单易行。
[0054]较佳地,所述每一像素单元中的两个像素共用一条栅极控制信号线。
[0055]这样,每一像素单元中的两个像素共用一条栅极控制信号线,故两个像素可以省略一条栅极控制信号线,栅极控制信号线的排列方法简单易行。
【专利附图】

【附图说明】
[0056]图1为现有技术中的单个像素中的6T1C AMOLED像素补偿电路示意图;
[0057]图2为现有技术中的2个像素中的12T2C AMOLED像素补偿电路示意图;
[0058]图3为本实用新型实施例提供的10T2C AMOLED像素电路示意图;
[0059]图4为本实用新型实施例提供的10T2C AMOLED像素电路工作的时序图;
[0060]图5为本实用新型实施例提供的10T2C AMOLED像素电路在初始化工作阶段的简化电路图;
[0061]图6为本实用新型实施例提供的10T2C AMOLED像素电路在第一阈值补偿阶段的简化电路图;
[0062]图7为本实用新型实施例提供的10T2C AMOLED像素电路在第二阈值补偿阶段的简化电路图;
[0063]图8为本实用新型实施例提供的10T2C AMOLED像素电路在发光阶段的简化电路图;
[0064]图9为现有技术中的单个像素的排列示意图;
[0065]图10为本实用新型实施例提供的由任意两个像素组成的像素单元的一种水平排列示意图;
[0066]图11为本实用新型实施例提供的由任意两个像素组成的像素单元的另一种水平排列意图;[0067]图12为本实用新型实施例提供的由任意两个像素组成的像素单元的一种垂直排列示意图;
[0068]图13为本实用新型实施例提供的由任意两个像素组成的像素单元的另一种垂直排列示意图。
【具体实施方式】
[0069]本实用新型实施例提供了一种像素电路及显示器,用以减小像素电路尺寸,进而减小像素间距,提高单位面积内所拥有的像素数目,提升画面显示品质。
[0070]其中,本实用新型实施例提供的像素电路为有源矩阵发光二极管像素电路,由于有源矩阵发光二极管像素电路能够起到对像素的驱动模块进行补偿的作用,故本实用新型中有源矩阵发光二极管像素电路也可称为有源矩阵发光二极管像素补偿电路。
[0071]下面给出本实用新型实施例提供的技术方案的详细介绍。
[0072]如图3所示,本实用新型实施例提供的一种有源矩阵发光二极管像素电路,包括:第一像素子电路和第二像素子电路,以及与所述第一像素子电路和第二像素子电路连接的初始化模块31和数据电压写入模块32,
[0073]所述初始化模块31连接复位信号端(对应AMOLED像素补偿电路初始化控制信号Reset)和低电位端(对应AMOLED像素补偿电路初始化电压电平信号Vinit),用于在复位信号端输入的复位信号控制下对第一像素子电路和第二像素子电路进行初始化;
[0074]所述数据电压写入模块32连接数据电压(对应AMOLED像素电路数据信号Data)和门信号端(对应AMOLED像素电路栅极控制信号Gate),用于在门信号端输入的信号控制下先对第一像素子电路和第二像素子电路写入第一数据电压,并对所述第二像素子电路的驱动模块进行补偿,然后对第一像素子电路写入第二数据电压,并对第一像素子电路的驱动模块进行补偿。
[0075]在图3所示的电路中,为了区别导线间的交叉相连和不相连,将相连的交叉点以实心圆点表示,不相连的交叉点以空心圆点表示。
[0076]较佳地,所述第一像素子电路包括第一驱动模块331、第一发光模块341、第一阈值补偿模块351和第一发光控制模块361,
[0077]所述第一阈值补偿模块351连接初始化模块31,用于在初始化模块31输出的初始化信号控制下对第一阈值补偿模块351进行初始化;
[0078]所述第一阈值补偿模块351连接第一驱动模块331,用于对第一驱动模块331进行阈值电压补偿;
[0079]所述第一发光模块341连接第一驱动模块331和第一发光控制模块361,用于在第一驱动模块331和第一发光控制模块361作用下进行发光显不。
[0080]较佳地,所述第一阈值补偿模块351包括第一存储电容Cl和第四晶体管T4 ;所述第一驱动模块331包括第五晶体管T5 ;所述第一发光控制模块361包括第七晶体管T7和第九晶体管T9 ;所述第一发光模块341包括第一发光二极管OLEDl。
[0081]较佳地,所述第一存储电容Cl的一端与高电压电平信号线(对应高电压电平信号VDD)相连,另一端与第四晶体管T4的源极相连;
[0082]所述第四晶体管T4的栅极与门信号端(对应AMOLED像素电路栅极控制信号Gate )相连,所述第四晶体管T4的源极与所述初始化模块31相连,所述第四晶体管T4的漏极与所述第五晶体管T5的漏极相连;
[0083]所述第五晶体管T5的栅极与所述第四晶体管T4的源极相连,所述第五晶体管T5的源极与所述数据电压写入模块32相连;
[0084]所述第七晶体管T7的栅极与发光控制信号线(对应AMOLED像素电路发光控制信号EM)连接,所述第七晶体管T7的源极与高电压电平信号线(对应高电压电平信号VDD)相连,所述第七晶体管T7的漏极与第五晶体管T5的源极相连;
[0085]所述第九晶体管T9的栅极与发光控制信号线(对应AMOLED像素电路发光控制信号EM)连接,所述第九晶体管T9的源极与所述第五晶体管T5的漏极相连,所述第九晶体管T9的漏极与第一发光二极管OLEDl相连;
[0086]所述第一发光二极管OLEDl的阳极与第九晶体管T9的漏极相连,所述第一发光二极管OLEDl的阴极与低电压电平信号线(对应低电压电平信号VSS)相连。
[0087]较佳地,所述第二像素子电路包括第二驱动模块332、第二发光模块342、第二阈值补偿模块352和第二发光控制模块362,
[0088]所述第二阈值补偿模块352连接初始化模块31,用于在初始化模块31输出的初始化信号控制下对第二阈值补偿模块352进行初始化;
[0089]所述第二阈值补偿模块352连接第二驱动模块332,用于对第二驱动模块332进行阈值电压补偿;
[0090]所述第二发光模块342连接第二驱动模块332和第二发光控制模块362,用于在第二驱动模块332和第二发光控制模块362作用下进行发光显示。
[0091]较佳地,所述第二阈值补偿模块352包括第二存储电容C2和第二晶体管T2 ;所述第二驱动模块332包括第六晶体管T6 ;所述第二发光控制模块362包括第七晶体管T7和第十晶体管TlO ;所述第二发光模块342包括第二发光二极管0LED2。
[0092]较佳地,所述第二存储电容C2的一端与高电压电平信号线(对应高电压电平信号VDD)相连,另一端与第六晶体管T6的栅极相连;
[0093]所述第二晶体管T2的栅极与开关控制信号线(对应AMOLED像素电路开关控制信号SW)连接,所述第二晶体管T2的源极与所述第二存储电容C2相连,所述第二晶体管T2的漏极与所述初始化模块31相连;
[0094]所述第六晶体管T6的栅极与所述初始化模块31连接,所述第六晶体管T6的源极与所述数据电压写入模块32相连,所述第六晶体管T6的漏极与第二发光二极管0LED2相连;
[0095]所述第七晶体管T7的栅极与发光控制信号线(对应AMOLED像素电路发光控制信号EM)连接,所述第七晶体管T7的源极与高电压电平信号线(对应高电压电平信号VDD)相连,所述第七晶体管T7的漏极与第六晶体管T6的源极相连;
[0096]所述第十晶体管TlO的栅极与发光控制信号线(对应AMOLED像素电路发光控制信号EM)连接,所述第十晶体管TlO的源极与所述第六晶体管T6的漏极相连,所述第十晶体管TlO的漏极与第二发光二极管0LED2相连;
[0097]所述第二发光二极管0LED2的阳极与第十晶体管TlO的漏极相连,所述第二发光二极管0LED2的阴极与低电压电平信号线(对应低电压电平信号VSS)相连。[0098]其中,第七晶体管T7是第一发光控制模块361和第二发光控制模块362共用的开关晶体管,发光控制模块361和362既可以同时控制OLEDl和0LED2的发光,也可以分开控制OLEDl和0LED2的发光。
[0099]较佳地,所述初始化模块31包括第三晶体管T3和第八晶体管T8,其中,
[0100]所述第三晶体管T3的栅极与复位信号线(对应AMOLED像素电路初始化控制信号Reset)相连,所述第三晶体管T3的源极与第一像素子电路的第一阈值补偿模块351相连,所述第三晶体管T3的漏极与低电压电平信号线(对应AMOLED像素电路初始化电压电平信号Vinit)相连;
[0101]所述第八晶体管T8的栅极与复位信号线(对应AMOLED像素电路初始化控制信号Reset)相连,所述第八晶体管T8的源极与第二像素子电路的第二阈值补偿模块352相连,所述第八晶体管T8的漏极与低电压电平信号线(对应AMOLED像素电路初始化电压电平信号Vinit)相连。
[0102]较佳地,所述数据电压写入模块32包括第一晶体管Tl,所述第一晶体管Tl的栅极与门信号控制线(对应AMOLED像素电路栅极控制信号Gate)相连,所述第一晶体管Tl的源极与数据信号线(对应AMOLED像素电路数据信号Data)相连,所述第一晶体管Tl的漏极与第一像素子电路的第一驱动模块331和第二像素子电路的第二驱动模块332相连。
[0103]较佳地,所述数据电压写入模块32中输入的数据电压包括第一数据电压和第二数据电压,其中,第一数据电压用于驱动第二阈值补偿模块352对第二驱动模块332进行阈值电压补偿,第二数据电压用于驱动第一阈值补偿模块351对第一驱动模块331进行阈值电压补偿。
[0104]较佳地,所述第一发光二极管OLEDl和第二发光二极管0LED2均为有机发光二极管。
[0105]较佳地,所述晶体管T1、T2、T3、T4、T5、T6、T7、T8、T9和TlO均为P型薄膜晶体管。
[0106]下面结合图3-图8,具体说明本实用新型实施例提供的AMOLED像素补偿电路的工
作原理。
[0107]如图4所示,在I阶段,栅极控制信号Gate和发光控制信号EM为高电平;初始化控制信号Reset和开关控制信号SW为低电平,此时,图3中的第三晶体管T3、第二晶体管T2和第八晶体管T8打开,第一晶体管Tl、第四晶体管T4、第七晶体管T7、第九晶体管T9和第十晶体管TlO关闭,因此,图3的简化电路图如图5所示。由于存储电容Cl和C2分别存储上一帧画面输入的数据信号Data,此时2个电容全部连接在具有低电位的初始化电压电平信号Vinit上,存储电容Cl和C2均对初始化电压电平信号Vinit放电,放电到初始化电压 Vinit。
[0108]如图4所示,在II阶段,初始化控制信号Reset和发光控制信号EM为高电平;栅极控制信号Gate和开关控制信号SW为低电平,此时,图3中的第一晶体管Tl、第二晶体管T2和第四晶体管T4打开;第三晶体管T3、第八晶体管T8、第七晶体管T7、第九晶体管T9和第十晶体管TlO关闭,因此,图3的简化电路图如图6所示。数据电平信号Data输入第一电压值VI,此时第五晶体管T5相当于二极管,第一节点Pl的电压变为:V=V1-Vth (T5),其中,Vth (T5)为第五晶体管T5的阈值电压,并将电压值V存储在第一存储电容Cl和第二存储电容C2中。[0109]如图4所示,在III阶段,初始化控制信号Reset、开关控制信号SW和发光控制信号EM为高电平;栅极控制信号Gate为低电平,此时,图3中的第一晶体管Tl和第四晶体管T4打开;第二晶体管T2、第三晶体管T3、第八晶体管T8、第七晶体管T7、第九晶体管T9和第十晶体管TlO关闭,因此,图3的简化电路图如图7所示。数据电平信号Data输入第二电压值V2,此时第五晶体管T5相当于二极管,第一节点Pl的电压变为:V’=V2-Vth (T5),其中,Vth (T5)为第五晶体管T5的阈值电压,并将电压值V’存储在第一存储电容Cl中。
[0110]如图4所示,在IV阶段即发光阶段,初始化控制信号Reset、开关控制信号SW和栅极控制信号Gate为高电平;发光控制信号EM为低电平,此时,图3中的第七晶体管T7、第九晶体管T9和第十晶体管TlO打开,第一晶体管Tl、第二晶体管T2、第三晶体管T3、第四晶体管T4和第八晶体管T8关闭,因此,图3的简化电路图如图8所示。第五晶体管T5和第六晶体管T6为OLED的驱动晶体管,其对电流的控制方式如下:第五晶体管T5和第六晶体管T6的源极均与高电压电平信号VDD相连,流经第一发光二极管OLEDl的电流为:
[0111]Idl=备*[VDD- (V2-Vth (T5) )-Vth (T5)f = |*(VDD-V2)2
[0112]其中,k为预设常数,流经第二发光二极管0LED2的电流为:
[0113]Id2= * * [ VDD- (V1-Vth (T5))-Vth (T6)]2 = * * [ VDD-VI +Vth(TS)-Vth (T6)]",
[0114]其中,Vth (Τ6)为第六晶体管Τ6的阈值电压,设计中,第五晶体管Τ5和第六晶体管Τ6的参数完全相同,且放置在接近位置,可以近似认为Vth (T5)=Vth (T6),所以,
Id2=^*(VDD-Vl)2。 从上面的方程可以看出,流经第一发光二极管OLEDl的电流Idl和流
经第二发光二极管0LED2的电流Id2与第五晶体管T5的阈值电压Vth (T5)和第六晶体管T6的阈值电压Vth (T6)无关,因此可以起到补偿作用。
[0115]综上所述,本实用新型实施例提供的AMOLED像素电路包括10个薄膜晶体管和2个电容,即为10T2C AMOLED像素电路。
[0116]本实用新型实施例提供的一种显示器,包括多个像素、数据信号线以及栅极控制信号线,其中,每两个像素组成一像素单元,还包括与各像素单元连接的本实用新型实施例提供的10T2C AMOLED像素电路。
[0117]下面具体介绍包含2个像素的像素单元的排列方式:
[0118]现有技术中的单个像素的像素排列方式如图9所示,单个像素中的补偿电路为现有技术中的6T1C AMOLED像素补偿电路,如果将两个像素放到一起组成一个像素单元,则现有技术中的像素单元的补偿电路为现有技术中的12T2C AMOLED像素补偿电路。
[0119]本实用新型实施例提供的包含2个像素的像素单元的排列方式如图10-13所示,其中,水平方向排列的任一像素单元中的两个像素共用一条数据信号线Data(m),垂直方向排列的任一像素单元中的两个像素共用一条栅极控制信号线Gate(N),其中,水平方向排列的任一像素单元中的两个像素为水平方向上的任意两个像素,如:像素(Pixel)I与Pixel2或者Pixel2与Pixel3,像素单元中垂直方向排列的两个像素为垂直方向上的任意两个像素。
[0120]如图10和11所示,所述水平方向排列的任一像素单元中的两个像素共用一条数据信号线Data (m)包括:数据信号线Data (m)贯穿两个水平方向排列的Pixell和Pixel2,或数据信号线Data(m)位于两个水平方向排列的Pixell和Pixel2中的Pixell的侧方向,当然,本实用新型实施例中的数据信号线Data (m)不限于位于Pixell的侧方向,可以位于两个水平方向排列的像素中的任一像素的侧方向。
[0121]如图12和13所示,所述垂直方向排列的任一像素单元中的两个像素共用一条栅极控制信号线Gate (N)包括:栅极控制信号线Gate (N)贯穿垂直方向排列的任意两个像素组成的像素单元或栅极控制信号线Gate (N)位于垂直方向排列的任意两个像素组成的像素单元中的任一像素的侧方向。
[0122]综上所述,本实用新型实施例提供的技术方案中,所述AMOLED像素电路包括:第一像素子电路和第二像素子电路,以及与所述第一像素子电路和第二像素子电路连接的初始化模块和数据电压写入模块,所述初始化模块连接复位信号端和低电位端,用于在复位信号端输入的复位信号控制下对第一像素子电路和第二像素子电路进行初始化;所述数据电压写入模块连接数据电压和门信号端,用于在门信号端输入的信号控制下先对第一像素子电路和第二像素子电路写入第一数据电压,然后对第二像素子电路写入第二数据电压;第一像素子电路对第一像素的驱动模块进行补偿,第二像素子电路对第二像素的驱动模块进行补偿,所述由AMOLED像素电路能够减小像素补偿电路尺寸,进而减小像素间距,提高单位面积内所拥有的像素数目,提升画面显示品质。
[0123]显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包含这些改动和变型在内。
【权利要求】
1.一种像素电路,其特征在于,包括:第一像素子电路和第二像素子电路,以及与所述第一像素子电路和第二像素子电路连接的初始化模块和数据电压写入模块,
所述初始化模块连接复位信号端和低电位端,用于在复位信号端输入的复位信号控制下对第一像素子电路和第二像素子电路进行初始化; 所述数据电压写入模块连接数据电压和门信号端,用于在门信号端输入的信号控制下先对第一像素子电路和第二像素子电路写入第一数据电压,并对所述第二像素子电路的驱动模块进行补偿,然后对第一像素子电路写入第二数据电压,并对第一像素子电路的驱动模块进行补偿。
2.根据权利要求1所述的电路,其特征在于,所述第一像素子电路包括第一驱动模块、第一发光模块、第一阈值补偿模块和第一发光控制模块, 所述第一阈值补偿模块连接初始化模块,用于在初始化模块输出的初始化信号控制下对第一阈值补偿模块进行初始化; 所述第一阈值补偿模块连接第一驱动模块,用于对第一驱动模块进行阈值电压补偿;所述第一发光模块连接第一驱动模块和第一发光控制模块,用于在第一驱动模块和第一发光控制模块作用下进行发光显示。
3.根据权利要求2所述的电路,其特征在于,所述第一阈值补偿模块包括第一存储电容和第四晶体管;所述第一驱动模块包括第五晶体管;所述第一发光控制模块包括第七晶体管和第九晶体管;所述第一发光模块包括第一发光二极管。
4.根据权利要求3所述的电路,其特征在于,所述第一存储电容的一端与高电压电平信号线相连,另一端与第四晶体管的源极相连; 所述第四晶体管的栅极与门信号端相连,所述第四晶体管的源极与所述初始化模块相连,所述第四晶体管的漏极与所述第五晶体管的漏极相连; 所述第五晶体管的栅极与所述第四晶体管的源极相连,所述第五晶体管的源极与所述数据电压写入模块相连; 所述第七晶体管的栅极与发光控制信号线连接,所述第七晶体管的源极与高电压电平信号线相连,所述第七晶体管的漏极与第五晶体管的源极相连; 所述第九晶体管的栅极与发光控制信号线连接,所述第九晶体管的源极与所述第五晶体管的漏极相连,所述第九晶体管的漏极与第一发光二极管相连; 所述第一发光二极管的阳极与第九晶体管的漏极相连,所述第一发光二极管的阴极与低电压电平信号线相连。
5.根据权利要求4所述的电路,其特征在于,所述第二像素子电路包括第二驱动模块、第二发光模块、第二阈值补偿模块和第二发光控制模块, 所述第二阈值补偿模块连接初始化模块,用于在初始化模块输出的初始化信号控制下对第二阈值补偿模块进行初始化; 所述第二阈值补偿模块连接第二驱动模块,用于对第二驱动模块进行阈值电压补偿;所述第二发光模块连接第二驱动模块和第二发光控制模块,用于在第二驱动模块和第二发光控制模块作用下进行发光显示。
6.根据权利要求5所述的电路,其特征在于,所述第二阈值补偿模块包括第二存储电容和第二晶体管;所述第二驱动模块包括第六晶体管;所述第二发光控制模块包括第七晶体管和第十晶体管;所述第二发光模块包括第二发光二极管。
7.根据权利要求6所述的电路,其特征在于,所述第二存储电容的一端与高电压电平信号线相连,另一端与第六晶体管的栅极相连; 所述第二晶体管的栅极与开关控制信号线连接,所述第二晶体管的源极与所述第二存储电容相连,所述第二晶体管的漏极与所述初始化模块相连; 所述第六晶体管的栅极与所述初始化模块连接,所述第六晶体管的源极与所述数据电压写入模块相连,所述第六晶体管的漏极与第二发光二极管相连; 所述第七晶体管的栅极与发光控制信号线连接,所述第七晶体管的源极与高电压电平信号线相连,所述第七晶体管的漏极与第六晶体管的源极相连; 所述第十晶体管的栅极与发光控制信号线连接,所述第十晶体管的源极与所述第六晶体管的漏极相连,所述第十晶体管的漏极与第二发光二极管相连; 所述第二发光二极管的阳极与第十晶体管的漏极相连,所述第二发光二极管的阴极与低电压电平信号线相连。
8.根据权利要求7所述的电路,其特征在于,所述初始化模块包括第三晶体管和第八晶体管,其中, 所述第三晶体管的栅极与复位信号线相连,所述第三晶体管的源极与第一像素子电路的第一阈值补偿模块相连,所述第三晶体管的漏极与低电压电平信号线相连; 所述第八晶体管的栅极与复位信号线相连,所述第八晶体管的源极与第二像素子电路的第二阈值补偿模块相连,所述第八晶体管的漏极与低电压电平信号线相连。
9.根据权利要求8所述的电路,其特征在于,所述数据电压写入模块包括第一晶体管,所述第一晶体管的栅极与门信`号控制线相连,所述第一晶体管的源极与数据信号线相连,所述第一晶体管的漏极与第一像素子电路的第一驱动模块和第二像素子电路的第二驱动模块相连。
10.根据权利要求9所述的电路,其特征在于,所述数据电压写入模块中输入的数据电压包括第一数据电压和第二数据电压,其中,第一数据电压用于驱动第二阈值补偿模块对第二驱动模块进行阈值电压补偿,第二数据电压用于驱动第一阈值补偿模块对第一驱动模块进行阈值电压补偿。
11.根据权利要求7所述的电路,其特征在于,所述第一发光二极管和第二发光二极管均为有机发光二极管。
12.根据权利要求3-11任一权项所述的电路,其特征在于,所述晶体管均为P型薄膜晶体管。
13.—种显示器,包括多个像素、数据信号线以及栅极控制信号线,其特征在于,每两个像素组成一像素单元,还包括与各像素单元连接的权利要求1-12任一权项所述的像素电路。
14.根据权利要求13所述的显示器,其特征在于,所述每一像素单元中的两个像素共用一条数据信号线。
15.根据权利要求13或14所述的显示器,其特征在于,所述每一像素单元中的两个像素共用一条栅极控制信号线。
【文档编号】H01L27/32GK203480807SQ201320554853
【公开日】2014年3月12日 申请日期:2013年9月6日 优先权日:2013年9月6日
【发明者】陈俊生 申请人:京东方科技集团股份有限公司, 鄂尔多斯市源盛光电有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1