一种核心电路模块端口的安全布局新方法

文档序号:7046037阅读:156来源:国知局
一种核心电路模块端口的安全布局新方法
【专利摘要】本发明涉及有关防失控电路中核心电路模块端口的安全布局方法,本方法可以简单地解决核心电路模块相邻端口(引脚)之间发生短路故障时引起失控的技术问题,所采取的安全布局方法是:对核心电路模块各端口位置进行科学合理地排列布置。本方法虽然简单,但防止端口短路失控的效果特好,进一步完善了核心电路模块原有的防失控功能和性能,使系统电路具有全面防失控能力。因此,本发明具有重要的实用价值。
【专利说明】—种核心电路模块端口的安全布局新方法
【技术领域】
[0001]本发明涉及一种核心电路模块端口的排列布局方法,特别涉及有关防失控电路中核心电路模块端口的安全布局新方法。本方法可以防止有关核心电路模块相邻端口之间发生短路故障时引起的失控(控制电路该断电时而不能断电称为失控),本方法虽然简单,但防止核心电路短路失控的效果特好,具有重要的实用价值,用途广泛。
【背景技术】
[0002]目前,有关防止异常故障失控的控温或计时电路或安全控制电路、以及本人申请的有关防失控的专利申请,虽然可以防止输入端对电源正极/负极短路引起的失控,也可以防止输入/输出端开路失控和电源开路失控,但对这些电路的核心电路模块(IC)相邻端口之间发生的短路故障引起的失控,未给予足够重视,更未采取可靠有效的防护措施。
[0003]为便于本发明方便、准确陈述,先针对有关防失控电路的核心电路模块各端口(接口 /引脚)的符号和名称,进行统一规范定义,详见下表:
[0004]
【权利要求】
1.一种核心电路模块端口的安全布局新方法,其第I种安全布局新方法的特征在于:将核心电路模块(IC)的信号检测输入端口(Vi)与中控托底输出端口(Vq)与中限设置输入端口(Vm)与电源负极输入端口(V—)与托底保护输入端口(')与第②单元超限安控输出端口(VJ与第①单元超限安控输出端口(Vca)与电源正极输入端口(V+)再与信号检测输入端口(Vi)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上I至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相 关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
2.—种核心电路模块端口的安全布局新方法,其第2种安全布局新方法的特征在于:将核心电路模块(IC)的信号检测输入端口(Vi)与底限设置输入端口(Vd)或失底锁控输出端口(Ve)与失底锁控输出端口 OO或底限设置输入端口(Vd)与电源负极输入端口(V—)与基限设置输入端口(Vz)与第②单元反控通锁输出端口(VJ与第①单元正控通锁输出端口(V01)与电源正极输入端口(V+)再与信号检测输入端口(Vi)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上I至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
3.—种核心电路模块端口的安全布局新方法,其第3种安全布局新方法的特征在于:将核心电路模块(IC)的第②单元失底锁控输出端口(VJ或第①单元失底锁控输出端口(Vel)与第②单元反控通锁输出端口(VJ或第①单元正控通锁输出端口(VJ与基限设置输入端口(Vz)或信号检测输入端口(Vi)与电源负极输入端口(V—)与第①单元失底锁控输出端口(VJ或第②单元失底锁控输出端口(VJ与第①单元正控通锁输出端口(VJ或第②单元反控通锁输出端口(VJ与信号检测输入端口(Vi)或基限设置输入端口(Vz)与电源正极输入端口(V+)再与第②单元失底锁控输出端口(VJ或第①单元失底锁控输出端口(Vel)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上I至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
4.一种核心电路模块端口的安全布局新方法,其第4种安全布局新方法的特征在于:将核心电路模块(IC)的电源正极输入端口(V+)与第①单元失底锁控输出端口(VJ或第①单元信号检测输入端口(Vil)与第②单元失底监控输出端口 OU或第②单元信号检测输入端口(Vi2)与电源负极输入端口(V—)与中限设置输入端口(Vm)或基限置位输入端口(Vz)与第②单元超限安控输出端口(VJ或第②单元反控通锁输出端口(VJ与第①单元超限安控输出端口(Vca)或第①单元正控通锁输出端口(VJ与信号检测输入端口(Vi)或失底锁控输出端口 (O再与电源正极输入端口(V+)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上I至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
5.—种核心电路模块端口的安全布局新方法,其第5种安全布局新方法的特征在于:将核心电路模块(IC)的信号检测输入端口(Vi)与底限设置输入端口(Vd)或第①单元失底锁控输出端口(VJ与基限设置输入端口(Vz)或第②单元失底监控输出端口(Ve2)与电源负极输入端口(V—)与失底锁控输出端口(Ve)或基限设置输入端口(Vz)与第②单元反控通锁输出端口(VJ与第①单元正控通锁输出端口(Vtjl)与电源正极输入端口(V+)再与信号检测输入端口(Vi)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上I至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
6.—种核心电路模块端口的安全布局新方法,其第6种安全布局新方法的特征在于:将核心电路模块(IC)的第②单元信号检测输入端口(Vi2)与第②单元失底监控输出端口(Ve2)或第②单元基限设置输入端口(Vz2)与第②单元反控通锁输出端口(VJ与电源负极输入端口(V—)与第①单元信号检测输入端口(Vil)与第①单元失底锁控输出端口(VJ或第①单元基限设置输入端口(Vzl)与第①单元正控通锁输出端口与(VJ与电源正极输入端口(V+)再与第②单元信号检测输入端口(Vi2)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电 路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上I至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
7.—种核心电路模块端口的安全布局新方法,其第7种安全布局新方法的特征在于:将核心电路模块(IC)的第①单元失底锁控输出端口(VJ或第①单元信号检测输入端口(Vil)与第①单元信号检测输入端口(Vil)或第①单元失底锁控输出端口(VJ与第②单元信号检测输入端口(Vi2)或第②单元失底监控输出端口(Ve2)与第②单元失底监控输出端口(Ve2)或第②单元信号检测输入端口(Vi2)与电源负极输入端口(V—)与第②单元反控通锁输出端口(VJ与第①单元正控通锁输出端口(VJ与电源正极输入端口(V+)再与第①单元失底锁控输出端口(VJ或第①单元信号检测输入端口(Vil)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上I至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
8.—种核心电路模块端口的安全布局新方法,其第8种安全布局新方法的特征在于:将核心电路模块(IC)的第①单元基限设置输入端口(Vzl)或第①单元信号检测输入端口(Vil)与第①单元信号检测输入端口(Vil)或第①单元基限设置输入端口(Vzl)与第②单元信号检测输入端口(Vi2)或第②单元基限设置输入端口(Vz2)与第②单元基限设置输入端口(Vz2)或第②单元信号检测输入端口(Vi2)与电源负极输入端口(V—)与第②单元反控通锁输出端口(VJ与第①单元正控通锁输出端口(VJ与电源正极输入端口(V+)再与第①单元基限设置输入端口(Vzl)或第①单元信号检测输入端口(Vil)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上1至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
9.一种核心电路模块端口的安全布局新方法,其第8种安全布局新方法的特征在于:将核心电路模块(IC)的失底锁控输出端口(Ve)或第①单元信号检测输入端口(Vil)与第①单元信号检测输入端口(Vil)或失底锁控输出端口(Ve)与第②单元信号检测输入端口(Vi2)或基限设置输入端口(Vz)与基限设置输入端口(Vz)或第②单元信号检测输入端口(Vi2)与电源负极输入端口(V—)与第②单元反控通锁输出端口(VJ与第①单元正控通锁输出端口(V01)与电源正极输入端口(V+)再与失底锁控输出端口(Ve)或第①单元信号检测输入端口(Vil)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上I至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
10.一种核心电路模块端口的安全布局新方法,其第8种安全布局新方法的特征在于:将核心电路模块(IC)的电源正极输入端口(V+)与第①单元信号检测输入端口(Vil)或第②单元基限设置输入端口(Vi2)与第②单元信号检测输入端口(Vi2)或第①单元基限设置输入端口(Vzl)与电源负极输入端口(V—)与第②单元基限设置输入端口(Vz2)或第②单元信号检测输入端口(Vi2)与第②单元反控通锁输出端口(VJ与第①单元正控通锁输出端口(V01)与第①单元基限设置输入端口(Vzl)或第①单元信号检测输入端口(Vil)再与电源正极输入端口(V+)相邻相对顺序排列在圆形、或方形、或双列形、或单列形的核心电路封装模块上,而且每个端口都可以排列在核心电路封装模块(IC)上I至8号引脚(接口 /端口)的任意位置,按相邻相对顺序排列布局方法,可有8样不同排位形式;所述的核心电路模块是与防失控电路相关或功能等效的核心电路,也可以是由各种通用/专用电路、或模拟和数字电路、或单片机电路仿制的防失控电路。
【文档编号】H01L23/48GK103956348SQ201410137945
【公开日】2014年7月30日 申请日期:2014年4月1日 优先权日:2013年4月16日
【发明者】刘圣平 申请人:刘圣平
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1