M.2NVMe储存装置转接板的制作方法

文档序号:12192203阅读:492来源:国知局
M.2 NVMe储存装置转接板的制作方法

本实用新型提供一种M.2 NVMe储存装置转接板。



背景技术:

现今个人电脑的主机板上设有PCI-E(Peripheral Component Interconnect Express)连接器。PCI-E多层协定的规范是为了提升电脑内部总线的传输速度。因此,PCI-E连接器适用于传输高品质的影音信号。此外,已知的M.2(Next Generation Form Factor,NGFF)固态硬盘采用PCI-E NVMe接口,其传输速度快、体积小又省电,已经普及的使用于笔记型电脑、平板及主机板内。如要将M.2 NVMe储存装置应用在其他地方,往往需要通过转接板来搭配使用。

然而,对于转接板上的连接器来说,在设计电路板上导线的走线时,因为有双排焊点,内排的线路一般会在电路板上设置导孔并延长走线,借以将连接器的接脚通过导孔而电性连接至电路板的另一面,并在适当的位置再透过另一导孔而电性连接至焊点所在的一面。因此,当信号传输速率越高时,导孔及延长的走线对信号传输的影响就会越明显。此外,延长的走线会使信号衰减,而导孔会影响信号的阻抗,也会对信号的品质产生影响。因此,如何减少导孔及缩短走线以确保信号传输的品质,是本领域所属技术人员所面对的问题。



技术实现要素:

有鉴于此,本实用新型的一目的在于提出一种M.2 NVMe储存装置转接板。M.2 NVMe储存装置转接板包含电路板、连接器、多个第一排焊点、多个第二排焊点、M.2母插槽以及多个导线。电路板具有一表面。连接器设置于表面上,且具有多个第一排接脚及多个第二排接脚。第一排接脚与第二排接脚于一方向上并排。第一排焊点设置于表面上,且分别电性连接于第一排接脚。第二排焊点设置于表面上,且分别电性连接第二排接脚。第二排焊点中的两相邻者之间具有让位空间,且第二排接脚于表面上的投影是位于让位空间外。M.2 母插槽设置于表面上。导线设置于表面上。每一导线经由对应的让位空间电性连接M.2母插槽与对应的第一排焊点。

本实用新型提供一种M.2 NVMe储存装置转接板,其特点在于,前述的让位空间所相邻的两第二排焊点中的至少一者的宽度,是小于其他第二排焊点的宽度。

本实用新型提供一种M.2 NVMe储存装置转接板,其特点在于,前述的两第二排焊点所分别电性连接连接器的部分第二排接脚的接脚代号为S1及S3、S3及S4、S4及S6、P2及P5、P6及P7、P7及P9、P9及P11或P11及P13。

本实用新型提供一种M.2 NVMe储存装置转接板,其特点在于,前述的接脚代号为S1、S3、S4、S6、P2以及P11的第二排接脚所分别对应的部分第二排焊点的宽度实质上是0.4mm。

本实用新型提供一种M.2 NVMe储存装置转接板,其特点在于,前述的接脚代号为P6的第二排接脚所对应的第二排焊点中的一者的宽度实质上是0.3mm。

本实用新型提供一种M.2 NVMe储存装置转接板,其特点在于,前述的其他第二排焊点分别对应连接器的接脚代号为S7、P1、P5、P7、P9、P13、P14以及P 15的第二排接脚。

本实用新型提供一种M.2 NVMe储存装置转接板,其特点在于,前述的接脚代号为S7、P1、P5、P7、P9、P13、P 14以及P15的第二排接脚所分别对应的部分第二排焊点的宽度实质上是0.6mm。

综上所述,本实用新型的M.2 NVMe储存装置转接板包含电路板、连接器、多个第一排焊点、多个第二排焊点、M.2母插槽以及多个导线。此外,本实用新型的M.2 NVMe储存装置转接板可通过在电路板上设置让位空间、不设置部分的第二排焊点或移除部分的第二排焊点,而不需于电路板上设置导孔来对连接器的第一排接脚进行走线的设计。再者,可通过调整于电路板上第二排焊点的宽度来形成让位空间,因而让导线通过位于电路板的表面的让位空间,从而也不需于电路板上设置导孔,并可缩短连接器的第一排接脚走线的设计。因此,本实施方式的M.2 NVMe储存装置转接板具有较小的信号阻抗及较好的信号品质。

附图说明

为让本实用新型的上述和其他目的、特征、优点与实施例能更明显易懂,所附附图的说明如下:

图1绘示根据本实用新型一实施方式的M.2 NVMe储存装置转接板的立体图;

图2绘示根据本实用新型一实施方式的M.2 NVMe储存装置转接板的上视图;

图3绘示根据本实用新型一实施方式的M.2 NVMe储存装置转接板中SFF-8639连接器移除部分接脚后的下视图;

图4绘示根据本实用新型一实施方式的M.2 NVMe储存装置转接板中SFF-8639连接器移除部分接脚后的另一下视图;

图5绘示根据本实用新型一实施方式的M.2 NVMe储存装置转接板的电连接示意图。

具体实施方式

以下将以附图揭露本实用新型的多个实施方式,为明确说明起见,许多实务上的细节将在以下叙述中一并说明。然而,应了解到,这些实务上的细节不应用以限制本实用新型。也就是说,在本实用新型部分实施方式中,这些实务上的细节是非必要的。此外,为简化附图起见,一些已知惯用的结构与元件在附图中将以简单示意的方式绘示。

关于本文中所使用的用词“实质上(substantially)”、“大约(around)”、“约(about)”或“近乎(approximately)”应大体上意味在给定值或范围的百分之二十以内,较佳是在百分之十以内,而更佳地则是百分之五以内。文中若无明确说明,其所提及的数值皆视作为近似值,即如“实质上”、“大约”、“约”或“近乎”所表示的误差或范围。

图1及图2分别绘示根据本实用新型一实施方式的M.2 NVMe储存装置转接板1的立体图以及上视图,其中为了绘示位于电路板10上的第一排焊点14及第二排焊点16,因此于图2中省略绘示连接器12的接脚。本实施方式的连接器12是通过SFF-8639连接器移除部分接脚所得到的。图3绘示根据本实 用新型一实施方式的M.2 NVMe储存装置转接板1中连接器12的一下视图。如图所示,于本实施方式中,M.2 NVMe储存装置转接板1包含电路板10、连接器12、多个第一排焊点14、多个第二排焊点16、M.2母插槽19以及多个导线17。以下将详细介绍本实施方式各元件的结构、功能以及各元件之间的连接关系。

具体来说,如图1及图2所示,电路板10具有表面10a。连接器12设置于电路板10的表面10a上,且具有座体120、多个第一排接脚122及多个第二排接脚124a(见图3)。第一排接脚122及第二排接脚124a是设置于座体120上。进一步来说,如图3所示,第一排接脚122与第二排接脚124a分别排列于方向X上,且第一排接脚122与第二排接脚124a于方向Y上并排。

请参照图3、图4及图5。图3及图4分别绘示根据本实用新型一实施方式的M.2 NVMe储存装置转接板中SFF-8639连接器移除部分接脚的下视图。图5绘示根据本实用新型一实施方式的M.2 NVMe储存装置转接板1的电连接示意图。第一排焊点14设置于电路板10的表面10a上,且分别电性连接于连接器12的第一排接脚122(请同时见图3及图5)。第二排焊点16设置于电路板10的表面10a上,且是分别电性连接连接器12的第二排接脚124a。

请参照图3及图4。图3所示的连接器12的第一排接脚122的接脚代号于图4中是由左至右依序标示为E7-E16、S8-S28以及E17-E25。然而,为了附图的简洁,于图4中省略标示接脚代号为E8-E15、S9-S27以及E18-E24的第一排接脚122。此外,对于SFF-8639连接器来说,其第二排接脚的接脚代号由左至右对应于本实用新型图4中第二排接脚124a可依序标示为S1-S7、E1-E6以及P1-P15。然而,本实用新型的连接器12是移除SFF-8639连接器的部分接脚而得到的,且所移除SFF-8639连接器的接脚的代号为S2、S5、P3、P4、P8、P10及P12。因此,图3所示的连接器12的第二排接脚124a的接脚代号于图4中是由左至右依序标示为S1、S3、S4、S6、S7、E1-E6、P1、P2、P5-P7、P9、P11以及P13-P15。然而,为了附图的简洁,于图4中省略标示接脚代号为S3、S4、S6、E2-E5、P2、P5-P7、P9、P11、P13以及P14的第二排接脚124a。

请参照图3及图5。图3所示的连接器12的第一排接脚122正对于电路板10的表面10a上的第一排焊点14的焊点代号于图5中是由左至右依序标示 为E’25-E’17、S’28-S’8以及E’16-E’7。然而,为了附图的简洁,于图5中省略标示焊点代号为E’24-E’18、S’27-S’9以及E’15-E’8的第一排焊点14。同样地,图3所示的连接器12的第二排接脚124a正对于电路板10的表面10a上的第二排焊点16的焊点代号于图5中是由左至右依序标示为P’15、P’14、P’13、P’11、P’9、P’7、P’6、P’5、P’2、P’1、E6’-E’1、S’6、S’4、S’3以及S’1。然而,为了附图的简洁,于图5中标示焊点代号为E’5-E’2的第二排焊点16。

进一步来说,连接器12的第二排接脚124a是移除SFF-8639连接器的部分接脚而得到的。亦即,连接器12未移除的接脚,即第二排接脚124a,正对于第二排焊点16。SFF-8639连接器所移除的接脚代号S2、S5、P3、P4、P8、P10及P12的接脚在移除之前原本正对于电路板10的表面10a上位置并未设置焊点。因此,让位空间18可由不设置焊点的位置以及相邻此位置的两个第二排焊点16所定义出。也就是说,第二排接脚124a于表面10a上的投影是位于让位空间18外。

举例来说,请参照图4及图5。如图所示,于本实施方式中,相邻于让位空间18的两个第二排焊点16所分别电性连接连接器12的部分第二排接脚124a的接脚代号为S1及S3、S3及S4、S4及S6、P2及P5、P6及P7、P7及P9、P9及P11或P11及P13。也就是说,如图5所示,两个焊点代号S’1与S’3之间可定义出让位空间18。进一步而言,焊点代号为S’3与S’4的第二排焊点16之间、焊点代号为S’4与S’6的第二排焊点16之间、焊点代号为P’2与P’5的第二排焊点16之间、焊点代号为P’6与P’7的第二排焊点16之间、焊点代号为P’7与P’9的第二排焊点16之间、焊点代号为P’9与P’11的第二排焊点16之间以及焊点代号为P’11与P’13的第二排焊点16之间也可定义出让位空间18。

值得注意的是,前述于电路板10的表面10a上所省略的焊点的设置仅为示例,其并非用以限制本实用新型。举例来说,在其他的实施方式中,于电路板10的表面10a上可省略设置其他位置的焊点,例如可省略焊点代号为S’7、P’1、P’14、P’15等第二排焊点16,但本实用新型不以此配置为限。

请再参照图5。如图所示,于本实施方式中,M.2母插槽19是设置于电路板10的表面10a上。导线17设置于电路板10的表面10a上。每一导线17经由其所对应的让位空间18而电性连接M.2母插槽19与对应的第一排焊点 14。举例来说,本实施方式的导线17可经由焊点代号为S’1及S’3的第二排焊点16所定义的让位空间18,而电性连接M.2母插槽19与其所对应的第一排焊点14。应了解到,本领域具有通常知识者,当可视实际需要,在不脱离本实用新型的精神和范围下,做适度的修改或替代,只要于两个第二排焊点16之间可定义出让位空间18,并可让导线17通过此让位空间18。

一般来说,在设计电路板上导线的走线时,对于SFF-8639连接器来说,其所对应位于电路板上的第二排焊点会对位于同一面上的第一排焊点造成走线的阻碍。因此,一般会在第一排焊点所在的位置设置导孔,将SFF-8639的第一排接脚通过导孔电性连接至电路板的另一面,并在适当的位置再透过另一导孔电性连接至焊点所在的一面。也就是说,对于SFF-8639连接器的一个第一排接脚来说,其所对应的一条导线于电路板上至少会造成两个导孔并延长所设计走线的长度。

然而,位于电路板上的导孔是阻抗的不连续点。因此当信号传输速率越高时,导孔及走线的长度对信号传输的影响就会越明显。此外,导孔除了对信号的阻抗产生影响外,导孔还会对信号的品质产生影响。

为了解决前述问题,于本实施方式中,由于M.2 NVMe储存装置转接板1可通过在电路板10上设置让位空间18、不设置部分的第二排焊点16或移除部分的第二排焊点16,而不需于电路板10上设置导孔并缩短连接器12的第一排接脚122走线的设计长度。因此,本实施方式的M.2 NVMe储存装置转接板1具有较小的信号阻抗及较好的信号品质。于其他实施方式中,其他连接器亦可利用本案为基础,进一步设计或修饰其他制程及结构。

请参照图4及图5。如图所示,于本实施方式中,让位空间18所相邻的两个第二排焊点16中的至少一者的宽度,是小于其他第二排焊点16的宽度。举例来说,于本实施方式中,接脚代号为S1、S3、S4、S6、P2以及P11的第二排接脚124a所分别对应的部分第二排焊点16的宽度实质上是0.4mm。也就是说,焊点代号为S’1、S’3、S’4、S’6、P’2以及P’11的第二排焊点16的宽度实质上是0.4mm。

相对地,其他第二排焊点16分别对应连接器122的接脚代号为S7、P1、P5、P7、P9、P13、P 14以及P 15的第二排接脚124a。进一步来说,其他第二排焊点16的焊点代号为S’7、P’1、P’5、P’7、P’9、P’13、P’14以及P’15, 且其宽度实质上是0.6mm。

如图5所示,于电路板上的让位空间18所相邻的两个第二排焊点16中的至少一者,例如,焊点代号为S’1、S’3、S’4、S’6、P’2以及P’11的第二排焊点16的宽度实质上是0.4mm。相对地,于电路板上的其他焊点代号为S’7、P’1、P’5、P’7、P’9、P’13、P’14以及P’15的第二排焊点16的宽度实质上,是0.6mm,且其宽度是大于电路板10上的让位空间18所相邻的两个第二排焊点16中的至少一者。

于一些实施方式中,让位空间18所相邻的两个第二排焊点16中的至少一者的宽度,是具有可让导线17通过的宽度即可,并使得导线17可电性隔离于第二排焊点16。举例来说,于本实施方式中,接脚代号为P6的第二排接脚124a所对应的第二排焊点16中的一者,即焊点代号为P’6的第二排焊点16的宽度实质上是0.3mm,而本实用新型的焊点的宽度为示例,其并非用以限制本实用新型。借此,可通过调整于电路板10上第二排焊点16的宽度来形成让位空间18,因而让导线17通过位于电路板的表面10a的让位空间18,从而不需于电路板10上设置导孔并缩短连接器12的第一排接脚122进行走线的设计长度。因此,本实施方式的M.2 NVMe储存装置转接板1具有较小的信号阻抗及较好的信号品质。于其他实施方式中,其他连接器亦可利用本案为基础,进一步设计或修饰其对应焊点的制程及结构。

于本实施例中,连接器12的第一排接脚122及第二排接脚124a是共具有61个接脚。此外,连接器是12的61个接脚可重新定义传输的信号,但本实用新型不以此为限。请参考下表一所整理的接脚定义以及图4所绘示包含61个接脚的连接器12的下视图。应了解到,本领域具有通常知识者,当可视实际需要,在不脱离本实用新型的精神和范围下,做适度的修改或替代,只要连接器12可符合对应的M.2连接器的通讯标准。

表一、本实用新型的连接器的不同接脚的功用定义及其于电路板10的表面10a上所对应的焊点代号

由以上对于本实用新型的具体实施方式的详述,可以明显地看出,本实用新型的M.2 NVMe储存装置转接板可通过在电路板上设置让位空间、不设置部分的第二排焊点或移除部分的第二排焊点,也可通过调整于电路板上第二排焊点的宽度来形成让位空间,因而让导线通过位于电路板的表面的让位空间,从而也不需于电路板上设置导孔并缩短连接器的第一排接脚进行走线的设计长度。因此,本实施方式的M.2 NVMe储存装置转接板具有较小的信号阻抗及较好的信号品质。

虽然本实用新型实施方式已以实施例揭露如上,然其并非用以限定本实用新型,任何熟悉此技艺者,在不脱离本实用新型的精神和范围内,当可作各种的更动与润饰,因此本实用新型的保护范围当视所附的权利要求书所界定的范围为准。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1