一种存储结构的制作方法

文档序号:8382487阅读:372来源:国知局
一种存储结构的制作方法
【技术领域】
[0001]本发明涉及3D存储器制造领域,尤其涉及一种应用于3D NAND存储器的存储结构。
【背景技术】
[0002]现有3D NAND的STRING结构包括上选择管、下选择管和存储管,其中,存储管由多晶硅、ONO/HIGH K介质膜和金属(包括W,TIN/W)构成。
[0003]在这样的结构中,由于存储管由氧化硅-氮化硅-高K氧化膜堆叠形成单元的介质膜,而作为器件沟道的硅是在氧化硅和氮化硅界面上形成的,只能形成多晶硅,多晶硅通道的阻力高、流动性低,影响了电子沿器件沟道的迀移率,且使整个器件的均一性也受到影响。
[0004]故需要一种更加稳定和可靠的3D NAND存储器的存储结构,能满足高速电子迀移率的需求,且制作工艺简单,器件结构更加完善。

【发明内容】

[0005]为解决上述技术问题,本发明提供一种存储结构及其制作方法,应用于3D NAND存储器中。在硅衬底上交替沉积形成多层的氧化硅膜-氮化硅膜后,刻蚀氧化硅膜-氮化硅膜形成垂直环状沟槽,之后在垂直环状沟槽的侧壁沉积中间介质层,或不沉积中间介质层;接着利用选择性外延工艺,于硅衬底暴露的环状开口向上外延生长形成单晶硅;后续再刻蚀上述氮化硅膜形成字线沟槽,并于所述字线沟槽中沉积存储单元介质膜和控制栅膜,与所述存储单元介质膜和控制栅膜接触的单晶娃则与所述存储单元介质膜和控制栅膜一起构成存储单元,靠近所述存储单元界面的很薄的单晶硅(一般小于100埃)就成为存储单元的单晶硅垂直沟道。利用单晶硅垂直沟道取代现有的多晶硅垂直沟道,提高了电子在沟道中的迀移率,改善了存储器件的性能和可靠性。同时,利用该结构,刻蚀形成垂直沟槽后可以不再进行中间介质层的填充,简化了工艺流程。
[0006]本发明解决上述技术问题所采用的技术方案为:
[0007]提供一种存储结构,应用于3D NAND存储器中,所述存储结构包括:
[0008]单晶硅衬底;
[0009]多层交替氧化硅膜-氮化硅膜,覆盖所述硅衬底的上表面;
[0010]垂直沟槽,从所述多层交替氧化硅膜-氮化硅膜的上表面贯穿至所述单晶硅衬底的上表面;
[0011 ] 单晶硅垂直沟道,填充在所述垂直沟槽中。
[0012]优选的,所述多层交替氧化硅膜-氮化硅膜的底层和顶层均为氧化硅膜。
[0013]优选的,上述存储结构还包括:中间介质层,覆盖在所述垂直沟槽侧壁上;
[0014]其中,所述中间介质层包括阻挡氧化膜和/或电荷存储氮化硅膜和/或隧穿氧化膜。
[0015]优选的,所述垂直沟槽的开口形状为环状结构;所述环状结构为圆形或方形的环状结构;
[0016]其中,所述环状结构可为闭合或非闭合的环状结构。
[0017]本发明还提供一种存储结构的制备方法,应用于3D NAND存储器的制备工艺中,所述方法包括:
[0018]提供一单晶娃衬底;
[0019]于所述单晶硅衬底的上表面制备多层交替氧化硅膜-氮化硅膜;
[0020]通过光刻部分刻蚀所述多层交替氧化硅膜-氮化硅膜,至所述单晶硅衬底的上表面,以形成垂直沟槽;
[0021]采用选择性外延工艺,于所述垂直沟槽底部暴露出的所述单晶硅衬底向上外延生长单晶硅,以于该单晶硅中形成单晶硅垂直沟道。
[0022]优选的,所述方法中制备所述多层交替氧化硅膜-氮化硅膜的步骤包括:
[0023]于所述单晶硅衬底的上表面依次交替沉积氧化硅膜和氮化硅膜,以形成多层交替氧化硅膜-氮化硅膜;
[0024]其中,所述多层交替氧化硅膜-氮化硅膜的底层和顶层均为氧化硅膜。
[0025]优选的,上述制备方法还包括:
[0026]形成所述垂直沟槽后,于所述垂直沟槽的侧壁沉积中间介质层;
[0027]刻蚀位于所述垂直沟槽底部暴露出的所述硅衬底上的中间介质层,保留覆盖所述垂直沟槽侧壁的中间介质层;
[0028]于所述部分暴露的单晶硅衬底上继续进行所述选择性外延工艺。
[0029]其中,所述中间介质层包括阻挡氧化膜和/或电荷存储氮化硅膜和/或隧穿氧化膜。
[0030]优选的,上述方法中制备的所述垂直沟槽的开口形状为环状结构,具体可为圆形或方形的环状结构;且该环状结构可为闭合或非闭合的环状结构。
[0031]优选的,上述制备方法还包括以下后续工艺:
[0032]在所述垂直沟槽内外延生长单晶硅后,刻蚀去除所述多层交替氧化硅膜-氮化硅膜中的氮化硅膜,以形成字线沟槽;
[0033]于所述字线沟槽的底部沉积形成存储单元介质膜;
[0034]于所述存储单元介质膜表面沉积控制栅膜,以将所述字线沟槽的横向沟槽部分填满;
[0035]进行控制栅回刻,将除了横向沟槽部分的控制栅之外的控制栅膜去除;
[0036]在所述字线沟槽空余的地方填充介质将所述字线沟槽填满。
[0037]优选的,所述控制栅膜为金属或多晶硅。
[0038]优选的,所述存储单元介质膜为高K介质膜,或部分ONO膜加上高K介质膜。
[0039]其中,所述存储单元介质膜沉积在所述字线沟槽的底部,与所述垂直沟槽中形成的单晶娃接触,所述单晶娃与所述存储单元介质膜和所述控制栅一起构成存储单元,靠近所述存储单元界面的单晶硅成为所述存储单元的单晶硅垂直沟道。
[0040]优选的,所述单晶硅垂直沟道的厚度小于100埃。
[0041]上述技术方案具有如下优点或有益效果:提供一种新的应用于3D NAND存储器的存储结构,其沟道孔的性质不是现有的空心的孔,而是中心有一个区域不打开的实心的孔,事实上是一个环状的开口。
[0042]这样,在硅衬底上交替沉积形成多层的氧化硅膜-氮化硅膜后,刻蚀氧化硅膜-氮化硅膜形成垂直环状沟槽,之后在垂直环状沟槽的侧壁沉积中间介质层,或不沉积中间介质层;接着利用选择性外延工艺,在硅衬底暴露的环状开口外延向上生长单晶硅;其中,硅的生长都是从硅衬底的环状开口部分往上外延形成。
[0043]后续再进行字线沟槽光刻刻蚀,去除SIN膜,沉积存储单元介质膜,然后沉积控制栅膜,最后进行控制栅回刻,将横向沟槽部分的控制栅膜之外的控制栅膜去除。
[0044]本发明利用选择性外延工艺,结合环状的垂直沟道结构,使得存储器件的垂直沟道的硅是单晶硅,即通过选择性外延,在衬底单晶硅的环状开口外延向上生长形成单晶硅垂直沟道,利用单晶硅取代现有的多晶硅,提高了电子在沟道中迀移率,改善了存储器件的性能。
[0045]同时,利用该结构,刻蚀形成环状垂直沟槽后可以不再需要中间介质层的填充,简化了工艺流程。
【附图说明】
[0046]阅读参照以下附图对非限制性实施例所作的详细描述,本发明及其特征、外形和优点将会变得更加明显。需要注意的是,附图中并未按照比例绘制相关部件,重点在于示出本发明的主旨。
[0047]图1-图6是本发明实施例一中形成3D NAND存储器的存储结构的过程示意图;
[0048]图7-图12是本发明实施例二中形成3D NAND存储器的存储结构的过程示意图;
[0049]图13是本发明另一优选实施例中变化形状的环状沟道示意图。
【具体实施方式】
[0050]下面结合附图和具体的实施例对本发明作进一步的说明,但是不作为本发明的限定。
[0051]实施例一:
[0052]如图6所示,本实施例中形成的3D NAND存储器,其主要结构包括:
[0053]单晶硅衬底I和在单晶硅衬底I上沉积形成的多层交替氧化硅膜3和氮化硅膜4 ;
[0054]其中,多层交替氧化娃膜3和氮化娃膜4的底层和顶层均为氧化娃膜3 ;
[0055]单晶硅16,刻蚀多层氧化硅膜3和氮化硅膜4形成垂直沟槽,在垂直沟槽中生长形成单晶硅16 ;
[0056]金属栅或多晶栅,作为存储结构的控制栅43 ;
[0057]其中,单晶娃16与控制栅43之间还包括一层存储单元介质膜42,该介质膜为高K介质膜,或部分ONO膜加上高K介质膜。
[0058]作为一个优选的实施例,本实施例中垂直沟槽5为环状沟槽,该环状垂直沟槽5底部暴露出硅衬底,通过选择性外延工艺,于暴露的硅衬底向上外延生长形成单晶硅16,该单晶娃16与其后形成的存储单元介质膜42和控制栅43 —起构成存储结构的存储单元18,靠近存储单元18界面的很薄的单晶硅(一般小于100埃)就成为存储单元18的单晶硅垂直沟道160。
[0059]作为一个优选的实施例,上述环状垂直沟槽的环状结构可为圆形、方形或其他形状的环状结构。
[0060]具体的,形成上述3D NAND存储器的存储结构的主要工艺步骤包括:
[0061]步骤一、提供一单晶硅衬底,作为3D NAND存储器的硅衬底;
[0062]步骤二、如图1所示,在硅衬底I上依次沉积形成多层交替氧化硅膜3和氮化硅膜4 ;
[0063]其中,底层和顶层均为氧化膜3。
[0064]步骤三、如图2所示,通过光刻刻蚀步骤二中形成的多层交替氧化硅膜3和氮化硅膜4,形成垂直沟槽5 ;垂直沟槽5贯穿多层交替的氧化硅膜3和氧化硅膜4至硅衬底I的上表面。
[0065]作为一个优选的实施例,垂直沟槽5可为圆形或方形的环状垂直沟槽。
[0066]图3为本实施例中方形环状沟槽的俯视图,如图3所示,沟道孔51为方形环状结构。
[0067]步骤四、如图4所示,进行选择性外延工艺,于垂直沟槽5底部环状开口暴露出的硅衬底I向上外延生长形成单晶硅16。
[0068]步骤五、如图5所示,在单晶硅16形成之后,通过光刻刻蚀形成字线沟槽41,并利用刻蚀工艺去除氮化硅膜4;
[0069]步骤六、如图6所示,于字线沟槽41的底部沉积形成存储单元介质膜42 (该介质膜为高K介质膜,或部分ONO膜加上高K介质膜),并在存储单元介质膜42表面沉积金属或多晶硅作为存储单元的控制栅43,使金属或多晶硅将字线沟槽41的横向沟槽部分填满;
[0070]步骤七、进行金属或多晶硅回刻,保留横向沟槽部分的金属或多晶硅,形成控制栅43 ;
[0071]步骤八、在字线沟槽41空余的地方填充介质将沟槽填满,最终形成如图6所示的3D NAND存储器结构。
[0072]作为一个优选的实施例,本实施例中存储单元介质膜42沉积在字线沟槽41的底部,与垂直沟槽5中形成的单晶硅16接触,单晶硅16与存储单元介质膜42和控制栅43 (金属栅或多晶栅)一起构成存储结构的存储单元18,靠近存储单元18界面的单晶硅成为存储单元18的
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1