频率抖动电路及其开关电源的制作方法

文档序号:7427448阅读:192来源:国知局
专利名称:频率抖动电路及其开关电源的制作方法
技术领域
本实用新型涉及开关电源领域,尤其涉及到集成电路中的频率抖动技术。
背景技术
由于开关电源稳压电路有高频开关,导致电路产生电磁干扰(EMI),EMI噪声可以 通过输入AC电源线传导传播,也能通过辐射传播,这样就会影响其他一些电子仪器,如通 讯工具、家用电器、自动控制设备等的正常工作。为了控制电磁干扰(EMI),规定了辐射能量的控制标准,以保证各种仪器之间不会 由于相互干扰而影响正常工作。实际中,经常采用滤波的方法降低电磁干扰,但是这种方法 需要芯片外置电容和电感,增加PCB板的体积和成本。发明内容本实用新型旨在解决现有技术的不足,提供了一种频率抖动电路,该频率抖动电 路对振荡电路输出的振荡频率进行延迟。本实用新型还提供了 一种产生频率抖动的方法。本实用新型还提供了 一种具有频率抖动电路的开关电源。本实用新型还提供了一种开关电源调节的方法。频率抖动电路包括振荡电路,产生振荡频率输出信号;译码电路,所述振荡频率输出信号控制所述译码电路产生若干脉冲输出信号;延迟电路,所述振荡频率输出信号经过延迟电路,产生频率抖动输出信号,所述频 率抖动输出信号同所述振荡频率输出信号相比延迟一段时间,所述脉冲输出信号控制频率 抖动输出信号的延迟时间。其中,所述振荡电路包括差分开关、第一电容、第一迟滞比较器和第一电流源,所 述差分开关连接第一电流源;第一迟滞比较器比较第一电容输出的斜波电压是否达到充电 基准电压或放电基准电压,并根据比较结果翻转输出振荡频率输出信号;振荡频率输出信 号反馈给差分开关,差分开关控制第一电容的充电和放电。所述差分开关包括第一 PMOS管、第二 PMOS管、第一 NMOS管、第二 NMOS管和第一 反向器,所述第一 PMOS管,第二 PMOS管的源极连接第一电流源,第一 PMOS管的漏极连接 第一 NMOS管的漏极,第二 PMOS管的漏极连接第二 NMOS管的漏极,第一 NMOS管的漏极连接 第一 NMOS管和第二 NMOS管的栅极,第一 NMOS管和第二 NMOS管的源极接地,第二 NMOS管 的漏极和源极分别连接第一电容的两端,第一迟滞比较器的输入端连接第一电容,第一迟 滞比较器输出振荡频率输出信号,振荡频率输出信号反馈给第二 PMOS管的栅极,振荡频率 输出信号经第一反向器反向后反馈给第一 PMOS管的栅极。其中,所述译码电路包括分频器,所述振荡电路输出的振荡频率输出信号连接分 频器,分频器对振荡频率输出信号进行分频,产生脉冲输出信号。所述分频器为多个,则各个分频器串接,后一分频器对前一分频器的输出进行分 频,各个分频器的输出通过逻辑电路进行组合后,产生若干脉冲输出信号。
4[0018]所述分频器也可以为一个,所述分频其产生脉冲输出信号。其中,所述译码电路也可以是计数器,计数器输出一个或多个脉冲输出信号。其中,所述延迟电路包括充放电调节电路、第二电流源、第三电流源,第三PMOS 管、第三NMOS管、第二反向器和第二迟滞比较器,所述充放电调节电路的个数同脉冲输出 信号的个数一致,所述振荡电路输出的振荡频率输出信号通过第二反向器反向后,连接第 三PMOS管和第三NMOS管的栅极,第三PMOS管直接连接VDD或通过第一电流源连接VDD,第 三NMOS管直接接地或通过第三电流源接地,且第二电流源,第三电流源至少存在一个,所 述译码电路的各脉冲输出端分别控制一个充放电调节电路进行充电或放电,各充放电调节 电路的斜波脉冲输出端连接第三PMOS管和第三NMOS管的漏极,各充放电调节电路输出的 斜波脉冲叠加后输入第二迟滞比较器,第二迟滞比较器比较是否达到其翻转电压,输出频 率抖动输出信号。所述充放电调节电路包括第四NMOS管、第五NMOS管、第二电容和第三反向器,所 述译码电路的脉冲输出信号输入第四NMOS管的栅极,脉冲输出信号通过反向器输入第五 NMOS管的栅极,第四NMOS管的漏极和源极连接电容的两端,第四NMOS管的源极接地,第五 NMOS管的源极连接第四NMOS管的漏极,第五NMOS管的漏极输出斜波脉冲。其中,所述延迟电路中的延迟时间也可以通过其它方式产生如通过若干脉冲输 出信号控制调节电流的大小,对固定电容充放电产生;或者通过若干脉冲输出信号控制调 节电流的大小和电容的多少产生;或者通过若干脉冲输出信号控制高频振荡器计数产生; 或者通过若干脉冲输出信号控制多级延迟电路产生。产生频率抖动的方法,包括(1)产生振荡频率输出信号;(2)对振荡频率输出信号进行译码,产生若干脉冲输出信号;(3)所述振荡频率输出信号经过延迟后,产生频率抖动输出信号,所述频率抖动输 出信号相对于所述振荡频率输出信号有延迟,所述脉冲输出信号控制频率抖动输出信号的 延迟时间。其中,步骤(1)实现方法为所述振荡频率输出信号反馈给控制第一电容充放电 的差分开关,当振荡频率输出信号达到第一电平时,第一电流源对第一电容进行充电,当第 一电容的斜波电压达到放电基准电压时,振荡频率输出信号翻转,第一电容开始放电,当第 一电容的斜波电压达到充电基准电压时,振荡频率信号再次翻转,获得振荡频率信号周期 为T的信号。其中,步骤(2)实现方法为所述脉冲输出信号通过分频器对振荡频率输出信号 进行分频产生。所述分频器可以为多个,各个分频器串接,后一分频器对前一分频器的输出进行 分频,各个分频器的输出通过逻辑电路进行组合后,产生若干脉冲输出信号。所述分频器也可以为一个,所述分频其产生脉冲输出信号。其中,所述步骤(2)也可以通过计数器实现,计数器输出一个或多个脉冲输出信号。其中,步骤(3)实现方法为当振荡频率输出信号为第一电平,且脉冲输出信号控 制对应第二电容放电时,脉冲输出信号对应控制的各第二电容叠加的斜波电压达到放电基准电压时,频率抖动输出信号为第一电平,且该第一电平的时间同振荡频率输出信号相比 延迟一段时间,延迟时间由放电电容的数量和大小决定;当振荡频率输出信号为第二电平, 且脉冲输出信号控制对应第二电容充电时,脉冲输出信号对应控制的各第二电容叠加的斜 波电压达到充电基准电压时,频率抖动输出信号为第二电平,且该第二电平的时间同振荡 频率输出信号相比延迟一段时间,延迟时间由充电电容的数量和大小决定。利用本实用新型的频率抖动电路实现的开关电源,包括变压器,其主线圈一端连接直流电压输入,副线圈一端连接二极管,其中二极管的 另一端连接直流电压输出正端,副线圈另一端连接直流电压输出负端;功率管,其第一端连接所述变压器的主线圈的另一端,第二端连接地,第三端连接 开关调节电路;开关调节电路,所述的频率抖动信号和变压器输出端的反馈信号控制所述的开关 调节电路调节开关信号,所述的频率抖动信号调节开关信号的频率,所述的反馈信号调节 开关信号的占空比;所述频率抖动电路包括振荡电路,所述振荡电路产生振荡频率输出信号;译码电路,所述振荡频率输出信号控制所述译码电路产生若干脉冲输出信号;延迟电路,所述振荡频率输出信号经过延迟电路,产生频率抖动输出信号,所述频 率抖动输出信号相对于所述振荡频率输出信号有延迟时间,所述脉冲输出信号控制振荡频 率延迟时间。开关电源调节的方法,包括(1)产生振荡频率输出信号;(2)对振荡频率输出信号进行译码,产生若干脉冲输出信号;(3)所述振荡频率输出信号经过延迟后,产生频率抖动输出信号,所述频率抖动输 出信号相对于所述振荡频率输出信号有延迟,所述脉冲输出信号控制频率抖动输出信号的 延迟时间。(4)频率抖动信号控制开关调节电路调节连接到变压器主线圈的功率管的输出, 从而调节直流电压输出。利用本实用新型提供的频率抖动电路、产生频率抖动的方法得到的开关频率在一 个宽的频率范围,使EMI设备测量到的EMI能量扩散到带宽以外,开关频率来回的抖动使 EMI平均噪声降低,同传统的滤波方法实现的频率抖动相比降低了成本。

图1为本实用新型的频率抖动电路的结构图。图2为本实用新型的频率抖动电路的一种线路图实现。图3为本实用新型的频率抖动输出信号的频率变化图。图4为利用本实用新型的频率抖动电路实现的开关电源。图5为本实用新型的频率抖动电路的波形图一。图6为本实用新型的频率抖动电路的波形图二。图7为本实用新型的频率抖动电路的波形图三。[0054]图8为本实用新型的延迟时间产生的结构图之一。图9为本实用新型的延迟时间产生的结构图之二。图10为本实用新型的延迟时间产生的结构图之三。图11为本实用新型的延迟时间产生的结构图之四。
具体实施方式
以下结合附图对本实用新型内容进一步说明。如图1所示为本实用新型的频率抖动电路100,包括振荡电路101,产生振荡频率输出信号201 ;译码电路102,所述振荡频率输出信号201控制所述译码电路102产生若干脉冲输 出信号202,在本实施例中以产生三个脉冲输出信号为例进行说明;延迟电路103,所述振荡频率输出信号201经过延迟电路103,产生频率抖动输出 信号203,所述频率抖动输出信号203同振荡频率输出信号201相比延迟一段时间,所述脉 冲输出信号202控制频率抖动输出信号的延迟时间。图3为本实施例中的一种频率抖动输出信号的频率变化示意图。如图2所示其中,所述振荡电路101包括差分开关、第一电容305,第一迟滞比较器306和第一 电流源,所述差分开关连接第一电流源;第一迟滞比较器306比较第一电容输出的斜波电 压401是否达到充电基准电压或放电基准电压,并根据比较结果翻转输出振荡频率输出信 号201 ;振荡频率输出信号201反馈给差分开关,差分开关控制第一电容的充电和放电。所述差分开关包括第一 PMOS管303、第二 PMOS管304、第一 NMOS管301、第二 NMOS 管302和第一反向器307,所述第一 PMOS管303,第二 PMOS管304的源极连接第一电流源, 第一 PMOS管303的漏极连接第一 NMOS管301的漏极,第二 PMOS管304的漏极连接第二 NMOS管302的漏极,第一 NMOS管301的漏极连接第一 NMOS管301和第二 NMOS管302的栅 极,第一 NMOS管301和第二 NMOS管302的源极接地,第二 NMOS管302的漏极和源极分别 连接第一电容的两端,第一迟滞比较器306的输入端连接第一电容,第一迟滞比较器306输 出振荡频率输出信号201,振荡频率输出信号201反馈给第二 PMOS管304的栅极,振荡频率 输出信号经第一反向器反向后反馈给第一 PMOS管303的栅极。其中,所述译码电路包括分频器,所述振荡器输出的振荡频率输出信号201输入 分频器,分频器对振荡频率输出信号201进行分频,产生脉冲输出信号202。在本实施例中,所述分频器为四个,四个分频器串接,后一分频器对前一分频器的 输出进行分频,分别产生二分频、四分频、八分频、十六分频,第一分频器分别同第二、第三、 第四分频器的输出端通过逻辑与非门进行组合,产生三个脉冲输出信号,分别为脉冲输出 信号202a、脉冲输出信号202b、分频脉冲输出信号202c,在本实施例中202c,202b,202a三 个脉冲输出信号的编码按下列顺序循环:111、111、111、110、111、101、111、100、111、011、 111、010、111、001、111、000,在具体应用中,脉冲输出信号的编码不受上述举例的限制。其中,本实施例中,所述延迟电路103包括三个充放电调节电路,第二电流源,第 三电流源,第三PMOS管317,第三NMOS管318,第二反向器316和第二迟滞比较器331,所述 振荡电路101输出的振荡频率输出信号201通过第二反向器316反向后,连接第三PMOS管317和第三NMOS管318的栅极,第三PMOS管317直接连接VDD或通过第一电流源连接VDD, 第三NMOS管318直接接地或通过第三电流源接地,且第二电流源,第三电流源至少存在一 个,所述译码电路102的各脉冲输出端分别控制一个充放电调节电路进行充电或放电,各 充放电调节电路的斜波脉冲输出端406连接第三PMOS管317和第三NMOS管318的漏极, 各充放电调节电路输出的斜波脉冲叠加后输入第二迟滞比较器331,第二迟滞比较器331 比较是否达到其翻转电压,输出频率抖动输出信号203。所述充放电调节电路包括第四NMOS管、第五NMOS管、第二电容和第三反向器,所 述译码电路102的脉冲输出信号输入第四NMOS管的栅极,脉冲输出信号通过反向器输入第 五NMOS管的栅极,第四NMOS管的漏极和源极连接电容的两端,第四NMOS管的源极接地,第 五NMOS管的源极连接第四匪OS管的漏极,第五NMOS管的漏极输出斜波脉冲。由于译码电 路102的脉冲输出信号202的状态不断变化,所述延迟电路103的边沿延迟时间不断变化, 从而使得频率抖动输出信号203的边沿频率也在不断变化,同时由于译码电路102的脉冲 输出信号202为周期的脉冲信号,在一定的周期后,频率抖动输出信号的边沿频率在周期 结束后又回到初始状态。本实用新型所述的迟滞比较器306、331可以由两个比较器和RS触发器构成,也可 以由斯密特触发器和反向器构成。所述斜坡脉冲406的斜坡斜率由上升电流I1或下降电流I2和电容值nC共同决 定,所述的上升电流I1或下降电流I2的大小由镜像电流源产生,即du/dt = I1AiC和du/dt =_I2/nC。所述的电容nC由所述的分频脉冲输出信号202a、202b、202c的数字状态控制以 及各个充放电调节电路中的电容大小决定,在本实施例中三个第二电容的电容值分别为C、 2C、4C。振荡频率输出信号201的上升沿到所述的频率抖动输出信号203的上升沿的时间 长度即延迟时间,延迟时间计算如下Atm = IiCV1Alt5作为一个实施例,设最小延迟时间 为Δ、= CV1A1,于是可计算得上升延迟时间顺序为0,0,Atr,0,2Atr,0,3Atr,0,4Atr, 0,5Δ、,0,6Δ、,0,7Δ、,0,相应的上升沿周期的顺序为 T,T,T+Atr, T-Atr, Τ+2 Δ tr, Τ-2 Δ tr, Τ+3 Δ tr, Τ-3 Δ tr, Τ+4 Δ tr, Τ_4 Δ tr, Τ+5 Δ tr, Τ_5 Δ tr, Τ+6 Δ tr, Τ_6 Δ tr, Τ+7 Δ tr,
Τ-7Δ、,如图5所示。一般地A、<<T,f = 1/T,A/;=|/,则相应的上升沿频率变化
顺序为 f,f, f- Δ fr, f+ Δ fr, f-2 Δ fr, f+2 Δ fr, f-3 Δ fr, f+3 Δ fr, f-4 Δ fr, f+4 Δ fr, f-5 Δ fr, f+5 Δ fr, f-6 Δ fr, f+6 Δ fr, f-7 Δ fr, f+7 Δ fr。同理,所述斜坡脉冲406的斜坡下降至基准 电压V2时,所述的频率抖动输出203经过迟滞比较器331翻转。从所述的振荡频率输出 201的下降沿到所述的频率抖动输出203的下降沿的时间长度即延迟时间,延迟时间计算 如下Atdn = IiC(VDD-V2)/I2。作为一个实施例,所述的脉冲输出202c、202b、202a的数字状 态按 001,000,010,000,011,000,100,000,101,000,110,000,111,000,000,000 的顺序循 环。设最小延迟时间为Atd = C(VDD-V2)/12,于是可计算得下降延迟时间顺序为0,0,Atd, 0,2Atd,0,3Atd,0,4Atd,0,5Atd,0,6Atd,0,7Atd,0,相应的下降沿周期的顺序为 T,T, T+ Δ td, T- Δ td, Τ+2 Δ td, Τ-2 Δ td, Τ+3 Δ td, Τ-3 Δ td, Τ+4 Δ td, Τ_4 Δ td, Τ+5 Δ td, Τ_5 Δ td,
Τ+6 Δ td,Τ-6 Δ td,Τ+7 Δ td,Τ_7 Δ td。一般地 Δ td << Τ,f = 1/Τ,Δ/;=争 /,则相应的
上升沿频率变化顺序为 f, f, f" Δ fd, f+ Δ fd, f-2 Δ fd, f+2 Δ fd, f-3 Δ fd, f+3 Δ fd, f-4 Δ fd, f+4 Δ fd, f-5 Δ fd, f+5 Δ fd, f-6 Δ fd, f+6 Δ fd, f-7 Δ fd, f+7 Δ fd。[0073]在上述实施例中,上升沿频率变化顺序与下降沿频率变化顺序是一致的,只是最 小频率变化值不一样。在实际中,频率变化可以不按照十进制码计数的顺序变化。如图6 所示将NMOS管318的源端直接接地实现的波形图,频率抖动输出信号只有上升延迟时。如 图7所示将PMOS管317的源端直接接电源端VDD实现的波形图,频率抖动输出信号只有下 降延迟时。其中,所述延迟电路103中的延迟时间也可以通过其他方式产生如通过若干脉 冲输出信号控制调节电流的大小,对固定电容充放电产生,如图8所示;或者通过若干脉冲 输出信号控制调节电流的大小和电容的多少产生,如图9所示;或者通过若干脉冲输出信 号控制高频振荡器计数产生,如图10所示;或者通过若干脉冲输出信号控制多级延迟电路 产生,如图11所示。在实际应用中,利用现有技术实现的延迟电路还有很多种。如图4所示,频率抖动电路应用在开关电源。直流电压输入端410连接变压器的 主线圈335,主线圈两端连接串联的第一稳压二极管334和第一二极管333。变压器副线 圈336 —端连接第二二极管337,所述第二二极管的输出连接第三电容340 —端,也是直流 电压输出正端411。所述第三电容的另一端为直流电压输出负端412。所述变压器副线圈 另一端连接所述直流电压输出负端。第二稳压二极管339 —端连接到所述直流电压输出正 端,另一端连接到光电藕合器338的输入发光二极管一端,所述发光二极管另一端连接所 述直流电压输出负端。所述光电藕合器的输出三极管的集电极连接反馈信号407,所述集电 极电流调节所述反馈信号的电压,所述反馈信号的电压控制开关调节电路104调节开关信 号408。变压器主线圈另一端409连接功率管。所述功率管的另一端连接地,第三端连接开 关信号。所述开关调节电路驱动功率管调节直流电压输出。频率抖动输出信号203控制开 关调节电路产生开关频率信号,所述反馈信号的电压控制开关调节电路产生开关占空比信 号。所述频率抖动输出信号由频率抖动电路产生,所述频率抖动电路包括振荡电路101,产生振荡频率输出信号201 ;译码电路102,所述振荡频率输出信号201控制所述译码电路102产生若干脉冲输 出信号202,在本实施例中以产生三个脉冲输出信号为例进行说明;延迟电路103,所述振荡频率输出信号201经过延迟电路103,产生频率抖动输出 信号203,所述频率抖动输出信号203同振荡频率输出信号201相比延迟一段时间,所述脉 冲输出信号202控制频率抖动输出信号的延迟时间。产生频率抖动的方法,包括(1)产生振荡频率输出信号;(2)对振荡频率输出信号进行译码,产生若干脉冲输出信号;(3)所述振荡频率输出信号经过延迟后,产生频率抖动输出信号,所述频率抖动输 出信号相对于所述振荡频率输出信号有延迟,所述脉冲输出信号控制频率抖动输出信号的 延迟时间。其中,步骤(1)实现方法为所述振荡频率输出信号反馈给控制第一电容充放电 的差分开关,当振荡频率输出信号达到第一电平时,第一电流源对第一电容进行充电,当第 一电容的斜波电压达到放电基准电压时,振荡频率输出信号翻转,第一电容开始放电,当第 一电容的斜波电压达到充电基准电压时,振荡频率信号再次翻转,获得振荡频率信号周期 为T的信号。
9[0084]其中,步骤(2)实现方法为所述脉冲输出信号通过分频器对振荡频率输出信号 进行分频产生。所述分频器可以为一个或多个,若分频器为多个,则各个分频器串接,后一分频器 对前一分频器的输出进行分频,各个分频器的输出通过逻辑电路进行组合后,产生若干脉 冲输出信号。其中,所述步骤(2)也可以通过计数器实现,计数器输出一个或多个脉冲输出信号。其中,步骤(3)实现方法为当振荡频率输出信号为第一电平,且脉冲输出信号控 制对应第二电容放电时,脉冲输出信号对应控制的各第二电容叠加的斜波电压达到放电 基准电压时,频率抖动输出信号为第一电平,且该第一电平的时间同振荡频率输出信号相 比延迟一段时间,延迟时间由放电电容的数量和大小决定;当振荡频率输出信号为第二电 平,且脉冲输出信号控制对应第二电容充电时,脉冲输出信号对应控制的各第二电容叠加 的斜波电压达到充电基准电压时,频率抖动输出信号为第二电平,且该第二电平的时间同 振荡频率输出信号相比延迟一段时间,延迟时间由充电电容的数量和大小决定。开关电源调节的方法,包括(1)产生振荡频率输出信号;(2)对振荡频率输出信号进行译码,产生若干脉冲输出信号;(3)所述振荡频率输出信号经过延迟后,产生频率抖动输出信号,所述频率抖动输 出信号相对于所述振荡频率输出信号有延迟,所述脉冲输出信号控制频率抖动输出信号的 延迟时间;(4)频率抖动信号控制开关调节电路调节连接到变压器主线圈的功率管的输出, 从而调节直流电压输出。本实用新型公开了采用固定振荡频率实现频率抖动.并且参照附图描述了本实 用新型的具体实施方式
和效果。应该理解到的是上述实施例只是对本实用新型的说明,而 不是对本实用新型的限制,任何不超出本实用新型实质精神范围内的发明创造,包括但不 限于对电路的局部构造的变更(如对延迟电路的替换)、对元器件的类型或型号的替换,以 及其他非实质性的替换或修改,均落入本实用新型保护范围之内。
权利要求频率抖动电路,其特征在于包括振荡电路,产生振荡频率输出信号;译码电路,所述振荡频率输出信号控制所述译码电路产生若干脉冲输出信号;延迟电路,所述振荡频率输出信号经过延迟电路,产生频率抖动输出信号,所述频率抖动输出信号同所述振荡频率输出信号相比延迟一段时间,所述脉冲输出信号控制频率抖动输出信号的延迟时间。
2.如权利要求1所述频率抖动电路,其特征在于振荡电路包括差分开关、第一电容、第 一迟滞比较器和第一电流源,所述差分开关连接第一电流源;第一迟滞比较器比较第一电 容输出的斜波电压是否达到充电基准电压或放电基准电压,并根据比较结果翻转输出振荡 频率输出信号;振荡频率输出信号反馈给差分开关,差分开关控制第一电容的充电和放电。
3.如权利要求2所述频率抖动电路,其特征在于所述差分开关包括第一PMOS管、第二 PMOS管、第一匪OS管、第二匪OS管和第一反向器,所述第一 PMOS管,第二 PMOS管的源极连 接第一电流源,第一 PMOS管的漏极连接第一 NMOS管的漏极,第二 PMOS管的漏极连接第二 NMOS管的漏极,第一 NMOS管的漏极连接第一 NMOS管和第二 NMOS管的栅极,第一 NMOS管和 第二 NMOS管的源极接地,第二 NMOS管的漏极和源极分别连接第一电容的两端,第一迟滞比 较器的输入端连接第一电容,第一迟滞比较器输出振荡频率输出信号,振荡频率输出信号 反馈给第二 PMOS管的栅极,振荡频率输出信号经第一反向器反向后反馈给第一 PMOS管的 栅极。
4.如权利要求1所述频率抖动电路,其特征在于包括分频器,所述振荡电路输出的振 荡频率输出信号连接分频器,分频器对振荡频率输出信号进行分频,产生脉冲输出信号。
5.如权利要求4所述频率抖动电路,其特征在于所述分频器为多个,各个分频器串接, 后一分频器对前一分频器的输出进行分频,各个分频器的输出通过逻辑电路进行组合后, 产生若干脉冲输出信号。
6.如权利要求4所述频率抖动电路,其特征在于所述分频器为一个,所述分频其产生 脉冲输出信号。
7.如权利要求1所述频率抖动电路,其特征在于所述译码电路是计数器,计数器输出 一个或多个脉冲输出信号。
8.如权利要求1所述频率抖动电路,其特征在于所述延迟电路充放电调节电路、第二 电流源、第三电流源,第三PMOS管、第三NMOS管、第二反向器和第二迟滞比较器,所述充放 电调节电路的个数同脉冲输出信号的个数一致,所述振荡电路输出的振荡频率输出信号通 过第二反向器反向后,连接第三PMOS管和第三NMOS管的栅极,第三PMOS管直接连接VDD或 通过第一电流源连接VDD,第三NMOS管直接接地或通过第三电流源接地,且第二电流源,第 三电流源至少存在一个,所述译码电路的各脉冲输出端分别控制一个充放电调节电路进行 充电或放电,各充放电调节电路的斜波脉冲输出端连接第三PMOS管和第三NMOS管的漏极, 各充放电调节电路输出的斜波脉冲叠加后输入第二迟滞比较器,第二迟滞比较器比较是否 达到其翻转电压,输出频率抖动输出信号。
9.如权利要求8所述频率抖动电路,其特征在于所述充放电调节电路包括第四NMOS 管、第五NMOS管、第二电容C和第三反向器,所述译码电路的脉冲输出信号输入第四NMOS 管的栅极,脉冲输出信号通过反向器输入第五NMOS管的栅极,第四NMOS管的漏极和源极连接电容的两端,第四NMOS管的源极接地,第五NMOS管的源极连接第四NMOS管的漏极,第五 NMOS管的漏极输出斜波脉冲。
10.如权利要求1所述频率抖动电路,其特征在于所述延迟电路为下列四种方式中的 任意一种(1)通过若干脉冲输出信号控制调节电流的大小,对固定电容充放电产生;(2) 或者通过若干脉冲输出信号控制调节电流的大小和电容的多少产生;(3)或者通过若干脉 冲输出信号控制高频振荡器计数产生;(4)或者通过若干脉冲输出信号控制多级延迟电路 产生。
11.开关电源,包括变压器,主线圈一端连接直流电压输入,副线圈一端连接二极管,其中二极管的另一端 连接直流电压输出正端,副线圈另一端连接直流电压输出负端;功率管,第一端连接所述变压器的主线圈的另一端,第二端连接地,第三端连接开关调 节电路;开关调节电路,所述的频率抖动信号和变压器输出端的反馈信号控制所述的开关调节 电路调节开关信号,所述的频率抖动信号调节开关信号的频率,所述的反馈信号调节开关 信号的占空比;所述频率抖动电路包括振荡电路,产生振荡频率输出信号;译码电路,所述振荡频率输出信号控制所述译码电路产生若干脉冲输出信号;延迟电路,所述振荡频率输出信号经过延迟电路,产生频率抖动输出信号,所述频率抖 动输出信号同所述振荡频率输出信号相比延迟一段时间,所述脉冲输出信号控制频率抖动 输出信号的延迟时间。
专利摘要本实用新型提供了频率抖动电路,其包括振荡电路,产生振荡频率输出信号;译码电路,所述振荡频率输出信号控制所述译码电路产生若干脉冲输出信号;延迟电路,所述振荡频率输出信号经过延迟电路,产生频率抖动输出信号,所述频率抖动输出信号同所述振荡频率输出信号相比延迟一段时间,所述脉冲输出信号控制频率抖动输出信号的延迟时间。将本实用新型应用在开关电源中可以降低开关电源的EMI平均噪声,能量谱密度平坦化。
文档编号H02M3/335GK201717781SQ20092019194
公开日2011年1月19日 申请日期2009年8月20日 优先权日2009年8月20日
发明者周伟江, 姚云龙 申请人:杭州士兰微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1