适合低电压操作的简单电荷泵电路的制作方法

文档序号:8489605阅读:1129来源:国知局
适合低电压操作的简单电荷泵电路的制作方法
【技术领域】
[0001]本发明涉及半导体集成电路,具体涉及一种在EEPROM (Electrically ErasableProgrammable Read-Only Memory,电可擦可编程只读存储器)或闪存芯片中用于产生高电压的电荷泵电路。
【背景技术】
[0002]随着手持设备及物联网的兴起,对集成电路小型化和节能设计的需求越来越迫切,对半导体集成电路的低供电电压设计提出了要求。由于EEPROM和闪存器件具有灵活的数据改写、掉电后所储存的数据内容不会丢失,并且可以长久保持的特性,它们在系统中的应用越来越广泛。
[0003]在CMOS EEPROM或闪存器件中,无论是基于浮栅技术,或是电荷陷阱技术,通常会需要一个高电压产生电路,提供编程和擦写操作所需要的高电压。这个高电压产生电路通常由电荷泵电路来完成。
[0004]图1展示了经典常规技术迪克森(Dickson)电荷泵的示意图。构建在P型衬底上的NMOS晶体管接成二极管结构,通过互补两相时钟和储能电容的阶梯提升,达到输出电压倍增的效果。这个电路很简单,但是因为NMOS晶体管的衬底通常接地,随着后面级数单元电压的提升,衬底偏置效应越来越明显,造成等效阈值电压的升高,从而降低甚至阻碍电荷泵中电压的传输。尽管也有把NMOS晶体管隔离于深N阱中,或改用PMOS晶体管的做法,但由于制造工艺的复杂度增加,及对寄生双极器件可能带来干扰的担心,这些做法并未得到广泛米纳。
[0005]图2是迪克森电荷泵及一些其它电荷泵结构常用的双相互补时钟的波形示意图。为了提高效率和减小瞬态噪声,通常对极性相反的两相时钟做时钟边沿的非交叠处理。
[0006]图3是对迪克森电荷泵的一种改进结构,通常称为CTS (电荷转移结构)。在CTS结构中,NMOS晶体管MO作为主传输开关;NM0S晶体管M3与MO并联,作为辅助传输开关。NMOS晶体管Ml和PMOS晶体管M2组成的控制结构可以在需要M3打开时,把下一级的较高电压传输到M3的栅极,从而提升M3的传输效率。这个结构里因为有PMOS的存在,版图的布局要充分考虑隔离,以及寄生双极器件的影响。
[0007]图4是对迪克森电荷泵的另外一种改进结构,通常称为四相非交叠时钟结构。NMOS晶体管MO作为传输开关,NMOS晶体管Ml跨接在MO的漏极和栅极之间,通过合理的四相时钟时序,可以在CLKl和CLK3为高电平,而CLK2为低电平的短暂时间内对提升电容Cb进行充电。在需要MO打开的时候,由于Cb预充电的作用,MO的栅极电位得到提升,可以比较充分地打开和导通。所述四相时钟的时序需要经过仔细调整,对工艺、电压等的偏差比较敏感,电路实现比较复杂,并且给电容Cb充电的时钟交叠区会占用整体的电荷转移时间,使MO的有效打开时间缩短。
[0008]图5是图4所示的电荷泵结构及一些其它类似原理电荷泵结构常用的四相非交叠时钟的波形示意图。

【发明内容】

[0009]本发明的目的在于针对现有电荷泵实施方案的一些不足,提供一种适合低电压操作的简单电荷泵电路,以简单的结构提升作为传输开关的NMOS晶体管的栅极电压,降低衬底偏置效应的副作用,并简化电路板图设计。
[0010]为了达到上述目的,本发明的技术方案是提供一种适合低电压操作的简单电荷泵电路,其包含级联的若干个电荷泵子单元;每一级电荷泵子单元设有三个NMOS晶体管和一对两相时钟信号,包含:第一 NMOS晶体管,作为传输开关,其漏极连接本级电荷泵子单元的输入端,源极连接本级电荷泵子单元的输出端;第二 NMOS晶体管,其漏极和栅极相连接,并连接至本级电荷泵子单元的输出端,源极连接第一 NMOS晶体管的栅极;第三NMOS晶体管,其漏极和栅极接相连接,并连接至第一 NMOS晶体管的栅极,源极连接本级电荷泵子单元的输入端;第一相时钟信号,其通过第一电容连接本级电荷泵子单元的输出端,第二相时钟信号,其通过第二电容连接第一 NMOS晶体管的栅极。
[0011]优选的,所述NMOS晶体管为低阈值晶体管或本征晶体管。
[0012]优选的,所述NMOS晶体管的P型衬底不通过深N阱隔离,且其P型衬底连接地电位。
[0013]优选的,所述第一相时钟信号和第二相时钟信号是互补的非交叠信号。
[0014]优选的,所述第二电容的电容值显著小于第一电容的电容值。
[0015]优选的,所述简单电荷泵电路中,前一级电荷泵子单元的输出端连接到后一级电荷泵子单元的输入端,并且相邻两级电荷泵子单元对应的时钟信号相位相反。
[0016]优选的,两个结构相同的简单电荷泵电路并联,且两个简单电荷泵电路中同一级电荷泵子单元的两相时钟信号的相位相反。
[0017]优选的,所述简单电荷泵电路用于非挥发性存储器集成电路中,提供该非挥发性存储器集成电路所需要的操作电压。
[0018]与现有技术相比,本发明提供了一种简单高效的电荷泵电路,其优点在于:只需简单的两相互补时钟和三个NMOS晶体管即可形成,NMOS晶体管不需要深N阱隔离,也没有使用PMOS晶体管,可以简化电路和版图结构,避免PMOS的存在所带来的寄生双极晶体管效应;由第二 NMOS晶体管与第二电容构成栅极电位提升电路,可以有效改善第一 NMOS晶体管的导通能力,从而提升简单电荷泵电路的效率,并使之适应低电压操作;在满足特定驱动能力的情况下,这种简单电荷泵电路也有利于版图面积的缩小和总体功耗的降低;另外,由第三NMOS晶体管构成钳位电路,可以降低第一 NMOS晶体管在截止时的逆向电流,保证简单电荷泵电路的正常工作并提升效率。
【附图说明】
[0019]通过以下的详细描述及附图,可以对本发明及其优点有更全面的了解:
图1是现有的一种经典Dickson电荷泵电路的示意图;
图2是现有的电荷泵电路常用的双相互补非交叠时钟的波形示意图;
图3是现有的一种称为CTS的改进Dickson电荷泵电路;
图4是现有的一种四相非交叠时钟结构的改进Dickson电荷泵电路; 图5是诸如图4所示电荷泵电路的四相非交叠时钟波形示意图;
图6是本发明的简单电荷泵电路中的任意一级电荷泵子单元的示意图;
图7是本发明的简单电荷泵电路的示意图,其由若干个电荷泵子单元级联形成。
【具体实施方式】
[0020]为使本发明实现的技术手段,特征与效果易于理解,下面结合图6和图7做进一步说明。这些对实施例的描述和图示不应被理解为本发明的局限。对本发明实例特征的显而易见的改变及对其应用原理的延展也将在本发明的保护范围之内。
[0021]本发明提供的一种简单电荷泵电路,是对Dickson电荷泵电路的改进,能够为非挥发性存储器集成电路提供所需要的操作电压,如用于EEPROM或闪存芯片中,以低电压操作来产生编程和擦写所需的高电压。
[0022]本发明所提供的适合低电压操作的简单电荷泵电路,包含级联的若干个电荷泵子单元。如图6所示,为简单电荷泵电路中的任意一级电荷泵子单元的示意图;该电荷泵子单元设有三个NMOS晶体管和一对两相时钟信号,包含:第一 NMOS晶体管MO,作为传输开关,其漏极连接本级电荷泵子单元的输入端,源极连接本级电荷泵子单元的输出端;第二NMOS晶体管M1,其漏极和栅极相连接,并连接至本级电荷泵子单元的输出端,源极连接第一 NMOS晶体管MO的栅极;即该第二 NMOS晶体管Ml接成二极管方式,其跨接在第一 NMOS晶体管MO的源极与栅极之间;第三NMOS晶体管M2,其漏极和栅极接相连接,并连接至第一NMOS晶体管MO的栅极,源极连接本级电荷泵子单元的输入端;第一相时钟信号CLKl,其通过第一电容Ccp连接本级电荷泵子单元的输出端,第二相时钟信号CLK2,其通过第二电容Cs连接第一 NMOS晶体管MO的栅极。其中,所述的这对两相时
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1