具有增强回转率的输出缓冲电路的制作方法

文档序号:7516093阅读:191来源:国知局
专利名称:具有增强回转率的输出缓冲电路的制作方法
技术领域
本发明涉及一种缓冲放大器,特别是涉及一种显示面板源极驱动器的低功率、高速输出缓冲电路。
背景技术
由于平面显示器(例如液晶显示器)解析度的逐渐增高,使得上千的输出缓冲放 大器或缓冲电路必须制造于驱动集成电路内。为了在驱动集成电路内可以容纳这么多的缓 冲放大器,因此必须减少每一缓冲放大器的面积,且必须降低每一缓冲放大器消耗的功率, 特别是稳态(static)消耗功率。再者,鉴于大型显示面板中每一行(column)具有相当大 的时间常数(time constant),为了提供足够的驱动能力来驱动此大型面板,因此必须具有 较小的稳定(settling)时间或者较大的回转率(slew rate)。简单来说,对于高解析度的 大型显示面板而言,低功率、高速的输出缓冲电路是不可或缺的。由此可见,上述现有的输出缓冲电路无法有效提供低消耗功率的高驱动能力,而 亟待加以进一步改进。为了解决上述存在的问题,相关厂商莫不费尽心思来谋求解决之道, 但长久以来一直未见适用的设计被发展完成,而一般产品又没有适切结构能够解决上述问 题,此显然是相关业者急欲解决的问题。因此如何能创设一种新型的具有增强回转率的低 功率、高速输出输出缓冲电路,以适用于高解析度/大型显示面板实属当前重要研发课题 之一,亦成为当前业界极需改进的目标。

发明内容
本发明的目的在于,克服现有的输出缓冲电路存在的缺陷,而提供一种新型的具 有增强回转率的输出缓冲电路,所要解决的技术问题是使其有效地对平面显示器的驱动电 路提供高驱动能力,非常适于实用。本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据本发明 提出的一种具有增强回转率(slew rate)的输出缓冲电路,包含一输出级,包含一来源 (source)晶体管(即电晶体,本文均称为晶体管)及一汲取(sink)晶体管,用以驱动一 负载;一第一回转率增强晶体管,用以增强该来源晶体管及汲取晶体管其中一个的回转率; 一第二回转率增强晶体管,用以增强该来源晶体管及汲取晶体管其中另一个的回转率;一 第一控制电路,用以控制该第一回转率增强晶体管;以及一第二控制电路,用以控制该第二 回转率增强晶体管;其中,当处于稳态时,该第一控制电路、第二控制电路分别关闭该第一 回转率增强晶体管、第二回转率增强晶体管;当处于转态时,则分别开启该第一回转率增强 晶体管、第二回转率增强晶体管。本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。前述的具有增强回转率的输出缓冲电路,其更包含一输入级,其包含至少一差动 对(differential pair),用以接收一输入信号。本发明的目的及解决其技术问题还采用以下技术方案来实现。依据本发明提出的一种具有增强回转率(slew rate)的输出缓冲电路,包含一输入级,用以接收一输入信 号;一输出级,包含一来源(source)晶体管及一汲取(sink)晶体管,用以驱动一负载;一 第一回转率增强晶体管,用以增强该汲取晶体管的电流汲取能力;一第二回转率增强晶体 管,用以增强该来源晶体管的电流提供能力;一第一控制电路,用以控制该第一回转率增强 晶体管;以及一第二控制电路,用以控制该第二回转率增强晶体管;其中,当处于稳态时, 该第一控制电路、第二控制电路分别关闭该第一回转率增强晶体管、第二回转率增强晶体 管;当处于高至低转态时,该第一控制电路开启该第一回转率增强晶体管;当处于低至高 转态时,该第二控制电路开启该第二回转率增强晶体管。 本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。前述的具有增强回转率的输出缓冲电路,其中所述的输入级包含至少一差动对 (differential pair)0前述的具有增强回转率的输出缓冲电路,其中所述的第一回转率增强晶体管为P 型金氧半导体晶体管(PMOS),其漏极(即汲极,本文均称为漏极)连接并控制该汲取晶体管 的栅极;当处于高至低转态时,该开启的第一回转率增强晶体管开启该汲取晶体管,因而自 该负载汲取电流。前述的具有增强回转率的输出缓冲电路,其中所述的第一控制电路包含一 ρ型金 氧半导体晶体管(PMOS),其宽度被设计使得该ρ型金氧半导体晶体管(PMOS)在稳态时,其 漏极电位足够高而关闭该第一回转率增强晶体管;当处于高至低转态时,该P型金氧半导 体晶体管(PMOS)的漏极电位足够低而开启该第一回转率增强晶体管。前述的具有增强回转率的输出缓冲电路,其中所述的第二回转率增强晶体管为ρ 型金氧半导体晶体管(PMOS),其漏极连接并控制该输出级的输出节点;当处于低至高转态 时,该开启的第二回转率增强晶体管提供电流至该负载。前述的具有增强回转率的输出缓冲电路,其中所述的第二控制电路包含一 ρ型金 氧半导体晶体管(PMOS),其宽度被设计使得该ρ型金氧半导体晶体管(PMOS)在稳态时,其 漏极电位足够高而关闭该第二回转率增强晶体管;当处于低至高转态时,该P型金氧半导 体晶体管(PMOS)的漏极电位足够低而开启该第二回转率增强晶体管。本发明的目的及解决其技术问题另外再采用以下技术方案来实现。依据本发明提 出的一种具有增强回转率(slew rate)的输出缓冲电路,包含一输入级,用以接收一输入 信号;一输出级,包含一来源(source)晶体管及一汲取(sink)晶体管,用以驱动一负载; 一第一回转率增强晶体管,用以增强该来源晶体管的电流提供能力;一第二回转率增强晶 体管,用以增强该汲取晶体管的电流汲取能力;一第一控制电路,用以控制该第一回转率 增强晶体管;以及一第二控制电路,用以控制该第二回转率增强晶体管;其中,当处于稳态 时,该第一控制电路、第二控制电路分别关闭该第一回转率增强晶体管、第二回转率增强晶 体管;当处于低至高转态时,该第一控制电路开启该第一回转率增强晶体管;当处于高至 低转态时,该第二控制电路开启该第二回转率增强晶体管。本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。前述的具有增强回转率的输出缓冲电路,其中所述的输入级包含至少一差动对 (differential pair)0前述的具有增强回转率的输出缓冲电路,其中所述的第一回转率增强晶体管为η型金氧半导体晶体管(NMOS),其漏极连接并控制该来源晶体管的栅极(即闸极,本文均称 为栅极);当处于低至高转态时,该开启的第一回转率增强晶体管开启该来源晶体管,因而 提供电流至该负载。前述的具有增强回转率的输出缓冲电路,其中所述的第一控制电路包含一 η型金 氧半导体晶体管(NMOS),其宽度被设计使得该η型金氧半导体晶体管(NMOS)在稳态时,其 漏极电位足够低而关闭该第一回转率增强晶体管;当处于低至高转态时,该η型金氧半导 体晶体管(NMOS)的漏极电位足够高而开启该第一回转率增强晶体管。前述的具有增强回转率的输出缓冲电路,其中所述的第二回转率增强晶体管为η 型金氧半导体晶体管(NMOS),其漏极连接并控制该输出级的输出节点;当处于高至低转态 时,该开启的第二回转率增强晶体管自该负载汲取电流。前述的具有增强回转率的输出缓冲电路,其中所述的第二控制电路包含一 η型金 氧半导体晶体管(NMOS),其宽度被设计使得该η型金氧半导体晶体管(NMOS)在稳态时,其 漏极电位足够低而关闭该第二回转率增强晶体管;当处于高至低转态时,该η型金氧半导 体晶体管(NMOS)的漏极电位足够高而开启该第二回转率增强晶体管。本发明与现有技术相比具有明显的优点和有益效果。由以上技术方案可知,本发 明的主要技术内容如下根据本发明的一个实施例,第一回转率增强晶体管受控于第一控制电路,用以增强汲取晶体管的电流汲取能力,而第二回转率增强晶体管则受控于第二控制电路,用以增强来 源晶体管的电流提供能力。其中,当处于稳态时,第一控制电路、第二控制电路分别关闭第一 回转率增强晶体管、第二回转率增强晶体管。当处于高至低转态时,第一控制电路开启第一回 转率增强晶体管;而当处于低至高转态时,第二控制电路开启第二回转率增强晶体管。根据本发明的另一个实施例,第一回转率增强晶体管受控于第一控制电路,用以增强来源晶体管的电流提供能力,而第二回转率增强晶体管则受控于第二控制电路,用以 增强汲取晶体管的电流汲取能力。其中,当处于稳态时,第一控制电路、第二控制电路分别 关闭第一回转率增强晶体管、第二回转率增强晶体管。当处于低至高转态时,第一控制电路开启第一回转率增强晶体管;而当处于高至低转态时,第二控制电路开启第二回转率增强 晶体管。借由上述技术方案,本发明具有增强回转率的输出缓冲电路至少具有下列优点及 有益效果本发明可有效地对平面显示器的驱动电路提供高驱动能力。综上所述,本发明一 种具增强回转率(slew rate)的输出缓冲电路。第一、第二回转率增强晶体管用以增强输 出级的来源晶体管、汲取晶体管的回转率。当处于稳态时,第一、第二控制电路分别关闭第 一、第二回转率增强晶体管;当处于转态时,则分别开启第一、第二回转率增强晶体管。本发 明在技术上有显著的进步,并具有明显的积极效果,诚为一新颖、进步、实用的新设计。上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段, 而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够 更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。


图1显示本发明实施例的具有增强回转率(slew rate)的低功率、高速输出缓冲电路示意图。图2显示本发明另一实施例的具有增强回转率的低功率、高速输出缓冲电路示意图。10、20:输出缓冲电路100、200:负载M1-M2:第一差动对M3-M4:电流镜M6-M7:输出级M5、M10、Mb 偏压晶体管M8 第一回转率增强晶体管M9 第二回转率增强晶体管M11-M12 第二差动对M13-M14:电流镜M15-M17 第一控制电路M18-M19 第一控制电路Ib:电流源in+:输入节点in-输入节点out 输出节点
具体实施例方式为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合 附图及较佳实施例,对依据本发明提出的具有增强回转率的输出缓冲电路其具体实施方 式、结构、特征及其功效,详细说明如后。有关本发明的前述及其他技术内容、特点及功效,在以下配合参考图式的较佳实 施例的详细说明中将可清楚呈现。通过具体实施方式
的说明,当可对本发明为达成预定目 的所采取的技术手段及功效得一更加深入且具体的了解,然而所附图式仅是提供参考与说 明之用,并非用来对本发明加以限制。图1显示本发明实施例的具有增强回转率(slew rate)的低功率、高速输出缓冲 电路10。在本实施例中,输出缓冲电路10可适用(但不限定)于驱动显示面板(例如液晶 显示器,未显示于图式中),特别是高解析度/大型显示面板。输出缓冲电路10包含至少一差动对(differential pair)。在本实施例中,输出 缓冲电路10包含第一差动对M1-M2及第二差动对M11-M12,二差动对是互相并联的。晶体 管Ml、M2、Mil、M12为ρ型金氧半导体晶体管(PMOS)。第一差动对M1-M2 (或称为PMOS (ρ 型金氧半导体)输入级)受P型金氧半导体晶体管(PMOS)M5、Mb及电流源Ib的偏压,并以 电流镜(currentmirror)M3-M4作为主动负载(active load),该M3-M4为η型金氧半导体 晶体管(NMOS)。第二差动对Μ11-Μ12受ρ型金氧半导体晶体管(PMOS) MlO、Mb及电流源Ib 的偏压,并以电流镜(η型金氧半导体晶体管)Μ13-Μ14作为主动负载。互为串联的来源(source)晶体管(ρ型金氧半导体晶体管)Μ6及汲取(sink)晶 体管(P型金氧半导体晶体管)M7共同形成输出缓冲电路10的输出级。输出级M6-M7的输 出则用以驱动一负载100,其通常跟着显示面板的大小增减。在本实施例中,第一回转率增 强晶体管(P型金氧半导体晶体管)M8是用以增强汲取(sink)晶体管M7的电流汲取能力。 第一回转率增强晶体管M8受控于第一控制电路,其由ρ型金氧半导体晶体管(PM0S)M15、n 型金氧半导体晶体管(NM0S)M16、M17所组成。在本实施例中,第二回转率增强晶体管(ρ型 金氧半导体晶体管)Μ9是用以增强来源(source)晶体管M6的电流提供能力。第二回转率 增强晶体管M9受控于第二控制电路,其由ρ型金氧半导体晶体管(PM0S)M18、n型金氧半导 体晶体管(NM0S)M19所组成。
在电路的操作中,第一回转率增强晶体管M8在稳态(static state)时是关闭的, 因此没有消耗功率。此处所称稳态是指输入节点in+的输入信号保持于高或低位准(而另 一输入节点in-则连接至输出节点out)。类似的情形,第二回转率增强晶体管M9在稳态时 也是关闭的。在本实施例中,当处于高至低(high-to-low)转态时,第一控制电路M15-M17会 打开晶体管M8,使得晶体管M8的漏极电位拉高。晶体管M8的漏极电性连接并控制汲取 (sink)晶体管M7的栅极,使得汲取(sink)晶体管M7的栅至源极(gate-to-source)电压 被拉高,因而自负载100汲取电流(或放电)。藉此,处于高至低(high-to-low)转态时的 开启晶体管M8大大地增快反应时间(或回转率),并因而增强了电流汲取能力。
当处于低至高(low-to-high)转态时,第二控制电路M18-M19会打开晶体管M9。 由于晶体管M9的漏极电性连接至输出级M6-M7的输出节点out,因此晶体管M9会提供电流 (或充电)给负载100。换句话说,晶体管M9提供辅助电流给负载100。藉此,处于低至高 (low-to-high)转态时的开启晶体管M9大大地增快反应时间(或回转率),并因而增强了 电流提供能力。晶体管M15的宽度可适当地设计使得晶体管M15的漏至源极(drain-to-source) 电压VDS在稳态时可以保持足够小,因而第一控制电路M15-M17在稳态时,其输出电压足够 大而足以关闭第一回转率增强晶体管M8。当处于高至低(high-to-low)转态时,通过第一 控制电路M15-M17的电流会增强,因而增大晶体管M15的漏至源极(drain-to-source)电 压VDS。藉此,第一控制电路M15-M17的输出变低,用以开启第一回转率增强晶体管M8。类似的情形,晶体管M18的宽度可适当地设计使得晶体管M18的汲至源极 (drain-to-source)电压VDS在稳态时可以保持足够小,因而第二控制电路M18-M19 在稳态时,其输出电压足够大而足以关闭第二回转率增强晶体管M9。当处于低至高 (low-to-high)转态时,通过第二控制电路M18-M19的电流会增强,因而增大晶体管M18的 漏至源极(drain-to-source)电压VDS。藉此,第二控制电路M18-M19的输出变低,用以开 启第二回转率增强晶体管M9。图2显示本发明另一实施例的具有增强回转率的低功率、高速输出缓冲电路20。 在本实施例中,输出缓冲电路20的电路架构类似于前一实施例的输出缓冲电路10。输出缓冲电路20包含第一差动对(η型金氧半导体晶体管)Μ1_Μ2 (或称为η型金 氧半导体晶体管(NMOS)输入级),其受η型金氧半导体晶体管(NM0S)M5、Mb及电流源I b的 偏压,并以电流镜(current mirror) (ρ型金氧半导体晶体管)M3_M4作为主动负载(active load) 0输出缓冲电路20还包含第二差动对(η型金氧半导体晶体管)M11-M12,其与第一 差动对M1-M2互相并联。第二差动对M11-M12受η型金氧半导体晶体管(NM0S)M10、Mb及 电流源Ib的偏压,并以电流镜(ρ型金氧半导体晶体管)M13-M14作为主动负载。互为串联 的来源(source)晶体管(ρ型金氧半导体晶体管)M6及汲取(sink)晶体管(ρ型金氧半导 体晶体管)Μ7共同形成输出缓冲电路20的输出级。输出级Μ6-Μ7的输出则用以驱动一负 载200。在本实施例中,第一回转率增强晶体管(η型金氧半导体晶体管)Μ8是用以增强来 源(source)晶体管M6的电流提供能力。第一回转率增强晶体管M8受控于第一控制电路, 其由P型金氧半导体晶体管(PMOS)M15、ρ型金氧半导体晶体管(PMOS)M16、η型金氧半导 体晶体管(NMOS) 17所组成。在本实施例中,第二回转率增强晶体管(η型金氧半导体晶体管)M9是用以增强汲取(sink)晶体管M7的电流汲取能力。第二回转率增强晶体管M9受 控于第二控制电路,其由P型金氧半导体晶体管(PM0S)M18、n型金氧半导体晶体管(NM0S) M19所组成。在电路的操作中,第一回转率增强晶体管M8和第二回转率增强晶体管M9在稳态 (static state)时是关闭的。在本实施例中,当处于低至高(low-to-high)转态时,第一 控制电路M15-M17会打开晶体管M8,使得晶 体管M8的漏极电位拉低。晶体管M8的漏极电 性连接并控制来源(source)晶体管M6的栅极,使得来源(source)晶体管M6的源至栅极 (source-to-gate)电压被拉高,因而提供电流(或充电)给负载200。藉此,处于低至高 (low-to-high)转态时的开启晶体管M8大大地增快反应时间(或回转率),并因而增强了 电流提供能力。当处于高至低(high-to-low)转态时,第二控制电路M18-M19会打开晶体管M9。由 于晶体管M9的漏极电性连接至输出级M6-M7的输出节点out,因此晶体管M9会自负载200 汲取电流。换句话说,晶体管M9自负载200辅助汲取电流。藉此,处于高至低(high-to-low) 转态时的开启晶体管M9大大地增快反应时间(或回转率),并因而增强了电流汲取能力。晶体管M17的宽度可适当地设计使得晶体管M17的漏至源极(drain-to-source) 电压VDS在稳态时可以保持足够小,因而第一控制电路M15-M17在稳态时,其输出电压足够 小而足以关闭第一回转率增强晶体管M8。当处于低至高(low-to-high)转态时,通过第一 控制电路M15-M17的电流会增强,因而增大晶体管M17的漏至源极(drain-to-source)电 压VDS。藉此,第一控制电路M15-M17的输出变高,用以开启第一回转率增强晶体管M8。类似的情形,晶体管M19的宽度可适当地设计使得晶体管M19的漏至源极 (drain-to-source)电压VDS在稳态时可以保持足够小,因而第二控制电路M18-M19 在稳态时,其输出电压足够小而足以关闭第二回转率增强晶体管M9。当处于高至低 (high-to-low)转态时,通过第二控制电路M18-M19的电流会增强,因而增大晶体管M19的 漏至源极(drain-to-source)电压VDS。藉此,第二控制电路M18-M19的输出变高,用以开 启第二回转率增强晶体管M9。以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽 然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人 员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰 为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质 对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
权利要求
一种具有增强回转率的输出缓冲电路,其特征在于其包含一输出级,包含一来源晶体管及一汲取晶体管,用以驱动一负载;一第一回转率增强晶体管,用以增强该来源晶体管及汲取晶体管其中一个的回转率;一第二回转率增强晶体管,用以增强该来源晶体管及汲取晶体管其中另一个的回转率;一第一控制电路,用以控制该第一回转率增强晶体管;以及一第二控制电路,用以控制该第二回转率增强晶体管;其中,当处于稳态时,该第一控制电路、第二控制电路分别关闭该第一回转率增强晶体管、第二回转率增强晶体管;当处于转态时,则分别开启该第一回转率增强晶体管、第二回转率增强晶体管。
2.根据权利要求1所述的具有增强回转率的输出缓冲电路,其特征在于其更包含一输 入级,其包含至少一差动对,用以接收一输入信号。
3.一种具有增强回转率的输出缓冲电路,其特征在于其包含 一输入级,用以接收一输入信号;一输出级,包含一来源晶体管及一汲取晶体管,用以驱动一负载; 一第一回转率增强晶体管,用以增强该汲取晶体管的电流汲取能力; 一第二回转率增强晶体管,用以增强该来源晶体管的电流提供能力; 一第一控制电路,用以控制该第一回转率增强晶体管;以及 一第二控制电路,用以控制该第二回转率增强晶体管;其中,当处于稳态时,该第一控制电路、第二控制电路分别关闭该第一回转率增强晶体 管、第二回转率增强晶体管;当处于高至低转态时,该第一控制电路开启该第一回转率增强 晶体管;当处于低至高转态时,该第二控制电路开启该第二回转率增强晶体管。
4.根据权利要求3所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的输 入级包含至少一差动对。
5.根据权利要求3所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的第 一回转率增强晶体管为P型金氧半导体晶体管,其漏极连接并控制该汲取晶体管的栅极; 当处于高至低转态时,该开启的第一回转率增强晶体管开启该汲取晶体管,因而自该负载 汲取电流。
6.根据权利要求5所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的第 一控制电路包含一 P型金氧半导体晶体管,其宽度被设计使得该P型金氧半导体晶体管在 稳态时,其漏极电位足够高而关闭该第一回转率增强晶体管;当处于高至低转态时,该P型 金氧半导体晶体管的漏极电位足够低而开启该第一回转率增强晶体管。
7.根据权利要求3所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的第 二回转率增强晶体管为P型金氧半导体晶体管,其漏极连接并控制该输出级的输出节点; 当处于低至高转态时,该开启的第二回转率增强晶体管提供电流至该负载。
8.根据权利要求7所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的第 二控制电路包含一 P型金氧半导体组成晶体管,其宽度被设计使得该P型金氧半导体晶体 管在稳态时,其漏极电位足够高而关闭该第二回转率增强晶体管;当处于低至高转态时,该 P型金氧半导体晶体管的漏极电位足够低而开启该第二回转率增强晶体管。
9.一种具有增强回转率的输出缓冲电路,其特征在于其包含一输入级,用以接收一输入信号;一输出级,包含一来源晶体管及一汲取晶体管,用以驱动一负载;一第一回转率增强晶体管,用以增强该来源晶体管的电流提供能力;一第二回转率增强晶体管,用以增强该汲取晶体管的电流汲取能力;一第一控制电路,用以控制该第一回转率增强晶体管;以及一第二控制电路,用以控制该第二回转率增强晶体管;其中,当处于稳态时,该第一控制电路、第二控制电路分别关闭该第一回转率增强晶体 管、第二回转率增强晶体管;当处于低至高转态时,该第一控制电路开启该第一回转率增强 晶体管;当处于高至低转态时,该第二控制电路开启该第二回转率增强晶体管。
10.根据权利要求9所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的 输入级包含至少一差动对。
11.根据权利要求9所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的 第一回转率增强晶体管为η型金氧半导体晶体管,其漏极连接并控制该来源晶体管的栅 极;当处于低至高转态时,该开启的第一回转率增强晶体管开启该来源晶体管,因而提供电 流至该负载。
12.根据权利要求11所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的 第一控制电路包含一 η型金氧半导体晶体管,其宽度被设计使得该η型金氧半导体晶体管 在稳态时,其漏极电位足够低而关闭该第一回转率增强晶体管;当处于低至高转态时,该η 型金氧半导体晶体管的漏极电位足够高而开启该第一回转率增强晶体管。
13.根据权利要求9所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的 第二回转率增强晶体管为η型金氧半导体晶体管,其漏极连接并控制该输出级的输出节 点;当处于高至低转态时,该开启的第二回转率增强晶体管自该负载汲取电流。
14.根据权利要求13所述的具有增强回转率的输出缓冲电路,其特征在于其中所述的 第二控制电路包含一 η型金氧半导体晶体管,其宽度被设计使得该η型金氧半导体晶体管 在稳态时,其漏极电位足够低而关闭该第二回转率增强晶体管;当处于高至低转态时,该η 型金氧半导体晶体管的漏极电位足够高而开启该第二回转率增强晶体管。
全文摘要
本发明是有关于一种具有增强回转率的输出缓冲电路,第一、第二回转率增强晶体管用以增强输出级的来源晶体管、汲取晶体管的回转率。当处于稳态时,第一、第二控制电路分别关闭第一、第二回转率增强晶体管;当处于转态时,则分别开启第一、第二回转率增强晶体管。
文档编号H03F1/02GK101800515SQ20091000626
公开日2010年8月11日 申请日期2009年2月10日 优先权日2009年2月10日
发明者刘邦荣, 吴宗佑, 姜俊平, 陈怡然 申请人:奇景光电股份有限公司;陈怡然
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1