变共模宽电源范围的高速比较器的制作方法

文档序号:7530061阅读:244来源:国知局
专利名称:变共模宽电源范围的高速比较器的制作方法
技术领域
本实用新型涉及模数转换器设计,具体涉及一种变共模宽电源范围的高速比较器。
背景技术
在现代先进电子系统的前端广泛的应用模数转换器(A/DC),以充分利用先进的数字信号处理技术来对模拟信号进行处理,在各种A/DC中,逐次逼近A/DC是中等至高等分辨率应用的常见结构,有着很宽的应用范围,例如便携/电池供电仪表、笔输入量化器、工业控制和数据/信号采集系统等。在大多数应用中,ADC工作的电源电压范围仅限于特定电源电压下±10%的波动范围,比如常见的3.3±10%V,这就远远不能满足宽电源范围内工作的要求。比如基于MCU数据采集系统,要求ADC在2.2V到5.5V都能有效的工作。除宽电源范围外,低功耗也是现代电子系统的核心竞争力之一。单调变化的逐次逼近ADC算法以其芯片面积小和较低功耗,得以广泛的应用。其特点是内部数模转换器输出共模电平在转换的第一个周期到最后一个周期,从二分之一电源逐渐趋近于零电平。其致命缺陷是在宽电源范围下,由于比较器共模电平的变化,预放大器输入端在比较的第一个周期或者最后几个周期,性能弱化乃至根本不能工作,这导致比较器难以提供高的分辨率。故设计一款能工作在宽电源电压范围下,可变共模电平的高速比较器非常重要,以保证模数转换器都能提供高的性能。
发明内容本实用新型的目的是,提供一种应用于单调变化的逐次逼近模数转换器算法下的宽电源电压范围、可变共模输入的高速比较器,该电路可以工作在很宽的电源电压范围,同时保证各种电源电压下比较器都能提供高的带宽和高的分辨率。
本实用新型采用的技术方案为,一种变共模宽电源范围的高速比较器,其特征在于:所述高速比较器电路包括一第一预放大器Al、一第二预放大器A2、一第三预放大器A3、一第四预放大器A4、一动态比较器DC、一 RS触发器RSl、一第一异或门XORl、一第二异或门X0R2、一反相器INV,所述第一预放大器Al保证高共模电平时比较器能有效工作,所述第二预放大器A2保证在低共模电平时比较器能有效工作。所述第一预放大器Al的Vip输入端与所述第二预放大器A2的输入端Vip相连;所述第一预放大器Al的Vin输入端与所述第二预放大器A2的输入端Vin相连;所述第一预放大器Al的Von输出端与所述第二预放大器A2的输出端Von、与所述第三预放大器A3的输入端Vip,相连于vonl ;所述第一预放大器Al的Vop输出端与所述第二预放大器A2的输出端Vop、与所述第三预放大器A3的输入端Vin,相连于vopl ;所述第三预放大器A3的输出端Von与所述第四预放大器A4的输入端Vip相连;所述第三预放大器A3的输出端Vop与所述第四预放大器A4的输入端Vin相连;所述第四预放大器A4的输出端Von与所述动态比较器DC的输入端Vin相连;所述第四预放大器A4的输出端Vop与所述动态比较器DC的输入端Vip相连;所述动态比较器DC的输出端Qn与所述RS触发器RSl的输入端R、与所述第一异或门XORl的输入端A,相连于Q ;所述动态比较器DC的输出端Qp与所述RS触发器RSl的输入端S、与所述第一异或门XORl的输入端B,相连于Qb ;所述第一异或门XORl的输出端Y与所述第一预放大器Al的输入端Don、与所述第二预放大器A2的输入端Don、所述第三预放大器A3的输入端Don、所述第四预放大器A4的输入端Don、相连于Over ;所述第二异或门X0R2的输出端与所述反相器NI的输入端A、与所述第二预放大器A2的输入端EN,相连于Fip ;所述反相器NI的输出端Y与所述第一预放大器Al的输入端EN相连。本实用新型的比较器工作原理如下:在N bit (N为数模转换器的精度)的数模转换器的第一个到第i (i介于I与N之间,且为固定值)个比较周期,所述第二预放大器A2关闭,所述第一预放大器Al开启。在前i个比较周期内,比较器输入共模电平相对较高,由所述第一预放大器Al提供第一级预放大作用。在N bit的数模转换器的第i+Ι到第N-1个比较周期,所述第一预放大器Al关闭,所述第二预放大器A2开启,该Ν-1-l个周期内,比较器输入共模电平相对较低,由所述第二预放大器A2提供第一级预放大作用。所述第二异或门X0R2和所述反相器NI —起根据是否完成第i个比较周期,产生控制信号关闭或者开启所述第一预放大器Al和所述第二预放大器A2。i的值可以根据具体项目电源电压范围选定,当电源电压范围较宽时,i值靠近N,当电源电压较窄时,i值靠近I。在N bit模数转换器的每个比较周期内,输入信号经所述第一预放大器Al或者所述第二放大器A2第一级放大后,由所述第三预放大器A3、所述第四预放大器A4依次放大,然后经过所述动态比较器将输入信号放大到逻辑差分输出,得到的逻辑差分输出经过所述的RS触发器RSl锁存,得到本周期的比较结果,同时所述的差分输出信号Q和Qn逻辑相反时,经过所述第一异 或门XORl得到所述的比较完成标志Over,表示本周期的比较完成,复位所述各预放大器的输出端,提高下一比较周期的速度。本实用新型提供了一种可动态调整第一级预放大器信号路径的高速比较器,该电路可以保证电源电压较低和输入共模电平变化时仍能有效工作,当与单调变化的逐次逼近模数转换器算法结合时,不仅可以提供低功耗,小面积,还可以保证宽电源电压范围内的模数转换器的性能指标。

图1为本实用新型高速比较器实现电路的结构框图。图2为本实用新型高速比较器之预放大器Al电路实现。图3为本实用新型高速比较器之预放大器A2电路实现。图4为本实用新型高速比较器之预放大器A3、A4电路实现。图2中:带复位、使能控制的电阻负载PMOS差分输入,差分输出放大器。图3中:带电平位移、复位、使能控制的电阻负载PMOS差分输入,差分输出放大器。图4中:常规电阻负载PMOS差分输入,差分输出放大器。
具体实施方式

以下结合附图和具体实施方式
对本实用新型作进一步阐述。请参见图1,本实用新型中的变共模宽电源高速比较器电路包括:预放大器(Al)、预放大器(A2)、预放大器(A3)、预放大器(A4)、动态比较器(DC)、RS触发器(RS1)、异或门(X0R1)、异或门(X0R2)、反相器(NI)。预放大器(Al)的Vip输入端与预放大器(A2)的输入端Vip相连;预放大器(Al)的Vin输入端与预放大器(A2)的输入端Vin相连;预放大器(Al)的Von输出端与预放大器(A2)的输出端Von、与预放大器(A3)的输入端Vip,相连于vonl ;预放大器(Al)的Vop输出端与预放大器(A2)的输出端Vop、与预放大器(A3)的输入端Vin,相连于vopl ;预放大器(A3)的输出端Von与预放大器(A4)的输入端Vip相连;预放大器(A3)的输出端Vop与预放大器(A4)的输入端Vin相连;预放大器(A4)的输出端Von与动态比较器(DC)的输入端Vin相连;预放大器(么4)的输出端Vop与动态比较器(DC)的输入端Vip相连;动态比较器(DC)的输出端Qn与RS触发器(RSl)的输入端R、与异或门(XORl)的输入端A,相连于Q ;动态比较器(DC)的输出端Qp与RS触发器(RSl)的输入端S、与异或门(XORl)的输入端B,相连于Qb ;异或门(XORl)的输出端Y与预放大器(Al)的输入端Don、与预放大器(A2)的输入端Don、预放大器(A3)的输入端Don、预放大器(A4)的输入端Don、相连于Over ;异或门(X0R2)的输出端与反相器(NI)的输入端A、与预放大器(A2)的输入端EN,相连于Fip ;反相器(NI)的输出端Y与预放大器(Al)的输入端EN相连。预放大器(Al)、(A2)、(A3)、(A4) 一起构成高速比较器的预放大部分,其中预放大器(Al )、(A2)—起构成预放大器的第一级,保证共模电平变化时,第一级都能有效提供该级的增益;预放大器(A3)、(A4)分别构成高速比较器的第二级、第三级预放大。尽管预放大器(A3)、(A4)可以设计时提供较 高的增益,但是由于运放的增益带宽乘积一定,增益的提高必然导致带宽的减小,故三级预放大都必须有效控制且能有效提供每级的增益。由于输入共模电平的变化,若仅仅使用预放大(Al)、(A2)的其中一个,都不能保证第一级的有效增益:预放大器(Al)在高压低共模电平输入时,增益接近OdB,但在低压高共模电平输入时能有效工作,而预放大器(A2)在低压高共模电平时基本不能工作,但在低共模电平时能有效工作。预放大器(Al)、预放大器(A2)的共同作用,保证输入共模电平变化时都能有效提供该级的有效增益。同时,为了减少预放大器(Al)、(A2)之间的相互影响和降低比较器的功耗,根据共模电平的变化关闭其中一个模块。而使能信号由来自于表征比较周期的SP[i]、SN[i]提供,在第i个比较周期结束前,SP[i]、SN[i]为同向信号,故经异或门(X0R2)后Fip(前i个周期的缩写)在前i个周期一直为低电平,关闭预放大器(A2),由于比较器输入共模电平从二分之一电源逐渐降低为地,前i个比较周期的共模电平相对后N-1个比较周期的共模电平高得多,预放大器(Al)正好能提供有效的放大;在第i+Ι到N-1个周期,SP[i]、SN[i]为反向信号,故经异或门(X0R2)后Fip为高电平,开启预放大器(A2)。Fip经反相器(NI)后为低电平,关闭预放大器(Al),该Ν-1-l个周期输入共模电平更接近于地,而预放大器(A2)正好能提供有效的放大。经过三级预放大后的信号,经动态比较器(DC)比较产生逻辑电平,再经RS触发器(RSl)锁存得到每次比较周期的比较结果,同时每次比较结束时,动态比较器(DC)都会输出差分逻辑信号Q、Qb,经异或门(XORl)后产生高电平信号Over,复位预放大器(Al)、(A2)、(A3)、(A4)的输出,使得下一次比较时预放大器能更快的工作。[0024]请参见图2,预放大器(Al)为PMOS输入电阻负载的全差分输入差分输出放大器,其中M3为输出复位开关,在每个比较周期结束时,复位差分输出端Von和Vop。M8a和M8b为预放大器(Al)的使能管,当输入端EN为高电平时,本预放大器工作,否则关闭。选择电阻负载为的是提高预放大器的带宽,如果采用MOS管做负载,MOS管的寄生将限制放大器的带宽。这对于设计比较周期在IOns左右的比较器相当困难。请参见图3,预放大器(A2)由电平位移电路(Mla/M4a和Mlb/M4c构成)和PMOS输入电阻负载的全差分输入差分输出放大器。电平位移电路的作用是共模电平靠近地时,抬高输入信号直流电平,使差分输入对管PMOS对能工作在饱和区。其中M3b为输出复位开关,在每个比较周期结束时,复位差分输出端Von和Vop。Mlla Mlld为预放大器(A2)的使能管,当输入端EN为高电平时,本预放大器工作,否则关闭。选择电阻负载为的是提高预放大器的带宽,如果采用MOS管做负载,MOS管的寄生将限制放大器的带宽。这对于设计比较周期在IOns左右的比较器相当困难。请参见图4,预放大器(A3)、预放大器(A4)都为常规结构的PMOS输入电阻负载的全差分输入差分输出 放大器,其中M3为输出复位开关。
权利要求1.一种变共模宽电源范围的高速比较器,其特征在于:所述高速比较器电路包括一第一预放大器Al、一第二预放大器A2、一第三预放大器A3、一第四预放大器A4、一动态比较器DC、一 RS触发器RSl、一第一异或门XORl、一第二异或门X0R2和一反相器INV。
2.如权利要求1中所述的变共模宽电源范围的高速比较器,其特征在于:所述第一预放大器Al的Vip输入端与所述第二预放大器A2的输入端Vip相连;所述第一预放大器Al的Vin输入端与所述第二预放大器A2的输入端Vin相连;所述预第一放大器Al的Von输出端与所述第二预放大器A2的输出端Von、与所述第三预放大器A3的输入端Vip,相连于vonl ;所述第一预放大器Al的Vop输出端与所述第二预放大器A2的输出端Vop、与所述第三预放大器A3的输入端Vin,相连于vopl ;所述第三预放大器A3的输出端Von与所述第四预放大器A4的输入端 Vip相连;所述第三预放大器A3的输出端Vop与所述第四预放大器A4的输入端Vin相连;所述第四预放大器A4的输出端Von与所述动态比较器DC的输入端Vin相连;所述第四预放大器A4的输出端Vop与所述动态比较器DC的输入端Vip相连;所述动态比较器DC的输出端Qn与所述RS触发器RSl的输入端R、与所述第一异或门XORl的输入端A,相连于Q ;所述动态比较器DC的输出端Qp与所述RS触发器RSl的输入端S、与所述第一异或门XORl的输入端B,相连于Qb ;所述第一异或门XORl的输出端Y与所述第一预放大器Al的输入端Don、与所述第二预放大器A2的输入端Don、所述第三预放大器A3的输入端Don、所述第四预放大器A4的输入端Don、相连于Over ;所述第二异或门X0R2的输出端与所述反相器NI的输入端A、与所述第二预放大器A2的输入端EN,相连于Fip ;所述反相器NI的输出端Y与所述第一预放大器Al的输入端EN相连。
3.如权利要求2中所述,在Nbit (N为数模转换器的精度)的数模转换器的第一个到第i (i介于I与N之间,且为固定值)个比较周期,在前i个比较周期内,比较器输入共模电平相对较高,所述第二预放大器A2关闭,所述第一预放大器Al开启,由所述第一预放大器Al提供第一级预放大作用;在N bit的数模转换器的第i+Ι到第N-1个比较周期,该Ν-1-l个周期内,比较器输入共模电平相对较低,所述第一预放大器Al关闭,所述第二预放大器A2开启,由所述第二预放大器A2提供第一级预放大作用。
4.如权利要求3中所述,所述第一预放大器Al和所述第二预放大器A2需要开启或者关闭,使能信号由所述第二异或门X0R2和所述反相器NI产生,所述第二异或门X0R2和所述反相器NI —起根据是否完成第i个比较周期,产生控制信号关闭或者开启所述第一预放大器Al和所述第二预放大器A2。
专利摘要一种变共模宽电源范围的高速比较器,所述高速比较器电路包括一第一预放大器A1、一第二预放大器A2、一第三预放大器A3、一第四预放大器A4、一动态比较器DC、一RS触发器RS1、一第一异或门XOR1、一第二异或门XOR2、和一反相器INV。所述第一预放大器A1保证高共模电平时比较器能提供较高的分辨率和带宽,所述第二预放大器A2保证在低共模电平时比较器能提供较高的分辨率和带宽。该电路可以工作在很宽的电源电压范围,同时保证各种电源电压下比较器都能提供高的带宽和高的分辨率。
文档编号H03M1/34GK203135820SQ20122073368
公开日2013年8月14日 申请日期2012年12月27日 优先权日2012年12月27日
发明者不公告发明人 申请人:成都锐成芯微科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1