用于改进谐振时钟的能量效率的可配置末级时钟驱动器的制作方法

文档序号:12071680阅读:286来源:国知局
用于改进谐振时钟的能量效率的可配置末级时钟驱动器的制作方法与工艺

所揭示的方面涉及用于具能量效率的时钟分布的时钟驱动器的设计。更确切来说,示范性方面涉及耦合到电感器电容器(LC)槽或谐振时钟电路的可配置末级驱动器,其中可控制地接通或关断末级时钟驱动器的门,以在时钟分布网络中再使用存储于LC槽中的能量。



背景技术:

现代处理系统的设计面临对减少功率及能量的不断增加的需求。此在需要延长的电池寿命的移动及手持式装置的领域中尤其明显。这些装置中的功率消耗的一个重要来源在于其时钟分布网络及系统。

常规时钟分布网络包含可使用若干层级的时钟驱动器对电感器电容器(LC)槽充电的谐振计时机制。LC槽可在时钟分布网络的充电及放电循环期间存储由时钟驱动器供应的能量且将能量再循环到时钟分布网络中。常规地,依据电感器L的质量因数(或“Q因数”)测量LC槽的效率。大体来说,随着Q因数增加,LC槽在其存储及再循环能量的能力方面更有效率。

常规时钟驱动器在系统时钟的每一时钟相位处将供应电流驱动到LC槽中。在常规设计中,减少处于各种层级的时钟驱动器的驱动强度,以减少时钟分布网络的能量消耗。虽然以此方式减少驱动强度可减少由时钟驱动器消耗的能量的量,但常规时钟驱动器并不高效地利用由LC槽再循环的能量。



技术实现要素:

示范性方面包含针对耦合到电感器电容器(LC)槽或谐振时钟的可配置末级驱动器以用于改进谐振时钟的能量效率的系统及方法。在暖机阶段中,可启用末级时钟驱动器以在LC槽中存储能量,且在门控阶段中,可完全或部分停用末级时钟驱动器,使得存储于LC槽中的能量可再循环到时钟分布网络中。在刷新阶段中,可启用末级时钟驱动器,以补充在门控阶段期间在将能量再循环到时钟分布网络中的过程中由LC槽损失的能量。可编程计数器可用于控制暖机、门控及刷新阶段的持续时间。

举例来说,示范性方面涉及一种操作末级时钟驱动器的方法,所述方法包括:在第一阶段中,启用末级时钟驱动器以在电感器电容器(LC)槽中存储能量,以及在第二阶段中,完全或部分停用末级时钟驱动器且将存储于LC槽中的能量再循环到时钟分布网络中。

另一示范性方面涉及一种设备,所述设备包括:耦合到电感器电容器(LC槽)的末级时钟驱动器。在第一阶段中,末级时钟驱动器经配置以被启用,以在电感器电容器(LC)槽中存储能量。在第二阶段中,末级时钟驱动器经配置以被完全或部分停用,以将存储于LC槽中的能量再循环到时钟分布网络中。

另一示范性方面涉及一种系统,所述系统包括:在第一阶段中,用于启用末级时钟驱动器以在电感器电容器(LC)槽中存储能量的装置,及在第二阶段中,用于完全或部分停用末级时钟驱动器以将存储于LC槽中的能量再循环到时钟分布网络中的装置。

附图说明

呈现附图以辅助描述本发明的方面,且提供所述图式仅用于说明所述方面而非对其加以限制。

图1说明常规时钟分布系统。

图2说明具有可配置末级时钟驱动器的示范性时钟分布系统。

图3说明关于根据示范性方面的操作末级时钟驱动器的方法的流程图。

图4说明可有利地使用示范性方面的无线装置的高阶图。

具体实施方式

本发明的方面揭示于针对本发明的特定实施例的以下描述及相关图式中。在不脱离本发明的范围的情况下可设计出替代性实施例。另外,将不详细描述或将省略本发明的熟知元件以免混淆本发明的相关细节。

词语“示范性”在本文中用以意味着“充当实例、例子或说明”。本文中描述为“示范性”的任何实施例未必解释为比其它实施例更佳或更有利。同样地,术语“本发明的实施例”并不要求本发明的所有实施例皆包含所论述的特征、优点或操作模式。

本文中所使用的术语仅出于描述特定实施例的目的,且并不既定限制本发明的实施例。如本文中所使用,单数形式“一”及“所述”既定也包含复数形式,除非上下文另有清晰指示。将进一步理解,当在本文中使用术语“包括”及/或“包含”时,其指定所陈述的特征、整体、步骤、操作、元件及/或组件的存在,但并不排除一或多个其它特征、整体、步骤、操作、元件、组件及/或其群组的存在或添加。

此外,依据将(例如)由计算装置的元件执行的动作序列来描述许多实施例。将认识到,可由特定电路(例如,专用集成电路(ASIC))、由一或多个处理器执行的程序指令或由两者的组合来执行本文所描述的各种动作。另外,可认为本文中所描述的这些动作序列完全体现于任何形式的计算机可读存储媒体内,所述计算机可读存储媒体中存储有一组对应的计算机指令,所述对应计算机指令在被执行时将使得相关联的处理器执行本文中所描述的功能性。因此,本发明的各种方面可以许多不同形式体现,已预期所述形式皆在所主张标的物的范围内。另外,对于本文中所描述的实施例中每一者,任何这些实施例的对应形式可在本文中描述为(例如)“经配置以执行所描述动作的逻辑”。

如先前所论述,时钟分布网络可包含处于多个层级的多个时钟驱动器,所述多个时钟驱动器将电流供应到LC槽。处于最接近且连接到LC槽的末级的时钟驱动器被称作末级时钟驱动器。在常规设计中,可减少包含末级时钟驱动器的驱动强度的多个时钟驱动器的驱动强度,以减少时钟分布网络的能量消耗。

现在参考图1,说明包括时钟分布网络的常规系统100。末级时钟驱动器102耦合到包括电感器(L)106及电容器(C)108的LC槽104。电容器108表示时钟分布网络。末级时钟驱动器102展示为由时钟114驱动。可存在若干其它层级的时钟驱动器,例如可耦合到末级时钟驱动器102且由时钟114驱动的末级时钟驱动器102(未图示)。末级时钟驱动器102在功能上等效于逻辑反相器,且包括耦合到正供电电压VDD的第一门(上拉晶体管)110及耦合到接地的第二门(下拉晶体管)112。通过上文所描述的常规设计,在时钟114的正相位期间,末级时钟驱动器102的输出103被驱动为低,因此经由下拉晶体管112对LC槽104及时钟分布网络放电。在时钟114的负相位期间,输出103被驱动为高,因此对LC槽104及时钟分布网络充电。因此,在此两种相位中,末级时钟驱动器102将电流(正或负)供应到随后对时钟分布网络充电或放电的LC槽104。然而,在将电流供应到LC槽104的最初的几个循环之后,LC槽104可变得能够存储足够电荷以将能量循环到时钟分布网络中,而不需在时钟114的每一循环或每一相位中被再充电或供应电流。常规系统100未利用LC槽104的再循环能量及因此进一步减少系统100的功率消耗的潜力。

与上文所描述的常规系统100相对照,示范性方面包含经配置以再使用及再循环存储于LC槽中的电荷的时钟分布系统。更具体而言,示范性末级时钟驱动器为可编程的,使得末级时钟驱动器的一或两个门可被灵活且可控制地接通或关断。在针对时钟相位关断门时,对应的电流(正或负)在所述时钟相位期间不供应到LC槽。在关断示范性末级时钟驱动器的门的这些时钟相位期间,存储于LC槽中的能量可再循环到时钟分布网络中,因此再使用能量且最小化功率消耗。在本发明中,当接通末级时钟驱动器的两个门时,末级时钟驱动器被称作完全启用,且当关断末级时钟驱动器的两个门时,末级时钟驱动器被称作完全停用。当仅接通两个门中的一者且关断两个门中的另一者时,末级时钟驱动器就被称为部分启用或部分停用。

此外,在示范性方面中,可实施示范性计数器以控制与示范性末级时钟驱动器的门相关的时序及功能性的各种方面。通过这些计数器,可动态地控制与以下各项相关的方面:LC槽暖机所需历时的时钟相位或循环的数目,及可接通或关断末级时钟驱动器的一或两个门的时钟相位或循环的数目等。现将参考各图解释上文及其它示范性方面。

参考图2,展示示范性系统200。与图1的常规系统100类似,系统200还包含耦合到LC槽204的末级时钟驱动器202,LC槽204包括电感器(L)206及电容器(C)208。电容器208表示时钟分布网络。末级时钟驱动器202由时钟214驱动,且同样,可存在可耦合到末级时钟驱动器202且由(例如)时钟214驱动的若干其它层级的时钟驱动器,例如末级时钟驱动器202(未图示)。末级时钟驱动器202包括耦合到正供电电压VDD的第一门(上拉晶体管)210(例如,配置为p沟道场效应晶体管或“PFET”)及耦合到接地的第二门(下拉晶体管)212(例如,配置为n沟道场效应晶体管或“NFET”)。

然而,不同于常规方面,可灵活地接通或关断示范性末级时钟驱动器202的第一及第二门。举例来说,当接通第一门(上拉晶体管)210时,其对LC槽204及时钟分布网络充电。如果上拉晶体管210被关断或断开(或简称为“门控”),那么从VDD到LC槽204及时钟分布网络的电流供应路径关断。然而,一旦在若干时钟循环之后对LC槽204充分充电,LC槽104可将存储于其中的电荷再循环到时钟分布网络中,即使当断开上拉晶体管210时也是如此。类似地,当接通第二门(下拉晶体管)212时,其对LC槽204及时钟分布网络放电。如果断开下拉晶体管212,那么从LC槽204及时钟分布网络向接地的放电路径关断。然而,一旦在若干时钟循环之后对LC槽204充分充电,LC槽104可对时钟分布网络放电,即使当断开下拉晶体管212时也是如此。以此方式,示范性系统200可通过门控上拉晶体管210及下拉晶体管212中的一或两者节省能量且减少功率消耗。

如图2中所示的可编程计数器及逻辑门可用于控制上拉晶体管210及下拉晶体管212中的一或两者的门控。将关于两个或多于两个阶段描述系统200的操作。第一阶段可包含暖机阶段,其可包括时钟214的若干时钟循环。为了如上所述利用及再使用存储于LC槽204中的能量以对时钟分布网络充电/放电,历时一或多个时钟循环使LC槽204“暖机”(其是指以完全启用两个门的常规方式操作末级时钟驱动器202),直到LC槽204存储足够的电荷或达到最大能量电平。更详细地说,在暖机阶段中,末级时钟驱动器202的上拉晶体管210及下拉晶体管212皆接通,使得末级时钟驱动器202在功能上等效于反相器,在每一循环中且在时钟214的两个相位期间供应或驱动电流(正/负),直到LC槽204的电感器206达到其最大能量。暖机阶段的持续时间可基于LC槽204的Q因数,举例来说,其与LC槽204的效率及其有效存储能量的能力有关。

在图2中,以对应于暖机阶段的持续时间的第一计数值或第一时钟循环数目编程可编程第一计数器222。在一些方面中,在每次门控时钟214的根时(此可涉及系统再启动或重置),可启动或重置第一计数器222以开始计数经过暖机阶段的所述数目个循环。第一计数器222的输出被展示为信号warm_init 224,在第一计数器222已完成经过暖机阶段的所述第一数目个时钟循环的计数时,信号warm_init 224高态有效。举例来说,一旦在重置之后启动或启用第一计数器222,warm_init 224可在对应于(例如)暖机阶段的第一计数时间之后转变到高态有效状态。

在暖机阶段结束、末级时钟驱动器的第二阶段开始时,启用第二计数器226。此第二阶段为门控阶段,且可包含第一模式及第二模式。以对应于门控阶段的持续时间的第二计数值编程第二计数器226。如先前所描述,在门控阶段的第一模式中,完全停用末级时钟驱动器202,且在门控阶段的第二模式中,部分停用末级时钟驱动器202。更详细地说,当warm_init 224转变到高态有效或转变到逻辑“1”时,启用第二计数器226。编程第二计数器226以计数时钟214的第二数目个循环,在所述第二数目个循环期间,断开上拉晶体管210及下拉晶体管212中的一或两者。当断开上拉晶体管210及下拉晶体管212两者时,如先前所描述,完全停用末级时钟驱动器202。当仅断开两个晶体管中的一者而导通两个晶体管中的另一者时,部分启用或部分停用末级时钟驱动器202。在以下部分中基于用于完全停用末级时钟驱动器202的控制信号gate_both 242及用于部分停用末级时钟驱动器202的gate_hi_or_low 244描述这些晶体管的选择性门控。一旦第二计数器226在第二计数时间处已完成计数其第二数目个时钟循环,信号stop_gate 228转变到高态有效或逻辑“1”。

在门控阶段之后,进入再充电阶段。在再充电阶段中,补充已从LC槽204耗尽的所存储的能量。在再充电阶段中,以如上所述在第一阶段或暖机阶段中的类似方式配置末级时钟驱动器202。以对应于第三数目个时钟循环的第三计数值编程第三计数器230,第三数目个时钟循环又对应于再充电阶段的持续时间。由高态有效的stop_gate 228启用第三计数器230。第三计数器230用于计数到第三计数时间,在第三计数时间点,信号start_gate 232转变到高态有效或逻辑“1”。第三计数器230用于再启用末级时钟驱动器202的正常操作,也就是说,将末级时钟驱动器202配置为反相器以将电流驱动或供应到LC槽204,使得在上拉晶体管210及下拉晶体管212中的一或两者断开时耗尽的LC槽204中的电荷可得以补充。编程第三计数器230以确保时钟分布网络被顺畅地供应电荷且不存在因LC槽204耗尽所致的中断。以此方式,第一、第二及第三计数器(222、226及230)可用于关闭及开启经由末级时钟驱动器202将能量供应到LC槽204的程序。

在一些方面中,在暖机阶段之后,末级时钟驱动器202可经配置以循环经过门控阶段(第一/第二模式)及刷新阶段。在暖机阶段及刷新阶段两者中,通过启用上拉晶体管210及下拉晶体管212两者来完全启用末级时钟驱动器202,以将末级时钟驱动器202配置为反相器或驱动器。

在末级时钟驱动器202的操作的另一详细论述中,当stop_gate 228转变到逻辑“1”时,反相器234的输出转变到逻辑“0”。向或门236馈入反相器234的输出及start_gate232。当高态有效时,信号start_gate 232还用于停用第二计数器226。或门236的输出被馈入到与门238作为一个输入,而另一输入为warm_init 224。因此,与门238的输出为信号warm 240,信号warm 240用于基于控制信号gate_both 242及gate_hi_or_low 244断开上拉晶体管210及下拉晶体管212中的一或多者。在暖机阶段期间,当warm_init为逻辑“0”时及在第二计数时间与第三计数时间之间,当信号start_gate 232为逻辑“1”时,信号warm 240为逻辑“0”。在第一计数时间与第二计数时间之间,当信号stop_gate为逻辑“1”时,信号warm 240为逻辑“1”。当信号warm 240为逻辑“0”时,完全启用末级时钟驱动器202。当warm 240为逻辑“1”时,可基于控制信号gate_both 242及gate_hi_or_low 244完全停用(在第一模式中)或部分停用(在第二模式中)末级时钟驱动器202。

现在谈及控制信号gate_both 242及gate_hi_or_low 244,如果控制信号gate_both 242为逻辑“1”,那么接着断开上拉晶体管210及下拉晶体管212两者且完全停用末级时钟驱动器202。此为暖机阶段之后、当warm 240为“1”时的第一操作模式。如图2中所示,串联连接反相器246、与门248、或门250及与门252,其中warm 240为与门252的一个输入且或门250的输出为另一输入。与门252的输出为连同时钟214一起馈入到或门256以产生输出258的gate_P 254。如图2中所示,串联连接反相器246、与门268、或门270及与非(NAND)门272,其中warm 240为与非门272的一个输入且或门270的输出为另一输入。与非门272的输出为连同时钟214一起馈入到与门276以产生输出278的gate_N 274。因此,当gate_both 242为逻辑“1”(且warm 240为逻辑“1”)时,断开上拉晶体管210及下拉晶体管212两者。

如果gate_both为低或逻辑“0”(且warm 240为逻辑“1”),那么随后基于控制信号gate_hi_or_low 244部分停用(或启用)末级时钟驱动器。此为暖机阶段之后的第二操作模式。更具体而言,当warm 240为逻辑“1”时,如果gate_both为逻辑“0”且gate_hi_or_low 244为逻辑“0”,那么仅断开下拉晶体管212。在此情况下,LC槽204本身对时钟分布网络放电,但由末级时钟驱动器202及LC槽204两者完成充电。如果gate_both为逻辑“0”且gate_hi_or_low 244为逻辑“1”,那么仅断开上拉晶体管210。在此情况下,LC槽204本身对时钟分布网络充电,但由末级时钟驱动器202及LC槽204两者完成放电。如图所示,gate_hi_or_low 244馈入到连接到如图所示的与门268、或门270及与非门272的反相器266中,其中warm 240为与非门272的另一输入。与非门272的输出为gate_N 274,其连同时钟214一起馈入到与门276。或门256的输出258及与门276的输出278以上文在各种操作阶段中描述的方式基于以上控制信号及时钟214控制上拉晶体管210及下拉晶体管212的接通或关断。

在一些方面中,信号turn_off_gating 220可设置成逻辑“1”以停用第一计数器222,此使得末级时钟驱动器202被启用以与LC槽204一起对时钟分布网络充电及放电,与常规系统类似。因此,turn_off_gating 220可用作启用信号以控制末级时钟驱动器202的一或多个门的灵活断开的示范性特征。

以此方式,一旦LC槽204已暖机,可在两个模式中的一者中停用末级时钟驱动器202。在第一模式中,可关断末级时钟驱动器202的两个门以完全停用末级时钟驱动器202,且在第二模式中,可仅关断末级时钟驱动器202的两个门中的一者以部分停用末级时钟驱动器202。在这些两个模式中,LC槽204可供应电流或对时钟分布网络充电/放电。在一些方面中,在耗尽存储于LC槽204中的所有能量之前,执行再充电以在再次进入完全或部分停用末级时钟驱动器202的两个模式中的一者之前使LC槽204达到最大能量。

因此,可见,末级时钟驱动器202可经配置以通过再使用存储于LC槽204中的电荷及避免不必要地将能量及电荷供应到时钟分布网络中,改进耦合到LC槽204的时钟分布网络或谐振时钟的能量效率。

将了解,方面包含用于执行本文中所揭示的程序、功能及/或算法的各种方法。举例来说,如图3中所说明,方面可包含操作时钟分布系统(例如,200)的末级时钟驱动器(例如,202)的方法(300)。

在框302中,展示方法300的暖机阶段。暖机阶段可横跨(例如)第一计数器222计数直到或达到第一计数值的持续时间。在暖机阶段中,末级时钟驱动器202经启用及经配置以在电感器电容器(LC)槽(例如,204)中存储能量,其中LC槽204的电容器连接时钟分布网络。第一计数值可基于LC槽204的电感器的质量因数。可由上拉晶体管210及下拉晶体管212形成末级时钟驱动器202。上拉晶体管210及下拉晶体管212一起充当反相器或驱动器以对LC槽204充电或放电。

在框304中,展示方法300的门控阶段。门控阶段可横跨(例如)第二计数器226计数到第二计数值的持续时间。在门控阶段中,可在第一模式或第二模式中配置末级时钟驱动器202。在第一模式中,可(例如)通过关断上拉晶体管210及下拉晶体管212两者而完全停用末级时钟驱动器202。在第二模式中,可(例如)通过关断上拉晶体管210及下拉晶体管212中的至多一者而部分停用末级时钟驱动器202。在第一及第二模式中,末级时钟驱动器202可将存储于LC槽204中的能量再循环到时钟分布网络中。

在一些方面中,在门控阶段之后,末级时钟驱动器202可进入刷新阶段,在刷新阶段中末级时钟驱动器202可与第一阶段或暖机阶段类似地加以配置,也就是说,通过接通上拉晶体管210及下拉晶体管212而启用末级时钟驱动器202,以便在LC槽204中存储能量(且更具体言的,在此情况下,补充损失的能量)。因此,在刷新阶段中,方法300在启用末级时钟驱动器202以在LC槽204中存储能量的方面中可与框302类似,且因此也说明于框302中。在示范性方面中,如果在刷新阶段达到框302,那么方法300可遵循从框304回到框302的以虚线展示的路径305。在刷新阶段中,经配置以计数到第三计数值的第三计数器可用于对刷新阶段计时。在刷新阶段中,可通过启用末级时钟驱动器202的上拉晶体管210及下拉晶体管212而在LC槽204中补充门控阶段期间耗尽的电荷。如所注明,在暖机阶段之后,可基于例如电感器的质量因数等方面使末级时钟驱动器202循环经过门控阶段及刷新阶段。

此外,在一些方面中包含所揭示的系统(例如,200),其中在第一阶段中,系统包含用于启用末级时钟驱动器(例如,202)以在电感器电容器(LC)槽(例如,204)中存储能量的装置。举例来说,用于启用的装置可包含用于可控制地接通末级时钟驱动器202的上拉晶体管210及下拉晶体管212的系统200的上文所描述的方面。在第二阶段中,系统200可进一步包含用于完全或部分停用末级时钟驱动器以将存储于LC槽中的能量再循环到时钟分布网络中的装置。举例来说,用于完全或部分停用的装置可包含用于分别可控制地关断上拉晶体管210及下拉晶体管212两者或其中至多一者的系统200的上文所描述的方面。

在一些方面中,系统200可进一步包含包括用于控制第一阶段的持续时间的装置(例如,第一计数器222)及用于控制第二阶段的持续时间的装置(例如,第二计数器226)。系统200还可包含用于在刷新阶段中启用末级时钟驱动器202以补充在第二阶段期间在将能量再循环到时钟分布网络中的过程中由LC槽损失的能量的装置(例如,用于可控制地接通上拉晶体管210及下拉晶体管212的系统200的上文所描述的方面)。系统200还可包含用于控制刷新阶段的持续时间的装置(例如,第三计数器230)。

参考图4,描绘根据示范性方面配置的无线装置400的特定说明性方面的框图。无线装置400包含耦合到存储器432的处理器464。处理器464可包括如参考图2所描述的系统200,且可根据参考图2及图3描述的技术操作系统200。图4还展示耦合到处理器464及显示器428的显示控制器426。编码器/解码器(CODEC)434(例如,音频及/或语音CODEC)可耦合到处理器464。还说明例如无线控制器440(其可包含调制解调器)等其它组件。扬声器436及麦克风438可耦合到CODEC 434。图4还指示无线控制器440可耦合到无线天线442。在特定方面中,处理器464、显示控制器426、存储器432、CODEC 434及无线控制器440包含于系统级封装或系统芯片装置422中。

在特定方面中,输入装置430及电力供应器444耦合到系统芯片装置422。此外,在特定方面中,如图4中所说明,显示器428、输入装置430、扬声器436、麦克风438、无线天线442及电力供应器444在系统芯片装置422外部。然而,显示器428、输入装置430、扬声器436、麦克风438、无线天线442及电力供应器444中的每一者可耦合到系统芯片装置422的组件,例如接口或控制器。

应注意,尽管图4描绘无线通信装置,但处理器464及存储器432还可集成到机顶盒、音乐播放器、视频播放器、娱乐单元、导航装置、个人数字助理(PDA)、固定位置数据单元、移动电话、智能手机或计算机中。此外,末级时钟驱动器的示范性方面可集成于至少一个半导体裸片中。

所属领域的技术人员将了解,可使用多种不同技艺与技术中的任一者来表示信息与信号。举例来说,可由电压、电流、电磁波、磁场或磁性粒子、光场或光学粒子或其任何组合表示在整个以上描述中可能参考的数据、指令、命令、信息、信号、位、符号及码片。

此外,所属领域的技术人员将了解,结合本文中所揭示的方面而描述的各种说明性逻辑块、模块、电路及算法步骤可实施为电子硬件、计算机软件或两者的组合。为清晰说明硬件与软件的此可互换性,上文已大体就其功能性描述了各种说明性组件、块、模块、电路及步骤。将此功能性实施为硬件还是软件取决于特定应用及强加于整个系统上的设计约束。所属领域的技术人员可针对每一特定应用以不同方式实施所描述的功能性,但不应将这些实施决策解释为导致脱离本发明的范围。

结合本文中所揭示的方面描述的方法、序列及/或算法可直接以硬件、以由处理器执行的软件模块、或以两者的组合体现。软件模块可驻存于RAM存储器、闪存器、ROM存储器、EPROM存储器、EEPROM存储器、寄存器、硬盘、可移动磁盘、CD-ROM,或所属领域中已知的任何其它形式的存储媒体中。示范性存储媒体耦合到处理器,使得处理器可从存储媒体读取信息且将信息写入到存储媒体。在替代方案中,存储媒体可与处理器成一体式。

因此,示范性方面可包含计算机可读媒体,其体现用于操作末级时钟驱动器以将存储于由末级时钟驱动器驱动的LC槽中的能量再循环到时钟分布网络中的方法。因此,本发明不限于所说明的实例,且用于执行本文中所描述的功能性的任何装置包含于本发明的方面中。

虽然前述揭示内容展示本发明的说明性方面,但应注意,在不脱离如由所附权利要求书所界定的本发明的范围的情况下,可在本文中作出各种改变及修改。无需以任何特定次序执行根据本文中所描述的本发明的方面所主张的方法的功能、步骤及/或动作。此外,尽管可以单数形式描述或主张本发明的元件,但除非明确陈述限于单数形式,否则预期复数形式。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1