展频频率产生器、存储器储存装置及信号产生方法与流程

文档序号:24345100发布日期:2021-03-19 12:28阅读:130来源:国知局
本发明涉及一种信号处理技术,尤其涉及一种展频频率产生器、存储器储存装置及信号产生方法。
背景技术
::数字相机、移动电话与mp3播放器在这几年来的成长十分迅速,使得消费者对储存媒体的需求也急速增加。由于可复写式非易失性存储器模块(rewritablenon-volatilememorymodule)(例如,闪存)具有数据非易失性、省电、体积小,以及无机械结构等特性,所以非常适合内建于上述所举例的各种可携式多媒体装置中。展频(spreadspectrum,ss)频率具有低电磁干扰(electromagneticinterference,emi)等特性。因此,展频频率可应用于存储器储存装置等电子装置中。传统的展频频率产生器皆内建或外接相位锁定回路(phase-lockedloops,pll)电路,以通过相位锁定回路电路中的特定电路(例如除频器(frequencydivider))来对频率信号进行展频以产生展频频率信号。然而,随着电子装置的体积更加缩小,内建或外接相位锁定回路电路的展频频率产生器在电路布局上较占空间且电路设计较复杂。技术实现要素:本发明提供一种展频频率产生器、存储器储存装置及信号产生方法,可简化展频频率产生器的设计和/或提升展频频率产生器的效能。本发明的范例实施例提供一种展频频率产生器,其包括频率产生电路、阻抗组件及控制电路。所述阻抗组件连接至所述频率产生电路的阻抗端。所述控制电路连接至所述阻抗组件。所述控制电路用以提供控制信号至所述阻抗组件以于所述阻抗端产生第一电压。所述频率产生电路用以根据所述第一电压于所述频率产生电路的振荡端产生展频频率信号。在本发明的一范例实施例中,所述频率产生电路包括分压电路与振荡电路。所述分压电路位于所述阻抗端并且连接至所述阻抗组件。所述振荡电路位于所述振荡端并且连接至所述分压电路。所述分压电路用以响应于所述控制信号而产生所述第一电压。所述振荡电路用以比较所述第一电压与所述振荡端的第二电压以产生所述展频频率信号。在本发明的一范例实施例中,所述频率产生电路还包括充放电电路。所述充放电电路连接至所述振荡电路并且用以根据所述展频频率信号提供所述第二电压。在本发明的一范例实施例中,所述控制电路包括充放电电路、控制逻辑及比较电路。所述控制逻辑连接至所述充放电电路。所述比较电路连接至所述控制逻辑。所述比较电路用以将所述控制信号与多个参考信号进行比较。所述控制逻辑根据比较结果控制所述充放电电路产生所述控制信号。本发明的范例实施例另提供一种存储器储存装置,其包括连接接口单元、可复写式非易失性存储器模块及存储器控制电路单元。所述连接接口单元用以连接至主机系统。所述存储器控制电路单元连接至所述连接接口单元与所述可复写式非易失性存储器模块。所述存储器控制电路单元包括展频频率产生器。所述展频频率产生器用以提供控制信号至阻抗组件以于所述展频频率产生器的阻抗端产生第一电压。所述阻抗组件连接至所述阻抗端。所述展频频率产生器还用以根据所述第一电压于所述展频频率产生器的振荡端产生展频频率信号。在本发明的一范例实施例中,所述展频频率产生器包括分压电路与振荡电路。所述分压电路位于所述阻抗端并且连接至所述阻抗组件。所述振荡电路位于所述振荡端并且连接至所述分压电路。所述分压电路用以响应于所述控制信号而产生所述第一电压。所述振荡电路用以比较所述第一电压与所述振荡端的第二电压以产生所述展频频率信号。在本发明的一范例实施例中,所述振荡电路包括比较器与振荡器。所述比较器连接至所述分压电路并且用以比较所述第一电压与所述第二电压并产生比较信号。所述振荡器连接至所述比较器并且用以根据所述比较信号产生所述展频频率信号。在本发明的一范例实施例中,所述振荡器更用以根据所述比较信号调整所述展频频率信号的频率。在本发明的一范例实施例中,所述展频频率产生器还包括充放电电路。所述充放电电路连接至所述振荡电路并且用以根据所述展频频率信号提供所述第二电压。在本发明的一范例实施例中,所述展频频率产生器包括充放电电路、控制逻辑及比较电路。所述控制逻辑连接至所述充放电电路。所述比较电路连接至所述控制逻辑。所述比较电路用以将所述控制信号与多个参考信号进行比较。所述控制逻辑根据比较结果控制所述充放电电路产生所述控制信号。本发明的范例实施例另提供一种信号产生方法,其用于存储器储存装置。所述信号产生方法包括:提供控制信号至阻抗组件以于所述存储器储存装置中的展频频率产生器的阻抗端产生第一电压,其中所述阻抗组件连接至所述阻抗端;以及根据所述第一电压于所述展频频率产生器的振荡端产生展频频率信号。在本发明的一范例实施例中,所述展频频率产生器不包括相位锁定回路电路。在本发明的一范例实施例中,所述阻抗组件的阻抗值影响所述展频频率信号的频率变化范围。在本发明的一范例实施例中,所述控制信号的电压值影响所述展频频率信号的频率变化量。在本发明的一范例实施例中,根据所述第一电压于所述展频频率产生器的所述振荡端产生所述展频频率信号的步骤包括:响应于所述控制信号而产生所述第一电压;以及比较所述第一电压与所述振荡端的第二电压以产生所述展频频率信号。在本发明的一范例实施例中,比较所述第一电压与所述振荡端的所述第二电压以产生所述展频频率信号的步骤包括:比较所述第一电压与所述第二电压并产生比较信号;以及根据所述比较信号产生所述展频频率信号。在本发明的一范例实施例中,所述的信号产生方法还包括:根据所述比较信号调整所述展频频率信号的频率。在本发明的一范例实施例中,所述的信号产生方法还包括:根据所述展频频率信号提供所述第二电压。在本发明的一范例实施例中,所述控制信号的电压在默认电压范围内振荡。在本发明的一范例实施例中,所述的信号产生方法还包括:将所述控制信号与多个参考信号进行比较;以及根据比较结果控制充放电电路产生所述控制信号。基于上述,展频频率产生器包括一个阻抗组件,其连接至展频频率产生器的阻抗端。在接收到来自控制电路的控制信号后,阻抗组件可于展频频率产生器的阻抗端产生第一电压。频率产生电路可根据所述第一电压于振荡端产生展频频率信号。为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。附图说明图1是根据本发明的一范例实施例所示出的展频频率产生器的示意图。图2是根据本发明的一范例实施例所示出的控制信号的波形的示意图。图3是根据本发明的一范例实施例所示出的展频频率信号的频率变化的示意图。图4是根据本发明的一范例实施例所示出的控制电路的示意图。图5是根据本发明的一范例实施例所示出的展频频率产生器的示意图。图6是根据本发明的一范例实施例所示出的存储器储存装置的示意图。图7是根据本发明的一范例实施例所示出的信号产生方法的流程图。附图标记说明:10:展频频率产生器;11:频率产生电路;12:阻抗组件;13:控制电路;110:阻抗端;120:振荡端;112:分压电路;122:振荡电路;114、124、411、412:电流源;131、431、432:比较器;132:振荡器;133、41:充放电电路;1331、1332、413、414:开关组件;cs:控制信号;v0、v1、v2:电压;ck:展频频率信号;r1、r2、rc:电阻组件;415、51:反向组件;42:控制逻辑;43:比较电路;401:缓冲组件;cs’:信号;60:存储器储存装置;61:连接接口单元;62:存储器控制电路单元;63:可复写式非易失性存储器模块;s701:步骤(提供控制信号至展频频率产生器的阻抗组件以于所述展频频率产生器的阻抗端产生第一电压);s702:步骤(根据第一电压于展频频率产生器的振荡端产生展频频率信号)。具体实施方式以下提出多个实施例来说明本发明,然而本发明不仅限于所例示的多个实施例。又实施例之间也允许有适当的结合。在本案说明书全文(包括申请专利范围)中所使用的“连接”一词可指任何直接或间接的连接手段。举例而言,若文中描述第一装置连接于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以通过其他装置或某种连接手段而间接地连接至该第二装置。此外,“信号”一词可指至少一电流、电压、电荷、温度、数据、或任何其他一或多个信号。图1是根据本发明的一范例实施例所示出的展频频率产生器的示意图。请参照图1,展频频率产生器10可用以产生展频频率信号ck。例如,展频频率信号ck的频率可随着时间持续变化。展频频率产生器10可设置于存储器储存装置或其他类型的电子装置中。展频频率产生器10包括频率产生电路11、阻抗组件12及控制电路13。阻抗组件12连接于控制电路13与频率产生电路11之间。更具体而言,频率产生电路11包括阻抗端110与振荡端120。阻抗组件12(直接)连接至频率产生电路11的阻抗端110。例如,阻抗组件12可包括一或多个电阻组件rc(和/或电抗组件)以提供阻抗值。控制电路13可提供控制信号cs至阻抗组件12以于阻抗端110产生电压(也称为第一电压)v1。频率产生电路11可根据电压v1于振荡端120产生展频频率信号ck。在一范例实施例中,展频频率产生器10可不包括相位锁定回路(pll)电路。因此,所输出的展频频率信号ck可不经过展频频率产生器10内部的pll电路或类似的校正电路处理。相较于传统包含pll电路的展频频率产生器,在一范例实施例中,不包含pll电路的展频频率产生器10占用的电路布局的面积较小、电路设计的复杂度较低、和/或运作时的耗电量较低。在一范例实施例中,控制信号cs为三角波或正弦波等振荡信号或周期信号。在一范例实施例中,控制信号cs的电压值可影响展频频率信号ck的频率变化量。例如,在不同时间点,展频频率信号ck的频率变化量可不同,使得展频频率信号ck可具有不同的频率。在一范例实施例中,阻抗组件12的阻抗值可影响展频频率信号ck的频率变化范围。也即,展频频率信号ck的频率可在一个默认的频率变化范围内变化。图2是根据本发明的一范例实施例所示出的控制信号的波形的示意图。图3是根据本发明的一范例实施例所示出的展频频率信号的频率变化的示意图。请参照图2与图3,以三角波为例,在不同时间点,控制信号cs的电压值可在由上限电压va与下限电压vb所限定的电压范围内振荡。对应于控制信号cs的电压变化,展频频率信号ck的频率可以在上限频率fa与下限频率fb所限定的频率范围内变化。例如,上限频率fa与下限频率fb之间的频率差值可表示为df。以时间点t(i)为例,响应于控制信号cs的电压值为v(i),展频频率信号ck的频率可为f(i)。在一范例实施例中,阻抗组件12的阻抗值可用以控制频率差值df。例如,阻抗组件12的阻抗值可负相关于频率差值df。也即,若阻抗组件12的阻抗值越小,则展频频率信号ck的频率可在越大的频率变化范围内变化。在一范例实施例中,频率产生电路11可包括分压电路112、振荡电路122、电流源114与电流源124。分压电路112可位于阻抗端110并连接至阻抗组件12。振荡电路122可位于振荡端120并连接至分压电路112。经由阻抗组件12,分压电路112可响应于控制信号sc而产生电压v1。振荡电路122可接收电压v1与电压(也称为第二电压)v2并比较电压v1与电压v2以产生展频频率信号ck。须注意的是,电压v1是产生于阻抗端110,而电压v2则是产生振荡端120,如图1所示。在一范例实施例中,分压电路112可对流经阻抗组件12的控制信号cs执行分压操作以产生电压(也称为初始电压)v0与v1。例如,分压电路112可包括阻抗组件r1与r2。阻抗组件r1与r2可提供相同或相似的阻抗值。电压v1可产生于分压电路112的输出端。在一范例实施例中,振荡电路122可包括比较器131、振荡器132及充放电电路133。比较器131连接至分压电路112、振荡器132及充放电电路133。比较器131可接收电压v1与v2。比较器131可比较电压v1与v2并产生比较信号。此比较信号可反映电压v1与v2之间的差异。振荡器132可根据来自比较器131的比较信号产生展频频率信号ck。例如,振荡器132可包括压控振荡器或其他类型的振荡器。在一范例实施例中,振荡器132可根据来自比较器131的比较信号调整展频频率信号ck的频率。例如,根据电压v1与v2之间不同的电压差,展频频率信号ck可具有不同的频率。在一范例实施例中,充放电电路133可根据展频频率信号ck提供电压v2至比较器131。例如,充放电电路133可包括开关组件1331、开关组件1332及电容c。开关组件1331与开关组件1332可根据展频频率信号ck的频率而开启或关闭以分别对电容c进行充电与放电。在一范例实施例中,控制电路13可包括周期信号产生器或振荡信号产生器,以产生包括三角波或正弦波的控制信号cs。以三角波为例,控制信号cs的波形可如图2所示。图4是根据本发明的一范例实施例所示出的控制电路的示意图。请参照图4,在一范例实施例中,控制电路13包括充放电电路41、控制逻辑42及比较电路43。控制逻辑42连接至充放电电路41与比较电路43。控制逻辑42可根据比较电路43的比较结果控制充放电电路41产生信号cs’。比较电路43可将信号cs’分别与信号vb与vbb(也称为参考信号)进行比较并将比较结果输出至控制逻辑42。在一范例实施例中,充放电电路41可包括电流源411、电流源412、开关组件413、开关组件414及反相组件415。根据来自控制逻辑42的控制电压,经反相组件415反相的控制电压可用以控制开关组件413以导通或切断电流源411,且未经反相的控制电压可用以控制开关组件414以导通或切断电流源412。藉此,充放电电路41可输出信号cs’。在一范例实施例中,比较电路43可包括比较器431与432。比较器431可用以比较信号vb与cs’并根据比较结果产生输出。比较器432可用以比较信号vbb与cs’并根据比较结果产生输出。在一范例实施例中,根据信号vb与cs’的比较结果,控制逻辑42可将信号cs’的电压控制于小于信号vb的电压。例如,信号vb的电压可相同于图2的上限电压va。在一范例实施例中,根据信号vbb与cs’的比较结果,控制逻辑42可将信号cs’的电压控制于大于信号vbb的电压。例如,信号vbb的电压可相同于图2的下限电压vb。在一范例实施例中,根据信号cs’分别与vb与vbb的比较结果,信号cs’的电压值可于一个默认电压范围内振荡,如图2所示。在一范例实施例中,比较器431与432可分别为施密特触发器(schmitttrigger)或具有类似功能的其他类型的比较器。在一范例实施例中,控制电路13还可包括缓冲组件401。信号cs’可经过缓冲组件401而成为控制信号cs。图5是根据本发明的一范例实施例所示出的展频频率产生器的示意图。请参照图5,相较于图1的范例实施例,在展频频率产生器50中,是以反相组件51来取代展频频率产生器10中的振荡器132。在本范例实施例中,比较器131的输出可作为展频频率信号ck。未经反相的展频频率信号ck可用于控制开关组件1331,且经反相的展频频率信号ck可用于控制开关组件1332,以产生电压v2。此外,图5中相同标号的组件可参照图1的范例实施例的说明,在此不重复赘述。在一范例实施例中,图1的展频频率产生器10或图5的展频频率产生器50可设置于一个存储器储存装置或一个存储器控制电路单元中,以与存储器储存装置或存储器控制电路单元共同运作。然而,在一范例实施例中,图1的展频频率产生器10或图5的展频频率产生器50也可设置于其他类型的电子装置中。图6是根据本发明的一范例实施例所示出的存储器储存装置的示意图。请参照图6,存储器储存装置60可以与主机系统一起使用,而主机系统可将数据写入至存储器储存装置60或从存储器储存装置60中读取数据。例如,所提及的主机系统为可实质地与存储器储存装置60配合以储存数据的任意系统,例如,桌面计算机、笔记本电脑、数字相机、摄影机、通讯装置、音频播放器、视频播放器或平板计算机等。存储器储存装置60包括连接接口单元61、存储器控制电路单元62及可复写式非易失性存储器模块63。连接接口单元61用于将存储器储存装置60连接至主机系统。在一范例实施例中,连接接口单元61是兼容于序列先进附件(serialadvancedtechnologyattachment,sata)标准。然而,必须了解的是,本发明不限于此,连接接口单元61也可以是符合并列先进附件(paralleladvancedtechnologyattachment,pata)标准、高速周边零件连接接口(peripheralcomponentinterconnectexpress,pciexpress)标准、通用串行总线(universalserialbus,usb)标准或其他适合的标准。连接接口单元61可与存储器控制电路单元62封装在一个芯片中,或者连接接口单元61也可以是布设于包含存储器控制电路单元62的芯片外。存储器控制电路单元62用以根据主机系统的指令在可复写式非易失性存储器模块63中进行数据的写入、读取与删除等运作。可复写式非易失性存储器模块63是连接至存储器控制电路单元62并且用以储存主机系统所写入的数据。可复写式非易失性存储器模块63可以是单阶存储单元(singlelevelcell,slc)nand型闪存模块(即,一个存储单元中可储存1个位的闪存模块)、多阶存储单元(multilevelcell,mlc)nand型闪存模块(即,一个存储单元中可储存2个位的闪存模块)、三阶存储单元(triplelevelcell,tlc)nand型闪存模块(即,一个存储单元中可储存3个位的闪存模块)、四阶存储单元(quallevelcell,qlc)nand型闪存模块(即,一个存储单元中可储存4个位的闪存模块)、其他闪存模块或其他具有相同特性的存储器模块。可复写式非易失性存储器模块63中的每一个存储单元是以电压(以下也称为临界电压)的改变来储存一或多个位。具体来说,每一个存储单元的控制栅极(controlgate)与通道之间有一个电荷捕获层。通过施予写入电压至控制栅极,可以改变电荷捕获层的电子量,进而改变存储单元的临界电压。此改变存储单元的临界电压的操作也称为“把数据写入至存储单元”或“程序化(programming)存储单元”。随着临界电压的改变,可复写式非易失性存储器模块63中的每一个存储单元具有多个储存状态。通过施予读取电压可以判断一个存储单元是属于哪一个储存状态,藉此取得此存储单元所储存的一或多个位。在本范例实施例中,可复写式非易失性存储器模块63的存储单元可构成多个实体程序化单元,并且此些实体程序化单元可构成多个实体删除单元。具体来说,同一条字符在线的存储单元可组成一或多个实体程序化单元。若每一个存储单元可储存2个以上的位,则同一条字符在线的实体程序化单元可至少可被分类为下实体程序化单元与上实体程序化单元。例如,存储单元的最低有效位(leastsignificantbit,lsb)是属于下实体程序化单元,并且存储单元的最高有效位(mostsignificantbit,msb)是属于上实体程序化单元。一般来说,在mlcnand型闪存中,下实体程序化单元的写入速度会大于上实体程序化单元的写入速度,和/或下实体程序化单元的可靠度是高于上实体程序化单元的可靠度。在本范例实施例中,实体程序化单元为程序化的最小单元。即,实体程序化单元为写入数据的最小单元。例如,实体程序化单元可为实体页面(page)或是实体扇(sector)。若实体程序化单元为实体页面,则此些实体程序化单元可包括数据位区与冗余(redundancy)位区。数据位区包含多个实体扇,用以储存用户数据,而冗余位区用以储存系统数据(例如,错误更正码等管理数据)。在本范例实施例中,数据位区包含32个实体扇,且一个实体扇的大小为512字节(byte,b)。然而,在其他范例实施例中,数据位区中也可包含8个、16个或数目更多或更少的实体扇,并且每一个实体扇的大小也可以是更大或更小。另一方面,实体删除单元为删除的最小单位。也即,每一实体删除单元含有最小数目之一并被删除的存储单元。例如,实体删除单元为实体区块(block)。在一范例实施例中,图6的可复写式非易失性存储器模块63也称为闪存模块。在一范例实施例中,图6的存储器控制电路单元62也称为用于控制闪存模块的闪存控制器。在一范例实施例中,图1的展频频率产生器10或图5的展频频率产生器50可设置于图6的连接接口单元61、存储器控制电路单元62或可复写式非易失性存储器模块63中,以提供装置运作所需的展频频率信号ck。须注意的是,图1、图4及图5所示出的电路结构仅为范例而非用以限制本发明。在另一范例实施例中,图1、图4及图5所示出的电路结构中各电子组件之间的连接关系皆可以视实务需求而调整。在另一范例实施例中,图1、图4及图5所示出的电路结构中各电子组件也可以是以具有相同或相似功能的电子组件取代。此外,图1、图4及图5所示出的电路结构中还可包含其他类型的电子组件以提供其他附加功能,本发明不加以限制。图7是根据本发明的一范例实施例所示出的信号产生方法的流程图。请参照图7,在步骤s701中,提供控制信号至展频频率产生器的阻抗组件以于所述展频频率产生器的阻抗端产生第一电压。在步骤s702中,根据第一电压于展频频率产生器的振荡端产生展频频率信号。然而,图7中各步骤已详细说明如上,在此便不再赘述。值得注意的是,图7中各步骤可以实作为多个程序代码或是电路,本发明不加以限制。此外,图7的方法可以搭配以上范例实施例使用,也可以单独使用,本发明不加以限制。综上所述,本发明的范例实施例所提供的展频频率不包括pll电路且可产生稳定的展频频率信号。相较于传统包含pll电路的展频频率产生器,在一范例实施例中,不包含pll电路的展频频率产生器占用的电路布局之面积较小、电路设计的复杂度较低、和/或运作时的耗电量较低。虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属
技术领域
:中技术人员,在不脱离本发明的精神和范围内,当可作些许的更改与润饰,故本发明的保护范围当视所附权利要求所界定者为准。当前第1页12当前第1页12
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1