1.一种时钟信号产生系统,其特征在于,包括:基础时钟源模块、时钟信号产生模块和配置模块;
所述时钟信号产生模块分别与所述基础时钟源模块和所述配置模块相连;
所述基础时钟源模块产生基准频率的初始时钟信号,并将所述初始时钟信号传输至所述时钟信号产生模块;所述配置模块产生配置信号,并将所述配置信号传输至所述时钟信号产生模块;所述时钟信号产生模块接收所述初始时钟信号和所述配置信号,并根据所述配置信号将所述初始时钟信号通过倍频和/或分频处理成不同频率的目标时钟信号。
2.根据权利要求1所述的时钟信号产生系统,其特征在于,所述系统还包括:频率扩展模块;
所述频率扩展模块与所述时钟信号产生模块相连;
所述频率扩展模块接收所述目标时钟信号,并将所述目标时钟信号扩展为至少两个相同频率的扩展时钟信号。
3.根据权利要求2所述的时钟信号产生系统,其特征在于,所述频率扩展模块包括:差分时钟缓冲芯片;
所述差分时钟缓冲芯片的通用时钟输入脚与所述时钟信号产生模块相连;所述差分时钟缓冲芯片的每组差分时钟输出脚输出一个所述扩展时钟信号,其中,所述差分时钟缓冲芯片包括至少两组差分时钟输出脚。
4.根据权利要求1所述的时钟信号产生系统,其特征在于,所述基础时钟源模块包括时钟振荡器和电阻r1;
所述时钟振荡器的使能输入脚与所述电阻r1的第一端相连,所述电阻r1的第二端分别与外接电压和所述时钟振荡器的电压脚相连,所述时钟振荡器的高电平输出脚与所述时钟信号产生模块相连,所述时钟振荡器的低电平输出脚与所述时钟信号产生模块相连。
5.根据权利要求1所述的时钟信号产生系统,其特征在于,所述时钟信号产生模块包括:时钟信号产生单元;
所述时钟信号产生单元接收基准频率的所述初始时钟信号和所述配置信号,并根据所述配置信号将基准频率的初始时钟信号通过倍频和/或分频处理成不同频率的目标时钟信号。
6.根据权利要求5所述的时钟信号产生系统,其特征在于,所述时钟信号产生单元包括:时钟发生器、电阻r2、电容c1和电容c2;
所述电阻r2的第一端分别与所述基础时钟源模块和所述电容c1的第一端相连,所述电阻r2的第二端分别与所述基础时钟源模块和所述电容c2的第一端相连,所述电容c1的第二端与所述时钟发生器的第一参考输入脚相连,所述电容c2的第二端与所述时钟发生器的第二参考输入脚相连,所述时钟发生器的数据输入脚和时钟输入脚分别与所述配置模块相连,所述时钟发生器的每组时钟输出脚输出一个所述目标时钟信号,其中,所述时钟发生器包括至少一组时钟输出脚。
7.根据权利要求1所述的时钟信号产生系统,其特征在于,所述配置模块包括:控制单元;
所述控制单元与所述时钟信号产生模块相连;
所述控制单元用于产生所述配置信号,并将所述配置信号传输至所述时钟信号产生模块。
8.根据权利要求7所述的时钟信号产生系统,其特征在于,所述控制单元包括微控制器、电阻r3和电阻r4;
所述电阻r3的第一端与所述时钟信号产生模块相连,所述电阻r3的第二端与所述微控制器的第一i/o接口脚相连,所述电阻r4的第二端与所述微控制器的第二i/o接口脚相连。
9.一种时钟信号产生装置,其特征在于,包括如权利要求1至8任一项所述的时钟信号产生系统。