一种调光控制电路及其方法_2

文档序号:9399894阅读:来源:国知局
l的正常工作步骤包括:当PWM调光关闭LED输出电流时,能够保持所述主运放模块AMPI的正常工作,避免其偏离太多的工作状态。
[0019]本发明能够保证LED输出电流从零到正常的上升以及从正常到零的下降时间都较小,提高了整个PWM调光分辨率;将加速电路融合到主运放控制中,保证了 LED输出电流不会有较大过冲,提高了 LED灯珠的使用寿命。
【附图说明】
[0020]为了更清楚说明本发明实施例的技术方案,下面将对实施例描述中所需使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0021]图1是PWM调光时序不意图;
[0022]图2是现有技术的PffM调光示意图;
[0023]图3是本发明实施例一提供的一种调光控制电路示意图;
[0024]图4是本发明实施例二提供的一种调光控制电路示意图;
[0025]图5是本发明实施例二提供的主运放AMPl示意图;
[0026]图6是本发明实施例一■提供的一种调光控制电路的开关时序不意图;
[0027]图7是本发明实施例二提供的延迟关闭模块示意图;
[0028]图8是本发明实施例二提供的钳位模块示意图;
[0029]图9是本发明实施例一■提供的PWM延迟关闭t旲块时序不意图;
[0030]图10是本发明实施例二提供的PffM调光工作流程示意图;
[0031]图11是本发明实施例三提供的一种调光控制电路的方法示意图。
【具体实施方式】
[0032]下面通过附图和实施例,对本发明的技术方案做进一步的详细描述。
[0033]本发明能够保证LED输出电流从零到正常的上升以及从正常到零的下降时间都较小,提高了整个PWM调光分辨率;将加速电路融合到主运放控制中,保证了 LED输出电流不会有较大过冲,提高了 LED灯珠的使用寿命。
[0034]图3是本发明实施例一提供的一种调光控制电路示意图。如图3所示一种调光控制电路,该电路包括:主运放模块001、延迟关闭模块002、钳位模块003、维持环路模块004、关闭电路模块005以及工作环路模块006 ;其中,延迟关闭模块002,用于延迟预定时间后,将所述钳位模块003彻底关闭;钳位模块003,用于将所述主运放模块001中的节点电压钳位在预定的电压值上;主运放模块001,用于给所述工作环路模块006充电;维持环路模块004,用于维持所述主运放模块001的正常工作;关闭电路模块005,用于完成将LED输出电流从正常到关闭的过程;工作环路模块006,用于完成将LED输出电流从零到正常的过程。
[0035]本实施例能够保证LED输出电流从零到正常的上升以及从正常到零的下降时间都较小,提高了整个PWM调光分辨率;将加速电路融合到主运放控制中,保证了 LED输出电流不会有较大过冲,提高了 LED灯珠的使用寿命。
[0036]图4是本发明实施例二提供的一种调光控制电路示意图。如图4所示,该电路包括主运放模块001,延迟关闭模块002,钳位模块003,维持环路模块004,关闭电路模块005,工作环路模块006。
[0037]具体地,作为本实施例的优选方案,所述维持环路模块004包括第二 N型MOS管N2、第三电阻R3以及第一控制开关SI ;其中,第二 N型MOS管N2的漏极连接外部输入电压源VNl,其栅极连接所述主运放模块001的输出端,其源极连接第三电阻R3的一端以及第一控制开关SI的一端;第三电阻R3的另一端接地GND ;第一控制开关SI另一端与主运放模块001的负输入端相连。
[0038]具体地,作为本实施例的优选方案,所述关闭电路模块005包括第三控制开关S3、第四控制开关S4以及第四电阻R4;其中,第四控制开关S4的一端与主运放模块001的输出端相连,另一端与第三控制开关S3的一端相连;第三控制开关S3的另一端与第四电阻R4的一端相连;第四电阻R4的另一端接地GND。
[0039]具体地,作为本实施例的优选方案,所述工作环路模块006包括第一 N型MOS管N1、第二电阻R2以及第二控制开关S2 ;其中,第一 N型MOS管NI的漏极与LED串相连,实现第一 N型MOS管NI和LED的串联,其栅极与关闭电路模块005中第三控制开关S3以及第四控制开关S4连接点相连,其源极与第二电阻R2的一端以及第二控制开关S2的一端相连;第二控制开关S2的另一端与主运放模块001的负输入端相连;第二电阻R2的另一端接地 GND ο
[0040]PffM的调光工作过程:PWM为外部输入给驱动电路的方波信号,PffM调光加速模块中的控制开关S1、S2、S3、S4,开关时序与PffM关系可见图6 ( —种调光控制电路的开关时序示意图)。当PWM信号由“低”变“高”的时候,开关S2,S4导通,开关S1、S3断开。此时所述工作环路模块006与所述主运放模块001构成反馈环路,这时由于LED输出电流为“零”,主运放模块AMPl的负端输入电压接近零,那么主运放会将第二级输入管P8的栅极VPD节点电压拉向“地”电位,但由于钳位模块003的作用,VPD不会下降太“低”,而是会钳位在相对电源(BIASP1-BIASN2-BIASN1-BIASP2)的电压,这样的电压会使得第二级输入管P8管处于电阻区,由第二级输入管P8管对调整管NI栅电容进行充电,由于所设计的第二级输入管P8管子在电阻区时,其等效电阻较小,能够在较短的时间内把调整管NI的栅极电压充高,当调整管NI栅极充电到一定程度后,该调整管NI导通并出现电流,随着调整管NI电流增大,电阻R2上出现电压,主运放AMPl开始进入放大器区工作。由于第二级输入管P8栅源电压最初是被钳位到(BIASP1-BIASN2-BIASN1-BIASP2)电压,而第二级输入管P8进入饱和区其栅源电压远小于该电压值,所以随着所述主运放模块001的正常工作会逐渐削弱钳位模块对第二级输入管P8栅源电压的钳位作用,使得第二级输入管P8自动脱离电阻区,减弱充电上拉作用,避免对调整管NI栅极充电过高,造成LED输出电流较大的过冲。所述延迟关闭模块002,是对PffM信号上升沿进行预定时间的延迟,经过预定时间后所述延迟关闭模块002将所述钳位模块003彻底关闭,避免所述钳位模块003对系统造成失调影响,至此完成电流从零到正常的加速过程。
[0041]PffM信号为低时候,控制开关S2、S4断开,控制开关S1,S3闭合。由所述维持环路模块004与所述主运放模块001构成的环路,维持着所述主运放模块AMPl的正常工作,使得下一个PWM信号来的时候,所述主运放模块AMPl能够快速响应工作。LED输出电流的关闭,则由关闭电路模块005完成。关闭电路模块005中控制开关S3闭合后,通过电阻R4对调整管NI的栅电容进行放电,从而关闭调整管NI,完成LED电流从正常到关闭的过程。
[0042]延迟关闭模块002工作过程:当EN或PffM信号为“低”时,与非门023输出为“高”,D触发器024、D触发器025处于复位状态,Q端输出都为“低”;当EN为“高”后芯片开始正常工作,PffM信号由“低”变“高”后,经过I至2个CLK时钟会使D触发器025的Q端输出为“高”,将所述钳位模块通路关闭,这样相当于所述钳位模块能够正常工作I至2个CLK时钟周期。其时序变化可见图9 (PffM延迟关闭模块时序示意图)。
[0043]图5是本发明实施例二提供的主运放AMPl示意图。如图5所示,该主运放模块001,为传统的两级折叠共源共栅运放,其频
当前第2页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1