装置及在装置中的方法_3

文档序号:9713876阅读:来源:国知局
061 ]在一些实施例中,第一转换速率调节器424还包括在第一晶体管402的输入和第一晶体管402的源极之间连接的第一电容器C1。对应地,第二转换速率调节器426还包括在第二晶体管404的输入和第二晶体管404的源极之间连接的第二电容器C2。在一些其他实施例中,晶体管402、404的寄生电容可能足以为转换速率调节器424、426提供合适的时间常数。在图6中描绘了这种装置的示例。
[0062]在下文中,参考着在图5b中描绘的时序图和图9的流程图解释装置100的操作。在该示例中,假定第一晶体管402的源极被连接到正电源电压VPP并且第二晶体管404的源极被连接到负电源电压Vss。还假定输入信号的电压电平(在图9中的方框900)在负峰值和正峰值之间变化。
[0063]在图5b中,输入信号Vi最初在负峰值处,其中在第一晶体管402的输入处的电压电平和在第二晶体管404的输入处的电压电平与输入信号Vi的电平近似相同。因此,第二晶体管404关断(即电流不流经第二晶体管404或者只有小电流流经第二晶体管404)并且第一晶体管402关断(即电流流经第一晶体管402)。当输入信号开始从负峰值向正峰值增加(方框902)时,在晶体管402、404的输入处的电压电平不直接跟随输入信号而是它们更缓慢地上升。第一二极管D1相对于输入信号正向偏置,其中当输入信号的电平增加时,第一晶体管402的输入经由第一二极管D1被充电(方框904)。第二二极管D2相对于输入信号反向偏置,其中第二晶体管404的输入经由第二电阻器R2被充电(方框906)。电容器C1、C2还可以影响在晶体管402、404的输入处的电压增加的速度。在一些实施例中,电容器C1、C2的电容基本上相同。电阻器R1、R2的电阻也可以基本上相同。因此,第一转换速率调节器424的时间常数小于第二转换速率调节器426的时间常数,这意味着第一晶体管402在第二晶体管404导通之前关断。
[0064]在其中输入信号开始从正峰值向负峰值降低(方框908)的情况中,在晶体管402、404的输入处的电压电平不直接跟随输入信号而是它们更缓慢地上升。第一二极管D1现在相对于输入信号反向偏置,其中当输入信号的电平降低时,第一晶体管402的输入经由第一电阻器R1被充电(方框910)。第二二极管D2现在相对于输入信号正向偏置,其中第二晶体管404的输入经由第二二极管D2被充电(方框912)。在该情况中,电容器Cl、C2也可以影响在晶体管402、404的输入处的电压减少的速度。在该情况中,第一转换速率调节器424的时间常数大于第二转换速率调节器426的时间常数,这意味着第二晶体管404在第一晶体管402导通之前关断。
[0065]在上文的基础上,可以总结出第一晶体管和第二晶体管404不同时处于导通状态(被导通)。因此,泄漏电流可以相当小并且可以在当推挽式配置的晶体管改变状态的时候不包含任何尖刺。
[0066]在一些实施例中,第一晶体管402的输入不一定被放电到负电源电压Vss并且第二晶体管404的输入不一定被放电到正电源电压VDD。因此,这种电路布置可以能够在相当高的频率下工作。如果输入信号的频率增加,则装置的所有节点的行为可以如在图5c中描绘的那样,假定在装置的输出446处没有负载。在图5c中,利用符号△ t2…△ U描绘一些时间差。为了使装置100能够正确操作,时间差应当满足以下条件:Δ t6< A t1、Δ t6< A t2、A ts< A t4、
A t5< A t3o
[0067]在输出446处的容性负载可能对装置能够耐受的最高频率具有显著的影响。在输出446处的容性负载越高,最高频率越低。
[0068]二极管正向电压可以尽可能小。例如,在装置100中可以采用具有小的正向电压的肖特基二极管或其他二极管。在不同的实施例中,电阻器R1、R2的电阻值和电容器C1、C2的电容值可以不同。
[0069]图7示出了根据另一示例实施例的装置100的简化的框图。在该非限制性示例实施例中,装置100作为针对例如音频信号的输出放大器操作。信号可以被提供给前置放大器434,前置放大器434可以例如是具有正输入(+ )和负输入(-)的运算放大器。在该示例配置中,输入信号被提供到正输入,其中输出信号具有与输入信号相同的相位。运算放大器434的输出被连接到推挽式电路400的输入。如果需要,在推挽式电路400的输入处还可以存在诸如电阻器R3、R4的偏置部件。推挽式电路400的输出被连接到电容器C3并且还被连接到运算放大器434的负输入,以从推挽式电路400的输出提供反馈。负载Rl可以被连接到电容器C3o
[0070]图8示出了根据另一示例实施例的装置100的简化的框图。在该非限制性示例实施例中,装置100作为例如无线通信设备的发射器的功率放大器操作。待发射的信号可以由带通滤波器436带通滤波。经带通滤波的信号被提供到推挽式电路400的输入以进行放大。在推挽式电路400的输出处的放大的信号可以例如经由阻抗匹配电路440被连接到天线438,阻抗匹配电路440可以包括例如电容器C4、C5、C6和电感器L1。
[0071]尽管以上示例描述了在无线通信设备内操作的本发明的实施例,将会理解可以作为包括其中可以实施推挽式配置的电路的任意装置的一部分实施如上文描述的本发明。例如,装置100可以被用在诸如低频放大器、高频放大器、发射器的功率放大器等的放大器中。装置100还可以被用在例如数字集成电路中,例如作为输出端口或者在内部逻辑电路中或者作为半导体开关等。
[0072]—般来说,可以在硬件或者专用的电路或者它们的任意组合中实施本发明的各种实施例。尽管本发明的各种方面可以被图示以及描述成框图或者使用一些其他图片表示,然而很好理解:可以在,作为非限制性的示例,硬件、软件、固件、专用的电路或逻辑、通用的硬件或控制器或其他计算设备或者它们的一些组合中实施本文中描述的这些块、装置、系统、技术或方法。
[0073]可以在诸如集成电路模块的各种部件中实践本发明的实施例。集成电路的设计总的来说是高度自动化的过程。复杂并且强大的软件工具适用于将逻辑级设计转变成准备好被刻蚀以及形成在半导体衬底上的半导体电路设计。
[0074]诸如由加州山景城的Synopsys公司和加州圣何塞的Cadence Design提供的那些软件使用完全建立的设计的规则以及预先存储的设计模块的库自动布线导线以及定位部件。一旦针对半导体电路的设计已经完成,处于标准化电子格式(例如,0pUS、GDSII等)的由此产生的设计可以被传送到半导体制造设施或者“晶圆厂”以制造。
[0075]前面的描述已经以示例性以及非限制性示例的方式提供了本发明的示例型实施例的完整并且翔实的描述。然而,对看了前面描述的相关领域的技术人员来说,当结合着附图和所附的权利要求阅读时,各种修改和调整可能变得显而易见。然而,本发明的教导的所有这种和类似的修改将仍然落入本发明的范围内。
[0076]在下文中将提供一些示例。
[0077]根据第一示例,提供了一种方法,包括:
[0078]经由第一转换速率调节器向推挽式电路的第一晶体管的输入提供输入信号;
[0079]经由第二转换速率调节器向该推挽式电路的第二晶体管的输入提供输入信号;
当前第3页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1