一种多路数字滤波器的制造方法

文档序号:8608885阅读:705来源:国知局
一种多路数字滤波器的制造方法
【技术领域】
[0001]本实用新型涉及一种多路数字滤波器。
【背景技术】
[0002]数字滤波器是数字信号处理中的一个常用的器件,可分为FIR(有限冲击响应)和IIR(无限冲击响应)两种,且有多种网络结构,如直接型,级联型等,其中一种新的格型(Lattice)结构的滤波器具有以下特点:(1)模块化结构便于实现高速并行处理;(2) —个η阶格型滤波器可以产生从I阶到η阶的η个横向滤波器的输出性能;(3)对有限字长的舍入误差不灵敏。由于这些优点,使得它在数字滤波器中已得到广泛应用。
[0003]目前,基于电路实现的数字滤波器存在的问题可归结为两类,一是,有效字长效应,因为数字滤波器的有关参数和运算过程中的结果都要存储在有限长的存储单元中,使得电路实现的滤波器与理想滤波器之间存在误差,影响滤波性能。二是,滤波器的实现一般需要大量的运算电路,特别是高阶次高精度的滤波器,资源消耗将会特别大,人们已提出了很多有效的方法来减少资源消耗,如并/串转换、乒乓结构、电路复用等,要针对不同的设计结构选用合适的方法。
【实用新型内容】
[0004]针对上述的目前数字电路滤波器的问题,本实用新型的目的在于提供一种多路数字滤波器,基于格型结构设计,改善数字滤波器运算过程中的舍入或截尾对滤波性能的恶化;在多个数据流可采用同一滤波器的系统中,通过多输入多输出设计,充分复用电路,节约了硬件开销。
[0005]本实用新型涉及一种多路数字滤波器,包括:顺次连接的并/串转换器,滤波模块和串/并转换器;
[0006]所述并/串转换器中输入多路并行数据流,所述并/串转换器用于将所输入的多路低速并行数据流转换成为一路串行数据流;
[0007]所述滤波模块为格型滤波模块,用于对所述串行数据流进行滤波;
[0008]所述串/并转换器,用于将滤波后的串行数据流转化为多路并行数据流;
[0009]还包括控制模块,所述控制模块与所述并/串转换器、所述滤波模块以及所述串/并转换器相连接,所述控制模块用于产生数据选择信号和地址选择信号,所述数据选择信号用于控制数据流的并/串转换和串/并转换,以及所述地址选择信号的生成,所述地址选择信号用于选择所述滤波模块中的中间数据的存取地址。
[0010]具体的,所述滤波模块包括:
[0011]多个乘加器,每一个所述乘加器由一个乘法器和一个加法器组成,用于将一路所述并行数据流与所述滤波模块的系数经过乘法器相乘后,其结果与另一路所述并行数据流通过加法器相加;
[0012]多个存储器,所述多个存储器分别与所述多个乘加器相连接,用于存取所述乘加器的运算结果;
[0013]滤波器系数存储器,所述滤波器系数存储器与所述多个乘加器相连接,用于存储所述滤波模块的系数,分别输出给各个所述乘加器。
[0014]优选的,所述乘加器的数量为(3*n+l)个,其中η为所述滤波模块的阶数。
[0015]优选的,所述存储器为循环存取存储器,所述存储器的个数为η个,η为所述滤波模块的阶数,且每个所述存储器具有I个单元,I为输入的并行数据流的路数。
[0016]具体的,所述控制模块包括:
[0017]地址发生器,所述地址发生器与所述并/串转换器以及所述串/并转换器相连接,所述地址发生器用于产生数据选择信号,输出至所述并/串转换器、所述数据地址选择器和所述串/并转换器,所述数据选择信号用于控制数据流的并/串转换和串/并转换,以及所述地址选择信号的生成,所述地址发生器包括一个计数器,所述计数器根据输入的并行数据流的路数,用于实现内部循环计数;
[0018]数据地址选择器,所述数据地址选择器与所述地址发生器以及所述存储器相连接,根据所述数据选择信号,产生地址选择信号,用于选择所述滤波模块中的中间数据在所述存储器中的存取地址。
[0019]具体的,所述地址发生器的所述计数器的计数位宽i为log2I的向上取整,其中I为输入的并行数据流的路数,所述地址发生器的地址范围为O?(21-l)。
[0020]本实用新型的多路数字滤波器由于采用了格型结构,使其对中间运算结果的舍入和截位不敏感,不受滤波器阶次和滤波器系数的限制。通过增加简单的控制逻辑和少量的存储单元实现了对多路数据流的滤波,使电路得到了充分复用,极大地节约了硬件开销,且输入并行数据流的路数越多,能复用的电路越多,也就越能节约的资源;本实用新型的滤波器不受滤波器的系数和阶次的限制,可根据滤波性能的需要灵活设置,可扩展性好,实用价值高。
【附图说明】
[0021]图1是本实用新型的多路数字滤波器的结构图;
[0022]图2是乘加器的结构示意图;
[0023]图3是存储器的结构示意图;
[0024]图4是二阶格型IIR滤波器的结构图。
【具体实施方式】
[0025]以下接合附图,对本实用新型的多路数字滤波器进行详细说明。
[0026]图1是本实用新型的多路数字滤波器的结构图,包括顺次连接的并/串转换器SI,滤波模块S3以及串/并转换器S4,以及同时与并/串转换器SI,滤波模块S3以及串/并转换器S4相连接的控制模块S2。
[0027]在并/串转换器SI中输入多路并行数据流(图示中为第一路至第I路),并/串转换器Si将该并行数据流转换成一路高速串行数据流,所输入数据流为可采样同一滤波器滤波的数据,例如在单相计量中的三路V)信号和三相计量中的六路(ia、va、ib、VbUc^PVc)需通过同样的高通滤波器滤掉直流成分、各相功率(PA、P#PPC)需通过同样的低通滤波器滤掉交流成分、各路电流电压(IA、VA、IB、VB、IC和V。)需通过同样的取基波滤波器滤掉谐波成分等;且输入并行数据流的路数越多,能复用的电路越多,也就越能节约资源。
[0028]为了便于硬件处理,并行输入数据流最快的一路每输入一个数据,并/串转换器SI输出21个数据,其中,i为1g2I的向上取整,I为图示中并行输入数据流的路数,例如,输入并行数据流为三路(IA、IjP V),即I = 3,1g2I的向上取整i为2,并/串转换器SI的输出每4即22个数据中需插入一个无效数据。
[0029]并/串转换器SI根据输入的数据选择信号实现转换,例如,数据选择信号为O时,并/串转换器Si选择输出第一路数据,数据选择信号为(1-1)时,并/串转换器SI选择输出第I路数据,数据选择信号的范围为(I?(21-l))时,并/串转换器SI输出无效数据“O”。
[0030]控制模块S2包括地址发生器S21和数据地址选择器S22,地址发生器S21与并/串转换器S1、串/并转换器S4和数据地址选择器S22相连接;数据地址选择器S22与滤波模块S3相连接。控制模块S2根据并/串转换器SI输入的并行数据流的路数,通过地址发生器S21产生数据选择信号,输出至并/串转换器SI和串/并转换器S4,用于控制数据流的并/串和串/并转换,通过数据地址选择器S22产生地址选择信号,输出至滤波模块S3,用于控制运算的中间数据在存储器中的存取
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1