一种信号发生器的制造方法

文档序号:10267841阅读:551来源:国知局
一种信号发生器的制造方法
【技术领域】
[0001]本实用新型涉及电子技术领域,特别涉及一种信号发生器。
【背景技术】
[0002]信号发生器被广泛应用于现代雷达系统、现代通信系统中。信号发生器可以根据实际需要来产生不同形式信号。具体的,以信号发生器为捷变频信号发生器为例,由于捷变频频率源不仅具有优良的抗干扰能力,而且大大提高了系统的处理能力,因此捷变频信号发生器被广泛应用。但随着科学技术的不断发展,除了捷变频功能以外,现在的通信系统、雷达系统还要求捷变频信号发生器具有多种调制功能,能够产生多种方式进行调制的调制信号,如最小频移键控(Minimum Shift Keying,MSK)、二进制相移键控(Binary PhaseShift Keying,BPSK)、幅移键控(Amplitude Shift Keying,ASK)、线性调频等。
[0003]在现有技术中,这种多功能的捷变频调制信号发生器实现起来是比较复杂的。通常采用现场可编程门阵列(Field Programmable Gate Array,FPGA)来进行调制方式的控制,但在现有技术中,FPGA需要有独立的FPGA时钟源来提供时钟信号。且现有技术中的信号发生器需要设置混频电路对信号进行变频得到预定频段的调制信号。
[0004]由上所述,由于引入了混频电路和独立的FPGA时钟源,现有技术中的信号发生器存在体积较大的技术问题。
【实用新型内容】
[0005]本申请实施例提供一种信号发生器,用于解决现有技术中的信号发生器存在体积较大的技术问题,实现了减小信号发生器体积的技术效果。
[0006]本申请实施例提供一种信号发生器,包括:
[0007]控制单元;
[0008]时钟信号发生器,与所述控制单元相连,其中,所述控制单元控制所述时钟信号发生器产生第一时钟信号;
[0009]频率合成器,与所述控制单元及所述时钟信号发生器相连,其中,所述时钟信号发生器将所述第一时钟信号发送至所述频率合成器,所述频率合成器基于所述第一时钟信号,生成第一信号以及第二时钟信号,所述第一时钟信号为所述频率合成器的时钟信号,所述第二时钟信号为所述控制单元的时钟信号,所述频率合成器将所述第二时钟信号发送至所述控制单元。
[0010]可选的,所述频率合成器用于对所述第一时钟信号进行分频处理,得到所述第二时钟信号,其中,所述第一信号以及所述第二时钟信号的相位相同。
[0011]可选的,所述控制单元用于控制所述频率合成器对所述第一信号进行调制处理,获得第一调制?目号。
[0012]可选的,所述信号发生器还包括:
[0013]带通滤波器,与所述频率合成器相连,用于对所述第一调制信号进行滤波处理,获得第二调制信号,所述第二调制信号的杂散干扰满足预设杂散干扰范围。
[0014]可选的,所述信号发生器还包括:
[0015]放大器,与所述带通滤波器相连,用于对所述第二调制信号进行功率放大,获得第三调制信号,所述第三调制信号的功率满足预设功率范围。
[0016]可选的,所述控制单元为现场可编程门阵列或复杂可编程逻辑器件。
[0017]可选的,所述频率合成器为直接数字式频率合成器或间接频率合成器或直接模拟频率合成器。
[0018]可选的,所述直接数字式频率合成器为AD9914芯片。
[0019]可选的,所述第一信号为L波段信号。
[0020]本申请实施例中的上述一个或多个技术方案,至少具有如下一种或多种技术效果:
[0021]—、本申请实施例中的方案中,频率合成器基于时钟信号发生器产生并发送的第一时钟信号,一方面生成第一信号进行进一步调制处理,另一方面生成第二时钟信号为控制单元提供所需要的时钟信号。而不用像现有技术那样单独为控制单元提供独立的时钟源,节约了设置时钟源的空间。因此,本申请实施例中的方案有效解决了现有技术中的信号发生器存在体积较大的技术问题,实现了减小信号发生器体积的技术效果。
[0022]二、本申请实施例中的信号发生器通过采用直接数字式频率合成器,直接生成L波段的第一信号,而不用像现有技术那样通过混频电路进行变频得到L波段的信号,因此,不用引入混频电路,节约了空间,进一步减小了信号发生器的体积和重量,同时降低了信号发生器的成本。
[0023]三、本申请实施例中的信号发生器不会引入混频电路,降低了电路复杂度。另外,由于混频电路会给输出信号的杂散抑制带来问题,因此,本申请实施例中由于不引入混频电路能够提高输出信号的质量。
[0024]四、本申请实施例中的方案,由于信号发生器的控制单元的时钟信号是通过频率合成器对第一时钟信号进行分频处理得到的,且第一时钟信号及第二时钟信号的相位相同,因此实现了控制单元与频率合成器的时钟同步。而现有技术中,由于控制单元的时钟信号是独立的时钟源提供的,独立的时钟源与频率合成器的参考时钟很难达到同步。可见,本申请实施例中的方案通过使控制单元与频率合成器的时钟同步,从而提高了调制信号的质量,降低了通信时的误码率。
【附图说明】
[0025]为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
[0026]图1为现有技术中信号发生器的结构框图;
[0027]图2为本申请实施例一中提供的一种信号发生器的结构框图;
[0028]图3为本申请实施例一中提供的另一种信号发生器的结构框图。
【具体实施方式】
[0029]本申请实施例提供一种信号发生器,用于解决现有技术中的信号发生器存在体积较大的技术问题,实现了减小信号发生器体积的技术效果。
[0030]本申请实施例中的技术方案为解决上述的技术问题,总体思路如下:
[0031]—种信号发生器,包括:
[0032]控制单元;
[0033]时钟信号发生器,与所述控制单元相连,其中,所述控制单元控制所述时钟信号发生器产生第一时钟信号;
[0034]频率合成器,与所述控制单元及所述时钟信号发生器相连,其中,所述时钟信号发生器将所述第一时钟信号发送至所述频率合成器,所述频率合成器基于所述第一时钟信号,生成第一信号以及第二时钟信号,所述第一时钟信号为所述频率合成器的时钟信号,所述第二时钟信号为所述控制单元的时钟信号,所述频率合成器将所述第二时钟信号发送至所述控制单元。
[0035]在上述方案中,频率合成器基于频率源产生并发送的第一时钟信号,一方面生成第一信号进行进一步调制处理,另一方面生成第二时钟信号为控制单元提供所需要的时钟信号。而不用像现有技术那样单独为控制单元提供独立的时钟源,节约了设置时钟源的空间。因此,本申请实施例中的方案有效解决了现有技术中的信号发生器存在体积较大的技术问题,实现了减小信号发生器体积的技术效果。
[0036]为了更好的理解上述技术方案,下面通过附图以及具体实施例对本实用新型技术方案做详细的说明,应当理解本实用新型实施例以及实施例中的具体特征是对本实用新型技术方案的详细的说明,而不是对本实用新型技术方案的限定,在不冲突的情况下,本实用新型实施例以及实施例中的技术特征可以相互组合。
[0037]实施例一
[0038]如图1所示,为现有技术中信号发生器的结构框图。首先,从图中可以看出,在现有技术中,FPGA的时钟信号是由单片机控制独立的时钟源产生的。一方面,由于独立时钟源的引入会导致信号发生器的体积较大,增加信号发生器的成本,另一方面,由于独立的时钟源产生的时钟信号与频率合成器的时钟信号很难同步,因此会恶化调制信号的质量,增加误码率。其次,在现有技术中引入了混频电路,混频电路包括混频器、本振元、单片机等。可见,引入混频电路使得信号发生器的电路实现起来会较复杂,并且由于混频器的引入,会给输出信号的杂散抑制带来问题,使得信号的质量较差。
[0039]在本申请实施例中,如图2所示,为本申请提供的信号发生器的结构框图,所述信号发生器包括:
[0040]控制单元10;
[0041]时钟信号发生器11,与所述控制单元10相连,其中,所述控制单元10控制所述时钟信号发生器11产生第一时钟信号;
[0042]频率合成器12,与所述控制单元10及所述时钟信号发生器11相连,其中,所述时钟信号发生器11将所述第一时钟信号发送至所述频率合成器12,所述频率合成器12基于所述第一时钟信号,生成第一信号以及第二时钟信号,所述第一时钟信号为所述频率合成器12的时钟信号,所述第二时钟信号为所述控制单元10的时钟信号,所述频率合成器12将所述第二时钟信号发送至所述控制单元。
[0043]具体来讲,所述控制单元10为现场可编程门阵列(Field Programmable GateArray,FPGA)或复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD)。还可以是其他的可编程器件,本申请不做具体限定。在本申请中,以控制单元10为FPGA为例来对本申请实施例进行说明。
[0044]进一步的,所述频率合成器12用于产生所需频率的信号,所述频率合成器12可以为直接数字式频率合成器或间接频率合成器或直接模拟频率合成器。本领域技术人员可以根据实际需要来进行选择,本申请不做具体限定。具体的,由于直接数字式频率合成器(Direct Digital Synthesizer,DDS)能够直接以离散时间的方式产生信号,通过改变幅度、频率和相位来生成被调制信号,对于数字通信系统来说可以产生任意的波形。并且,
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1