用于在图像传感器中增加曝光范围的技术的制作方法

文档序号:7950336阅读:201来源:国知局
专利名称:用于在图像传感器中增加曝光范围的技术的制作方法
背景技术
标准的数字图像传感器是称为像素的光敏单元的均匀阵列。这些像素可以包括电荷耦合装置(CCD)或互补金属氧化物半导体(CMOS)装置。各个像素是单色的,仅检测光而不检测颜色。为了提供彩色图像,以颜色滤光镜覆盖这些单色像素。通常将通过红色光、绿色光和蓝色光的滤光镜安排在一簇像素上。然后使用例如拜尔编码的编码方案来确定每个像素簇的颜色。数字照相机的图像传感器没有机械快门,但是使用“电子快门”。入射到像素的光子在像素上创建电荷。入射到像素的光越亮,在像素上累积的电荷越多。该电荷在像素上产生可以被取样并量化的电压。所产生的图像的明度与像素上取样的电压有关。电子快门从阵列中的所有像素清除电荷。图像传感器的曝光时间是从清除阵列到对阵列取样的时间。
图像传感器设计为使用像素装置的线性范围,使得对于像素装置的动态范围,这些装置的电压响应与入射到装置的光量成比例。人眼具有非常广泛的动态范围。在高对比度的场景中,人眼能够看见场景的暗区和亮区中的细节。数字图像传感器的动态范围较为有限。对于高对比度的场景,因为入射光导致像素超过它们的动态范围的上端,所以传感器捕获的图像可能有曝光过度或洗白的较亮细节,或因为入射到像素的光没有达到它们的动态范围的下端,所以图像可能有曝光不足的较暗细节。
对于高对比度场景,照相机用户被迫选择捕获场景的暗区中的细节并保留曝光过度的光区,或选择捕获场景的光区中的细节并保留曝光不足的暗区。


图1A-1C示出场景的不同曝光。
图2示出用于改进图像传感器的曝光范围的设备的实施例的多个部分的框图。
图3A-E示出表示图像传感器的多个部分的框图。
图4A-E示出表示像素阵列的曝光持续时间的时序图。
图5示出用于改进图像传感器的曝光范围的系统的多个部分的实施例的框图。
图6示出用于改进图像传感器的曝光范围的方法的实施例。
具体实施例方式
在下文的详细描述中,参考了附图,这些附图构成描述的一部分并且在附图中以说明形式示出了可以实施本发明的特定实施例。要理解的是还可以使用其他实施例,并且在不背离本发明范围的前提下可以进行结构和逻辑更改。
本文献描述用于改进图像传感器的曝光范围的系统和方法。如前文就高对比度场景所论述的,标准图像传感器的动态范围迫使照相机用户选择捕获场景的暗区中的细节或捕获场景的光区中的细节。胶片摄影中的一种常用技术是通过“包围曝光”图像来改进图像的曝光范围。包围曝光图像涉及执行图像的多次曝光。常常快速连续地执行三次曝光。一个图片是利用照相机的曝光控制电路建议的缺省曝光设置曝光的。执行图像的两次附加曝光;一次具有比缺省设置更长的曝光,一次具有比缺省设置更短的曝光。摄影师然后选择三者中最满意的曝光,或使用暗房技术将三次曝光的组合混合成优化的图像。
使用具有数字图像传感器的照相机,可以使用软件在计算机上实现图像的混合。图1A和1B示出利用数字照相机拍摄的相同场景的两次不同曝光。图1A捕获场景的低光细节(注意高光区曝光过度和洗白)。图1B捕获场景的高光细节(注意低光区曝光不足,并且暗部中细节丢失)。图1C是合并图1A、1B中的两次曝光的最佳部分的软件组合的图像。因为同时在高光区和低光区保留图像的细节,所以组合的图像较好地表示用户实际看到的场景。
捕获多个图像的一个问题是摄影师手中的照相机移动。要捕获多个图像,必不可少的是将照相机安装在三脚架上以确保从一个图像到下一个图像完全相同地捕获图像。当要捕获的场景或主题包含正在移动的元素时,产生第二个问题。在此类情况中,摄影师捕获彼此完全相同的多个图像几乎是不可能。这使得混合场景的多个图像的可能性复杂化或完全不可能。
图像传感器包含不断增加的像素密度。在某一点,持续增加图像传感器的像素密度为用户提供的价值不大。密度可能超过打印机或计算机监视器可使用的程度。例如,12兆像素图像传感器提供由4048×3040个像素构成的图像。当在1024×748的计算机监视器上显示该图像时,此分辨率大部分未被利用。
标准的数字图像传感器是像素的均匀阵列。电子快门同时从所有像素清除电荷,并同时对像素取样。为了改进图像传感器的曝光范围以及缓解拍摄图像的多次曝光所涉及的问题,提供一种图像传感器,它包括多个像素阵列。电子快门可以彼此不同地对阵列进行曝光,以创建相同场景或主题具有不同曝光的多个图像。因为可以基本同时捕获多个图像,所以将摄影师移动所导致的问题和场景中的移动或主题移动所导致的问题最小化。
图2示出设备200的实施例的多个部分的框图,其中设备200包括图像传感器210和控制逻辑电路220。图像传感器210具有包括至少第一像素阵列和第二像素阵列的多个像素阵列。第一像素阵列的至少一些像素散布在具有第二像素阵列的像素的图像感应区上。
图3A-D示出表示图像传感器300的多个部分的框图,传感器300中第一像素阵列的像素以交替布置散布在具有第二像素阵列的像素的图像感应区上。在该表示中,第一像素阵列的元素标记为“A”,而第二像素阵列的元素标记为“B”。图3A示出图像传感器305的实施例,其中第一像素阵列和第二阵列的像素310按行交替布置。图3B示出图像传感器315的实施例,其中第一像素阵列和第二阵列的像素按列交替布置。图3C示出图像传感器320的实施例,其中阵列的像素以跳棋盘布置散布在图像传感器上。像素阵列无需一定布置在正方形阵列中。可以将阵列布置成任何形状,例如六边形和三角形。
图3D示出图像传感器325的实施例的一部分,其中像素簇330以跳棋盘布置散布在图像传感器325上。图3D所示的簇具有以正方形布置的各个像素,但是其他几何形状的布置也本文献的设想内。具有簇的实施例对于提供彩色图像是有用的。以颜色滤光镜覆盖簇330。在一个实施例中,以通过红色光、绿色光或蓝色光的滤光镜覆盖每个簇中的像素。然后使用编码方案来确定每个像素簇的颜色。在一个示例中,该编码方案是拜尔编码。
因为像素是散布的,所以如果对像素阵列完全相同地曝光,则像素阵列捕获基本相同的图像,以及如果多次曝光在时间上彼此接近地发生,则捕获基本相同的图像。但是,具有多个像素阵列的图像传感器的优点在于每个像素阵列的曝光可设置为彼此不相同。图2的控制逻辑电路220控制第一像素阵列的曝光和第二像素阵列的曝光。在一些实施例中,控制逻辑电路220包括硬件电路。在一些实施例中,控制逻辑电路220包括执行软件或固件形式的指令的微处理器。在一些实施例中,控制逻辑电路220包括硬件、软件或固件的组合。控制曝光涉及确定将像素阵列曝光成图像的时间期间或持续时间,其中开始于电子快门清除像素上的电荷并结束于对像素上的电荷的取样。控制曝光还涉及每个像素阵列的曝光开始的时间,包括相对于其他阵列的曝光开始特定阵列的曝光。
图4A-D示出表示两个像素阵列、阵列“A”和阵列“B”的曝光持续时间的时序图400。曝光开始于从阵列清除电荷时,曝光结束于对电荷取样或捕获电荷时。曝光持续时间是曝光开始时的时间与曝光结束时的时间之间经过的时间。图4A示出一个实施例,其中阵列B的曝光405在阵列A的曝光410开始之后才开始,而阵列B的曝光405在阵列A的曝光410结束之前就结束。因此,像素阵列B的曝光410就像素阵列A的曝光405而言位于中央,或换言之,阵列A的曝光“涵盖”阵列B的曝光。图4B示出一个实施例,其中阵列B的曝光415开始于与阵列A的曝光420的开始大致相同的时间,而阵列B的曝光415在阵列A的曝光420结束之前就结束。不同的曝光允许将来自阵列A的图像的最佳部分与来自阵列B的图像的最佳部分组合。如果来自阵列A的图像是期望的图像,但是该图像含有曝光过度的区域,则来自阵列B的图像提供用于通过图像混合来替代的区域。如果来自阵列B的图像是期望的图像,但是该图像含有曝光不足的区域,则来自阵列A的图像提供用于通过图像混合来替代的区域。
可以使用现有的软件包在计算机上实现混合。在一些实施例中,图2中的设备200包括存储器电路,该存储器电路存储从像素阵列A获取的图像信息和从像素阵列B获取的图像信息。在一些实施例中,将来自阵列A的图像存储为存储器电路中的一个文件,以及将来自阵列B的图像存储为第二个文件。在一些实施例中,在从存储器电路将图像信息读取到计算机中之后执行混合。在一些实施例中,控制逻辑电路220包括微处理器,以及混合在该设备内完成。
根据一些实施例,控制逻辑电路220包括可编程逻辑,该可编程逻辑独立地确定像素阵列的曝光。在一些实施例中,控制逻辑电路220可用来相对于像素阵列A的曝光持续时间确定阵列B的曝光开始或曝光持续时间、或者同时确定像素阵列B的曝光开始和曝光持续时间。在一些实施例中,控制逻辑电路200可用来在像素阵列A的曝光开始与像素阵列B的曝光开始之间设置延迟。在一些实施例中,根据阵列中至少一些像素的期望的光强度或亮度来确定曝光,并且可以由照相机用户来手动设置曝光或可以由控制逻辑电路220来确定曝光。
图4C示出一个实施例,其中阵列B的曝光425的开始发生在大致与阵列A的曝光430的结束相同的时间处。图4D示出一个实施例,其中在阵列A的曝光440的结束与阵列B的曝光435的开始之间设置延迟。
根据一些实施例,图2中的设备200包括耦合到控制逻辑电路220的拍照闪光控制电路。在这些实施例中,至少像素阵列A的曝光开始或曝光的持续时间或曝光的开始和持续时间是相对于闪光照明来确定的。当使用闪光时,图4C和4D中的曝光的实施例是特别有用的。在图4C中,在未使用闪光的情况下进行阵列A的曝光。在阵列B的曝光期间发生闪光。可以利用来自阵列A的图像的区域替换利用闪光拍摄的图像(即阵列B)中的曝光过度区域。因为曝光在时间上彼此接近发生,所以将由于从第一次曝光到第二次曝光场景中的移动所导致的问题最小化。此外,如果第二次曝光期间因闪光发生“红眼”效应,则可以利用来自第一次曝光的“正常眼”图像替换主题的红眼。利用数字摄影术将闪光与非闪光图像对的最佳部分组合成一个图像的论述参阅Petschnigg等人所著“利用闪光和非闪光图像对的数字摄影”(″Digital Photography with Flash and No-Flash ImagePairs,″Proceedings of SIGGRAPH 2004)。
或者,可以调换阵列A和阵列B的曝光时间,并首先拍摄闪光图像。但是,在一些闪光设计中,难以控制闪光生成的光量,因为一旦触发闪光,则它持续向场景提供照明直到闪光完成为止。在一些实施例中,可以通过在一旦发生预定的曝光时间(例如1/60秒)时即使闪光仍在场景中产生光,也终止曝光过程来提供对闪光的某种程度的控制。然后定时延迟以允许闪光电路能够在捕获非闪光图像之前按常规进行。在一些实施例中,设备200在曝光时间之后关闭闪光电路。然后定时延迟以允许在捕获非闪光图像之前使场景中的光返回到环境光。
由于闪光的速度与图像传感器的曝光的速度相比,可以将来自闪光的光对场景的照明视为从环境光到完全照明的渐进递增。在此情况中,像素阵列A和B的曝光(如图4D所示的那些)是有用的。使用像素阵列A来捕获场景在环境光中的图像。闪光的照明在阵列A的曝光结束之后开始。定时延迟t同时闪光增加场景中的光量。当场景处于闪光的完全照明中时使用像素阵列B来捕获场景的图像。应该注意,与图4D中所示的相反,延迟t可以在持续时间上比阵列A、阵列B或二者的曝光长。在一些实施例中,控制逻辑电路确定像素阵列的曝光时间和自设置闪光起的延迟t。
本领域技术人员在阅读本详细描述时应理解,对这些附图中所示的实施例进行的逻辑和时间更改在本文献的设想内。例如,图3A-3D和图4A-4D所示的实施例不局限于图像传感器上仅两个像素阵列,而是可应用于包括多于两个阵列的图像传感器。
作为示范示例,图3E示出图像传感器335的一个实施例,图像传感器335具有与阵列A和B的像素一起散布的第三阵列(阵列“C”)的像素。图4E示出表示三个像素阵列的曝光的时序图。阵列C的曝光455可以与阵列B和A的曝光445、450不同,或者曝光455可以与曝光持续时间445、450的其中之一或二者相同。在一些实施例中,控制逻辑电路可用于确定三个阵列的曝光持续时间。在一些实施例中,可以手动地设置曝光。
在一些实施例中,阵列C的曝光455具有比阵列B的曝光445短的持续时间,而阵列B的曝光445具有比阵列A的曝光450短的持续时间。这提供利用来自阵列A和C的图像的曝光包围曝光来自阵列B的图像的曝光,类似于前文论述的胶片摄影中的包围曝光技术。阵列C的曝光455与曝光445、450的其中之一或二者相同的实施例对于例如如下情况是有用的捕获更高分辨率图像或更高分辨率图像同时与不同曝光的图像的组合。
图5示出系统500的多个部分的实施例的框图,其中系统500包括存储器电路510、图像传感器520和耦合到存储器电路510和图像传感器520的微处理器530。在一些实施例中,存储器电路510包括静态随机存取存储器(SRAM)。在一些实施例中,存储器电路510包括闪速存储器。在一个示范示例中,闪速存储器是可移动耦合的闪速存储器,例如可移动存储卡。在一些实施例中,存储器电路510包括磁盘存储器。图像传感器520向存储器电路510提供图像信息。在一些实施例中,系统500包括一个或多个驱动器电路540,该一个或多个驱动器电路540用于将图像信息从图像传感器520传输到存储器510中。在一些实施例中,存储器510是可移动的。图像传感器520包括至少第一像素阵列和第二像素阵列,并且第一像素阵列的至少一些像素与第二像素阵列的像素一起散布。在一些实施例中,第一像素阵列的像素和第二像素阵列的像素以跳棋盘布置散布在图像传感器上。在一些实施例中,第一或第二像素阵列的至少一个像素是彩色像素,该彩色像素由具有各自颜色滤光镜的多个单色像素构成。可以将图像传感器520的至少一个像素阵列以不同于其他一个或多个像素阵列的方式曝光成图像。
微处理器530提供对将像素阵列曝光成图像或场景的控制。根据一些实施例,微处理器530可用来将从不同像素阵列获取的图像信息组合。微处理器530可通过执行包含在硬件、固件、软件或包括硬件、固件或软件的组合中的指令来操作。在一些实施例中,将图像信息组合包括利用来自相邻像素位置的图像信息替换空的像素或饱和的像素或同时替换二者。相邻像素位置可以是不为空或饱和的一个或多个对应像素所在的任何相邻像素位置。在一些实施例中,组合来自相邻像素簇的信息。在一些实施例中,将图像信息组合包括替换或废弃空的或完全饱和的像素。在一些实施例中,将图像信息组合包括对像素值取均值,例如对一个或多个相邻像素簇的量化值取均值。在一些实施例中,用于微处理器530执行将图像信息组合的方法的实施例的程序代码包括在计算机可读存储媒介中。在一些实施例中,将来自不同阵列的图像信息存储在单独的文件中。在一些实施例中,将来自不同阵列的图像信息作为一个文件来存储。在这些实施例的其中一些中,对文件的后处理将不同阵列的像素区分开。这种后处理可以由微处理器530来完成或在下载图像信息之后由计算机来完成。
在一些实施例中,系统500包括耦合到微处理器530的闪光灯控制电路。微处理器530可用来相对于闪光照明确定至少一个像素阵列的曝光开始或曝光的持续时间或同时确定至少一个像素阵列的曝光开始和曝光持续时间。在一些实施例中,微处理器430根据闪光设置信息来确定曝光设置。
根据一些实施例,系统500还包括视频连接,例如火线连接。在一些实施例中,存储器电路510用作来自不同阵列的图像信息的缓冲器。可以在通过火线连接在传输图像信息时“实时地”处理图像信息。
图6示出用于改进图像传感器的曝光范围的方法600的实施例。在610,形成图像传感器的至少第一像素阵列和第二像素阵列的像素,使得第一像素阵列的至少一些像素与第二像素阵列的像素一起散布。在一些实施例中,形成像素阵列包括以交替布置散布第一像素阵列和第二像素阵列的像素。在一些实施例中,形成像素阵列包括以跳棋盘布置散布第一像素阵列和第二像素阵列的像素。
在620,将第一像素阵列和第二像素阵列的像素耦合到控制逻辑。控制逻辑可用来使第一像素阵列曝光成的图像能够不同于第二像素阵列曝光成的图像。控制逻辑包括执行逻辑功能的硬件电路。控制逻辑还包括执行软件或固件形式的指令的微处理器。控制逻辑还包括执行逻辑功能的硬件、软件或固件的组合。
在一些实施例中,控制逻辑可用来使第一像素阵列的曝光能够在第二像素阵列的曝光开始之前开始。在一些实施例中,控制逻辑可用来使第一像素阵列的曝光能够在第二像素阵列的曝光结束之前结束。在一些实施例中,控制逻辑可用来使第一像素阵列的曝光能够包围(bracket)第二像素阵列的曝光。在一些实施例中,控制逻辑可用来使第一像素阵列的曝光能够在第二像素阵列的曝光开始之前结束。在一些实施例中,控制逻辑可用来使在第一像素阵列的曝光与第二像素阵列的曝光之间能够发生时间延续。
根据一些实施例,控制逻辑可用来使至少第一像素阵列的曝光能够相对于闪光照明而发生。在一些实施例中,控制逻辑可用来使第一像素阵列的曝光能够在闪光开始之前发生而使第二像素阵列的曝光能够在所述闪光期间发生。
在图6的630,存储从第一像素阵列和第二像素阵列获取的图像信息。在一些实施例中,存储图像信息包括存储从第一像素阵列和第二像素阵列获取的组合图像信息。
依据不同曝光提供场景的多个图像以使摄影师能够扩大利用数字图像传感器捕获的图像的动态范围。摄影师将多个图像的最佳部分组合来构建超出个体图像传感器像素阵列的动态范围的图像,而无场景移动导致的局限。
构成本文一部分的附图通过说明且无限制形式说明能够实施发明主题的特定实施例。充分详细地描述图示的实施例,以使本领域人员能够实施本文公开的原理。可以利用其他实施例,并由此设想到其他实施例,以便在不背离本发明公开的前提下可以进行结构和逻辑替换和更改。因此,本文“具体实施方式
”不构成限制意义,多种实施例的范围仅由所附权利要求以及由此类权利要求授权的等效物的完整范围来定义。
本发明主题的此类实施例在本文中可以单独地或通称地或二者兼有地由术语“发明”来指代,这仅出于方便的目的而无意自愿将本申请的范围局限于任何单个发明或发明概念(如果实际公开了多于一个发明或发明概念)。因此,虽然本文图示并描述了特定实施例,但是应该认识到可以利用计算来实现相同目的的任何布置来替代示出的特定实施例。本公开内容无意涵盖多种实施例的任何和所有调整或变化。本领域技术人员审阅上文描述之后将显见到上文实施例的组合和本文中未具体描述的其他实施例。
提供“说明书摘要”部分以符合37 C.F.R.§1.72(b),它要求让读者能够快速掌握技术公开的属性的摘要。它是在基于如下理解提出的,它不用于解释或限定权利要求的范围或含义。此外,在上文的“具体实施方式
”部分中,还可以看到将多种特征结合在一个实施例中,以便使本公开流畅描述。公开的本方法不解释为反映所要求权利的实施例需要具有比每个权利要求项中所明确引述的更多的特征。相反,如下文权利要求所反映的,发明主题并非由一个公开的实施例的所有特征来决定。因此所附权利要求由此结合于“具体实施方式
”部分中,其中每个权利要求项主张自己的权利。
权利要求
1.一种设备,包括图像传感器,所述图像传感器包括至少第一像素阵列和第二像素阵列,其中第一像素阵列的至少一些像素与第二像素阵列的像素一起散布在图像感应区域上;以及控制逻辑电路,所述控制逻辑电路控制第一像素阵列和第二像素阵列的曝光。
2.如权利要求1所述的设备,其特征在于,第一像素阵列的像素和第二像素阵列的像素以交替布置散布在所述图像传感器上。
3.如权利要求1所述的设备,其特征在于,第一像素阵列的像素和第二像素阵列的像素以跳棋盘布置散布在所述图像传感器上。
4.如权利要求1所述的设备,其特征在于,所述控制逻辑电路可用来相对于第一像素阵列的曝光确定第二像素阵列的曝光开始或第二像素阵列的曝光持续时间、或者确定第二像素阵列的曝光开始和第二像素阵列的曝光持续时间。
5.如权利要求1所述的设备,其特征在于,所述控制逻辑电路包括可编程逻辑,所述可编程逻辑独立地确定第一和第二像素阵列的曝光。
6.如权利要求5所述的设备,其特征在于,所述控制逻辑基于至少一些像素的期望亮度来确定第一像素阵列和第二像素阵列的曝光。
7.如权利要求1所述的设备,其特征在于,所述控制逻辑电路可用来在第一像素阵列的曝光的开始与第二像素阵列的曝光的开始之间设置延迟。
8.如权利要求7所述的设备,其特征在于,第二像素阵列的曝光位于第一像素阵列的曝光的中央。
9.如权利要求1所述的设备,还包括耦合到所述控制逻辑电路的闪光控制电路,其中至少第一像素阵列的曝光开始或曝光持续时间或二者是相对于闪光照明来确定的。
10.如权利要求1所述的设备,其特征在于,第一或第二像素阵列的至少一个像素是彩色像素,所述彩色像素由多个单色像素构成。
11.如权利要求1所述的设备,还包括存储器电路,所述存储器电路存储从第一像素阵列获取的图像信息和从第二像素阵列获取的图像信息。
12.如权利要求1所述的设备,其特征在于,所述至少第一像素阵列和第二像素阵列包括三个或三个以上像素阵列,其中至少第三像素阵列的像素与第一和第二像素阵列的像素一起散布,第三像素阵列可用来具有不同于第一和第二像素阵列的曝光,以及所述控制逻辑电路可用来确定第一、第二和第三像素阵列的曝光。
13.如权利要求12所述的设备,其特征在于,所述控制逻辑可用来在比第二像素阵列长的时间上将第一像素阵列曝光成图像,以及在比第二像素阵列短的时间上将所述第三像素阵列曝光成图像。
14.一种系统,包括存储器电路,所述存储器电路包括可移动耦合的闪速存储器;向所述存储器电路提供图像信息的图像传感器,所述图像传感器包括至少第一像素阵列和第二像素阵列,其中第一像素阵列的至少一些像素与第二像素阵列的像素一起散布,以及其中能以不同于可将第二像素阵列曝光成图像的方式将第一像素阵列曝光成图像;以及耦合到所述存储器电路和所述图像传感器的微处理器,所述微处理器提供对将第一像素阵列和第二像素阵列曝光成所述图像的控制。
15.如权利要求14所述的系统,其特征在于,所述微处理器可用来将从所述至少第一像素阵列和第二像素阵列获取的图像信息组合。
16.如权利要求15所述的系统,其特征在于,将图像信息组合包括利用来自非空或非饱和的对应相邻像素所在的相邻像素位置的图像信息替换空的像素或饱和的像素或同时替换二者。
17.如权利要求14所述的系统,还包括耦合到所述微处理器的闪光控制电路,其中所述微处理器相对于闪光照明确定至少第一像素阵列的曝光。
18.如权利要求14所述的系统,其特征在于,第一像素阵列的像素和第二像素阵列的像素以跳棋盘布置散布在所述图像传感器上。
19.如权利要求14所述的系统,其特征在于,第一或第二像素阵列的至少一个像素是彩色像素,以及所述彩色像素由多个单色像素构成。
20.一种方法,包括形成图像传感器的至少第一像素阵列和第二像素阵列,使得第一像素阵列的至少一些像素与第二像素阵列的像素一起散布;将第一像素阵列和第二像素阵列的像素耦合到控制逻辑,所述控制逻辑可用来提供不同于第二像素阵列的曝光的第一像素阵列的曝光;以及存储从第一像素阵列和第二像素阵列获取的图像信息。
21.如权利要求20所述的方法,其特征在于,散布像素包括以交替布置散布第一像素阵列和第二像素阵列的像素。
22.如权利要求20所述的方法,其特征在于,散布像素包括以跳棋盘布置散布第一像素阵列和第二像素阵列的像素。
23.如权利要求20所述的方法,其特征在于,所述控制逻辑可用来使第一像素阵列的曝光能够在第二像素阵列的曝光开始之前开始。
24.如权利要求20所述的方法,其特征在于,所述控制逻辑可用来使第一像素阵列的曝光能够在第二像素阵列的曝光结束之前结束。
25.如权利要求20所述的方法,其特征在于,所述控制逻辑可用来使第一像素阵列的曝光能够包围第二像素阵列的曝光。
26.如权利要求20所述的方法,其特征在于,所述控制逻辑可用来使第一像素阵列的曝光能够在第二像素阵列的曝光开始之前结束。
27.如权利要求20所述的方法,其特征在于,所述控制逻辑可用来使在第一像素阵列的曝光与第二像素阵列的曝光之间能够发生时间延续。
28.如权利要求20所述的方法,其特征在于,所述控制逻辑可用来使至少第一像素阵列的曝光能够相对于闪光照明而发生。
29.如权利要求28所述的方法,其特征在于,所述控制逻辑可用来使第一像素阵列的曝光能够在闪光开始之前发生而使第二像素阵列的曝光能够在所述闪光期间发生。
30.如权利要求20所述的方法,如权利要求1所述的方法,其特征在于,存储图像信息包括存储从第一像素阵列和第二像素阵列获取的组合图像信息。
31.一种计算机可读存储媒介,所述计算机可读存储媒介包括用于微处理器执行包括如下步骤的方法的实施例的程序代码将至少一个像素阵列和另一个像素阵列曝光成图像,其中所述一个像素阵列的至少一些像素与所述另一个像素阵列的像素一起散布,以及所述一个像素阵列的曝光不同于所述另一个像素阵列;以及将从这些像素阵列获取的图像信息组合。
32.如权利要求31所述的计算机可读存储媒介,还包括用于利用来自另一个像素阵列中的非空或非饱和的对应相邻像素所在的相邻像素位置的图像信息替换空的像素或饱和的像素或同时替换二者的程序代码。
33.如权利要求31所述的计算机可读存储媒介,其特征在于,所述像素阵列包括像素簇,所述一个像素阵列的至少一些相邻像素簇与所述另一个像素阵列的像素簇一起散布,以及将图像信息组合包括将来自所述一个和另一个像素阵列的相邻像素簇的图像信息组合。
全文摘要
一种包括图像传感器和控制逻辑电路的设备。图像传感器包括至少第一像素阵列和第二像素阵列,其中第一像素阵列的至少一些像素与第二像素阵列的像素一起散布在图像感应区上。该控制逻辑电路可用来独立地控制第一像素阵列和第二像素阵列的曝光持续时间。
文档编号H04N5/355GK101095339SQ200580045399
公开日2007年12月26日 申请日期2005年12月29日 优先权日2004年12月29日
发明者S·麦戈万 申请人:英特尔公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1