多通道相干收发器及相关装置和方法与流程

文档序号:11161988阅读:来源:国知局

技术特征:

1.一种多通道相干收发器,包括:

第一封装件;

布置在所述第一封装件内的多核专用集成电路(ASIC);

布置在所述第一封装件内并且耦合至所述多核ASIC的多通道发送器或接收器光子集成电路(PIC);

包括可调谐激光器阵列的第二封装件;以及

包括将所述第一封装件与所述第二封装件耦合的多个光纤的光纤阵列。

2.根据权利要求1或任一其他前述权利要求所述的多通道相干收发器,其中,所述可调谐激光器阵列包括第一可调谐激光器和第二可调谐激光器,并且其中,所述光纤阵列包括耦合至所述第一可调谐激光器的第一光纤以及耦合至所述第二可调谐激光器的第二光纤。

3.根据权利要求2或任一其他前述权利要求所述的多通道相干收发器,还包括:接收光纤,被配置成接收输入至所述多通道相干收发器的光信号;以及发送光纤,被配置成从所述多通道相干收发器输出输出光信号。

4.根据权利要求1或任一其他前述权利要求所述的多通道相干收发器,其中,所述光纤阵列能够从所述第一封装件拆卸。

5.根据权利要求1或任一其他前述权利要求所述的多通道相干收发器,其中,所述多通道发送器或接收器PIC是组合的多通道发送器和接收器PIC。

6.根据权利要求1或任一其他前述权利要求所述的多通道相干收发器,其中,所述多通道发送器或接收器PIC是硅光子发送器或接收器。

7.根据权利要求1或任一其他前述权利要求所述的多通道相干收发器,其中,所述第二封装件还包括半导体光放大器(SOA),其中,所述可调谐激光器阵列位于第一芯片上,所述SOA位于第二芯片上,并且其中,所述SOA具有与所述可调谐激光器阵列对准的单独的副安装座。

8.根据权利要求1或任一其他前述权利要求所述的多通道相干收发器,还包括耦合至所述可调谐激光器阵列的热电冷却器。

9.根据权利要求1或任一其他前述权利要求所述的多通道相干收发器,其中,所述第一封装件不耦合至热电冷却器。

10.根据权利要求1所述的多通道相干收发器,其中,所述ASIC和所述多通道发送器或接收器PIC都由硅制成。

11.根据权利要求1或任一其他前述权利要求所述的多通道相干收发器,其中,所述多通道发送器或接收器PIC与包含一个或更多个数模转换器(DAC)的ASIC的边缘相邻。

12.一种装置,包括:

封装件;

布置在所述封装件内的第一半导体芯片上的专用集成电路(ASIC),所述第一半导体芯片具有第一边缘、第二边缘和第三边缘;以及

布置在所述封装件内并且耦合至所述ASIC的第二半导体芯片上的发送器或接收器光子集成电路(PIC),

其中,所述ASIC包括接收电路或发送电路,所述接收电路或发送电路电耦合至所述第二半导体芯片并且与所述第一半导体芯片的所述第一边缘、所述第二边缘和所述第三边缘中的至少两个边缘相邻。

13.根据权利要求12或任一其他前述权利要求所述的装置,其中,所述第二半导体芯片包括与所述第一半导体芯片的所述第二边缘基本上相邻的第一边缘,并且其中,所述ASIC的所述接收电路或发送电路与所述第一半导体芯片的所述第一边缘和所述第三边缘相邻。

14.根据权利要求13或任一其他前述权利要求所述的装置,其中,所述ASIC的所述接收电路中一些接收电路被布置成与所述第一半导体芯片的所述第一边缘相邻,所述ASIC的所述接收电路中一些接收电路被布置成与所述第一半导体芯片的所述第三边缘相邻。

15.根据权利要求14或任一其他前述权利要求所述的装置,其中,所述ASIC的所述接收电路包括多个模数转换器(ADC),并且其中,所述多个ADC中的第一ADC被布置成靠近所述第一半导体芯片的所述第一边缘,并且其中,所述多个ADC中的第二ADC被布置成靠近所述第一半导体芯片的所述第三边缘。

16.根据权利要求13或任一其他前述权利要求所述的装置,其中,所述第二半导体芯片包括与所述第一半导体芯片的所述第二边缘基本上相邻的第一边缘,并且其中,所述装置还包括在第三芯片上的电路部件,所述第三芯片布置在所述封装件内并且电耦合在所述第一半导体芯片与所述第二半导体芯片之间。

17.根据权利要求16或任一其他前述权利要求所述的装置,其中,所述第三半导体芯片上的所述电路部件包括跨阻放大器(TIA)。

18.根据权利要求16或任一其他前述权利要求所述的装置,其中,所述电路部件包括在所述第一半导体芯片与所述第二半导体芯片之间的成角度的信号路径。

19.根据权利要求18或任一其他前述权利要求所述的装置,其中,所述成角度的信号路径包括90度角。

20.根据权利要求16或任一其他前述权利要求所述的装置,其中,所述ASIC的电路以第一材料来实现,并且其中,所述第三芯片上的所述电路部件以与所述第一材料不同的第二材料来实现。

21.根据权利要求12或任一其他前述权利要求所述的装置,还包括布置在所述封装件内的中介层,其中,所述ASIC与所述发送器或接收器PIC经由所述中介层耦合在一起。

22.根据权利要求12或任一其他前述权利要求所述的装置,其中,所述发送器或接收器PIC是组合的发送器和接收器PIC。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1