一种通过耳机孔进行芯片熔丝修调的电路的制作方法

文档序号:23187873发布日期:2020-12-04 14:16阅读:209来源:国知局
一种通过耳机孔进行芯片熔丝修调的电路的制作方法

技术领域:

本实用新型属于集成电路芯片内部技术领域,特别涉及一种通过耳机孔进行芯片熔丝修调的电路。



背景技术:

在主动降噪(anc)耳机中,每一部降噪耳机除了衬垫和扬声器声腔等机械组件之外,还需要扬声器和主动降噪麦克风等电声组件,这些组件结合在一起就决定了耳机的频率和相位特性,即使同一款耳机因为不同组件的细微差异都会导致每个降噪耳机的频率、相位特性存在较大差异。

通过调节降噪芯片内部的运算放大器增益从而修调了降噪芯片外围的滤波器电路的幅频特性和相频特性,这样就可以保证了同一款产品的每一部降噪耳机都有相同的降噪特性,保证的产品的一致性。

降噪芯片需要进行修调时,通常是在一个成品耳机中,常用的熔丝修调方式都是需要芯片配置专用的测试pin脚和连线,这样在耳机生产时需要将测试线连接到耳机内部的降噪芯片上。采用这种熔丝修调方式会影响耳机生产厂商的加工成本和效率,同时也较难进行大规模的生产与测试。

降噪耳机都会设置一个3.5mm耳机孔,以备当降噪耳机没有电时,可以通过3.5mm耳机插入播放设备继续使用,通过预留的3.5mm耳机孔为外部的测试单片机与降噪芯片通讯保留了可能性。

公开于该背景技术部分的信息仅仅旨在增加对本实用新型的总体背景的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域一般技术人员所公知的现有技术。



技术实现要素:

本实用新型的目的在于提供一种通过耳机孔进行芯片熔丝修调的电路,从而克服上述现有技术中的缺陷。

为实现上述目的,本实用新型提供了一种通过耳机孔进行芯片熔丝修调的电路,所述电路设置有iic数据通讯端,所述电路包括otp单元、与门nand1、与门nand2、与门nand3、地址编码器、熔丝检测电路、选择器mux1、选择器mux2和锁存器latch,所述otp单元与与门nand1、与门nand2、与门nand3及选择器mux1连接,所述地址编码器与与门nand1、与门nand2、与门nand3连接,所述otp单元还与锁存器latch、熔丝检测电路连接,所述锁存器latch分别连接到选择器mux1、选择器mux2上,所述选择器mux1连接到选择器mux2上,所述熔丝检测电路还连接到选择器mux1和选择器mux2上。

所述otp单元有8个,所述8个otp单元组成一个8位寄存器8bit_reg。

所述每个otp单元均连接有数据的读写控制端、数据的写输入端、数据输出端及熔丝状态检测端。

所述otp单元由依次连接的存储单元sram_unit、与非门nand1、与非门nand1、nmos管n1、pmos管p1组成,所述nmos管n1接地,所述nmos管n1还连接有熔丝,所述熔丝连接到vdd电源接口。

所述地址编码器由3个相同的反相器inv和8个相同的与非门nand连接,所述8个相同的与非门nand分别连接到3个相同的反相器inv上。

所述熔丝检测电路包括电压比较器cmp1、电压比较器cmp2、电阻r1、电阻r2、电阻r3、电阻r4和电阻r5,所述电压比较器cmp1分别连接到熔丝两端。

采用本实用新型的技术方案一方面具有以下有益效果:

本实用新型在电路上设置iic数据通讯端,通过icc数据通讯端实现外部与耳机芯片的数据通讯,从而对耳机芯片进行数据的读写操作,完成耳机内部芯片的修调过程;其中otp单元设置有熔丝,通过熔丝的断开和闭合实现数据的写操作,同时该电路设置有熔丝检测电路,可读取每个熔丝的状态,从而更便于完成数据的读写操作。

附图说明:

图1为本实用新型通过耳机孔进行芯片熔丝修调时的整体示意图;

图2为本实用新型的一种通过耳机孔进行芯片熔丝修调的电路示意图;

图3为本实用新型的一种通过耳机孔进行芯片熔丝修调的电路中otp单元示意图;

图4为本实用新型的一种通过耳机孔进行芯片熔丝修调的电路中8位寄存器8bit_reg示意图;

图5为本实用新型的一种通过耳机孔进行芯片熔丝修调的电路中地址编码器示意图;

图6为本实用新型的一种通过耳机孔进行芯片熔丝修调的电路中熔丝检测电路示意图;

附图标记:101-iic数据通讯端、102-地址编码器、103-熔丝检测电路、104-锁存器latch、105-otp单元读写控制端、106-otp单元数据的写输入端、107-otp单元数据输出端、108-otp单元熔丝状态检测端、109-熔丝。

具体实施方式:

下面对本实用实用新型的具体实施方式进行详细描述,但应当理解本实用新型的保护范围并不受具体实施方式的限制。

除非另有其它明确表示,否则在整个说明书和权利要求书中,术语“包括”或其变换如“包含”或“包括有”等等将被理解为包括所陈述的元件或组成部分,而并未排除其它元件或其它组成部分。

如图1-6所示,一种通过耳机孔进行芯片熔丝修调的电路,所述电路设置有iic数据通讯端101,所述电路包括otp单元、与门nand1、与门nand2、与门nand3、地址编码器102、熔丝检测电路103、选择器mux1、选择器mux2和锁存器latch104,所述otp单元与与门nand1、与门nand2、与门nand3及选择器mux1连接,所述地址编码器102与与门nand1、与门nand2、与门nand3连接,所述otp单元还与锁存器latch104、熔丝检测电路103连接,所述锁存器latch104分别连接到选择器mux1、选择器mux2上,所述选择器mux1连接到选择器mux2上,所述熔丝检测电路103还连接到选择器mux1和选择器mux2上。

所述otp单元有8个,所述8个otp单元组成一个8位寄存器8bit_reg。

所述每个otp单元均连接有数据的读写控制端105、数据的写输入端106、数据输出端107及熔丝状态检测端108。

所述otp单元由依次连接的存储单元sram_unit、与非门nand1、与非门nand1、nmos管n1、pmos管p1组成,所述nmos管n1接地,所述nmos管n1还连接有熔丝109,所述熔丝109连接到vdd电源接口。

所述地址编码器102由3个相同的反相器inv和8个相同的与非门nand连接,所述8个相同的与非门nand分别连接到3个相同的反相器inv上。

所述熔丝检测电路103包括电压比较器cmp1、电压比较器cmp2、电阻r1、电阻r2、电阻r3、电阻r4和电阻r5,所述电压比较器cmp1分别连接到熔丝109两端。

实施时,耳机预留的3.5mm耳机孔通过3.5mm双公头耳机连接线与外部熔丝修调盒(主要由32位单片机和一个3.5mm耳机孔)进行连接实现通讯;在对耳机芯片进行熔丝修调操作时,先通过iic数据通讯端101将调试数据由din<0:7>写入8位寄存器8bit_reg中,其中数据会临时存储到otp单元的存储单元sram_unit中,同时数据由dout<0:7>输出到特定的电路,完成验证。再通过din<0:7>进行烧写操作,将符合要求的数据烧写进8位寄存器8bit_reg中,完成修调过程。

其中,otp单元为芯片内部的一次性可编程存储器,通过一个熔丝109的闭合和断开实现数字逻辑中的“0”和“1”存储,从而实现可编程操作;具体的,芯片内部默认情况下熔丝109是闭合状态,存储的是“0”状态,在写操作时,nmos管n1导通后,大电流将熔丝109熔断,存储的是“1”状态;

otp单元有8个,可以用来存储不同功能的数据来实现运算放大器增益调节等功能;

地址编码器102的作用主要是对iic数据通讯端101输入的串行地址数据进行编码处理,用来打开或关闭8位寄存器8bit_reg,配合读使能信号re_en、写使能信号wr_en以对8位寄存器8bit_reg进行读和写的操作;具体的otp单元的读写控制端的wr_clk时钟信号出现上升沿且wr_en为“1”时,地址编码器102数据经过与门nand2再通过wr_otp对8位寄存器8bit_reg中特定的位进行写操作;

熔丝检测电路103工作时,通过电压比较器cmp1比较熔丝109两端的电压来判断芯片内部熔丝109是断开还是闭合状态;

锁存器latch104主要是从寄存器8bit_reg中读取写好的数据,方便芯片通过iic端来对内部运输放大增益进行调节。

本实用新型在电路上设置iic数据通讯端,通过icc数据通讯端实现外部与耳机芯片的数据通讯,从而对耳机芯片进行数据的读写操作,完成耳机内部芯片的修调过程;其中otp单元设置有熔丝,通过熔丝的断开和闭合实现数据的写操作,同时该电路设置有熔丝检测电路,可读取每个熔丝的状态,从而更便于完成数据的读写操作。

前述对本实用新型的具体示例性实施方案的描述是为了说明和例证的目的。这些描述并非想将本实用新型限定为所公开的精确形式,并且很显然,根据上述教导,可以进行很多改变和变化。对示例性实施例进行选择和描述的目的在于解释本实用新型的特定原理及其实际应用,从而使得本领域的技术人员能够实现并利用本实用新型的各种不同的示例性实施方案以及各种不同的选择和改变。本实用新型的范围意在由权利要求书及其等同形式所限定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1