信号处理装置的制造方法_3

文档序号:9476529阅读:来源:国知局
αΤ(0.5< α
<1.0)的定时上升的第I时钟;延迟电路,其对时钟生成电路中生成的第I时钟赋予延迟时间γ T (O < γ < 1.0 — α )来生成第2时钟;数据检测电路,其根据第I和第2时钟,输出接收信号的第I和第2检测结果;以及判定电路,其基于第I和第2检测结果进行接收信号的判定,因此能够使判定结果的错误率变小,并且能够实现低耗电化。
[0084]另外,根据实施方式3的信号处理装置,因为具有:时钟生成电路,其生成在比被曼彻斯特编码的周期为T的接收信号的各数据的转变点延迟αΤ(0< α <0.5)的定时上升的第I时钟;延迟电路,其对时钟生成电路生成的第I时钟赋予延迟时间γΤ(0 < γ
<0.5 — α)来生成第2时钟;数据检测电路,其根据第I和第2时钟,输出接收信号的第I和第2检测结果;以及判定电路,其基于第I和第2检测结果进行接收信号的判定,因此能够使判定结果的错误率变小,并且能够实现低耗电化。
[0085]实施方式4.
[0086]实施方式4是使实施方式3中的延迟电路61的延迟时间γΤ与实施方式3不同的方式,因为附图上的结构与图6相同,因此以下使用图6的结构进行说明。
[0087]S卩,实施方式4的延迟电路61是对时钟生成电路生成的第I时钟赋予延迟时间γΤ(1.0 - α < γ < 1.5 - α)来生成第2时钟的延迟电路。因为关于其以外的结构与实施方式3相同,因此省略此处的说明。
[0088]图8是示出实施方式4的信号处理装置中的信号的时间波形例的图。在将实施方式3中的延迟电路61的延迟时间γ T设定为1.0 — α < γ < 1.5 - α这一点与实施方式3不同。
[0089]在此,通过设为时钟生成电路21生成的时钟I的定时为0.5 < α < 1.0,延迟电路61的延迟时间γΤ*1.0— α < γ <1.5 — α,从而利用时钟I能够对曼彻斯特编码的前半部分进行采样,利用时钟2能够对曼彻斯特编码的后半部分进行采样。
[0090]图8示出在实施方式4中α = 0.75、γ = 0.5的情况下的接收信号、时钟1、时钟2、检测结果1、检测结果2的信号的时间波形例。
[0091]接收信号与实施方式3的图7同样,采用被占空比为50%的曼彻斯特编码的电路初始化信号和3比特的数据(100)。
[0092]关于时钟1,因为是在比各数据的中心的转变点延迟0.75Τ的定时生成时钟I且利用时钟I对曼彻斯特编码的前半部分进行采样,因此将3比特的数据“100”反转而得到的“011”作为检测结果I输出。另一方面,因为时钟2比时钟I延迟0.5Τ,因此利用时钟2对曼彻斯特编码的后半部分进行采样,因此将与3比特的数据“100”相同的“100”作为检测结果2输出。
[0093]判定电路41根据检测结果1、2的结果来判定接收信号,并从输出端子51输出该判定结果。
[0094]这样,在实施方式4中,通过不使用参考而生成2个定时不同的时钟,且对被曼彻斯特编码的接收信号的前半部分和后半部分的2点进行采样,从而能够实现低耗电化并且使判定结果的错误率变小。
[0095]此外,虽然在所述示例中将时钟I的定时设定为0.5 < α < 1.0,但也可以将时钟生成电路21的上升的定时a T设定为0.0 < α < 0.5。在这样的情况下,因为利用时钟I对曼彻斯特编码的后半部分进行采样,因此将与3比特的数据“100”相同的“100”作为检测结果输出。另一方面,因为利用时钟2对曼彻斯特编码的后半部分进行采样,因此将3比特的数据“ 100”反转而得到的“011”作为检测结果2输出。
[0096]这种情况下判定电路41也根据检测结果1、2的结果来判定接收信号,并从输出端子51输出该判定结果。因此,即使这样的结构也能够获得同样的效果。
[0097]此外,虽然在实施方式4中对使用了一个延迟电路61的情况进行了说明,但在使用了 2个以上的情况下也同样能够获得改善效果。
[0098]如以上说明的那样,根据实施方式4的信号处理装置,因为具有:时钟生成电路,其生成在比被占空比为50%的曼彻斯特编码的周期为T的接收信号的各数据的转变点延迟α Τ(0.5 < α < 1.0)的定时上升的第I时钟;延迟电路,其对时钟生成电路生成的第I时钟赋予延迟时间γΤ(1.0 — α < γ <1.5- α)来生成第2时钟;数据检测电路,其根据第I和第2时钟,输出接收信号的第I和第2检测结果;以及判定电路,其基于第I和第2检测结果进行接收信号的判定,因此能够使判定结果的错误率变小,并且能够实现低耗电化。
[0099]另外,根据实施方式4的信号处理装置,因为具有:时钟生成电路,其生成在比被曼彻斯特编码的周期为T的接收信号的各数据的转变点延迟αΤ(0< α <0.5)的定时上升的第I时钟;延迟电路,其对时钟生成电路生成的第I时钟赋予延迟时间γΤ(1.0 — α
<γ < 1.5- α)来生成第2时钟;数据检测电路,其根据第I和第2时钟,输出接收信号的第I和第2检测结果;以及判定电路,其基于第I和第2检测结果进行接收信号的判定,因此能够使判定结果的错误率变小,并且能够实现低耗电化。
[0100]实施方式5.
[0101]图9是本发明的实施方式5的信号处理装置的结构图。
[0102]在图9中,信号处理装置具有:输入端子11,其供输入被曼彻斯特编码的接收信号;第I时钟生成电路21,其使用接收信号来生成时钟I ;第I数据检测电路32,其根据从第I时钟生成电路21输出的时钟1,输出检测结果I ;第2时钟生成电路22a,其使用接收信号和检测结果I来生成时钟2 ;第2数据检测电路33,其根据从第2时钟生成电路22a输出的时钟2,输出检测结果2 ;判定电路41,其根据检测结果1、2,输出判定结果;以及输出端子51,其输出判定电路41的判定结果。
[0103]第I时钟生成电路21生成在比接收信号的各数据的中心(数据为“O”的情况下为1/0的转变点,在数据为“I”的情况下为0/1的转变点)延迟α T(0.5 < α < 1.0)的定时上升的时钟I。第2时钟生成电路22a根据来自第I数据检测电路32的检测结果1,生成在距离接收信号的各数据的中心为βΤ(0.0< β <0.5)的定时上升的时钟2。此时,因为第I时钟生成电路21生成的时钟I在数据的前半部分上升,第2时钟生成电路22a生成的时钟2在数据的后半部分上升,因此能够在不同的2点对接收信号进行采样。
[0104]此外,关于第2时钟生成电路22a的详细内容将在实施方式6中进行说明。
[0105]另外,本实施方式中,虽然在第I时钟生成电路21中需要检测接收信号的各数据的中心的转变点,进行在上升沿或者下降沿生成时钟的判定,但在第2时钟生成电路22a中不需要。
[0106]图10是实施方式5的信号处理装置中的接收信号、时钟1、时钟2的信号的时间波形例。
[0107]在此,作为接收信号,采用使用了曼彻斯特编码的电路初始化信号和3比特的数据(100),设定为接收信号的周期为T,时钟的上升的定时为α = 0.75、β = 0.25。
[0108]生成在比各数据的中心的转变点延迟0.75T的定时上升的时钟作为时钟1,生成在比各数据的中心的转变点延迟0.25T的定时上升的时钟作为时钟2。此时,因为利用时钟I对曼彻斯特编码的各数据的前半部分进行采样,因此将3比特的数据“100”反转而得到的“011”作为检测结果I输出,因为利用时钟2对曼彻斯特编码的各数据的后半部分进行采样,因此将与3比特的数据“100”相同的“100”作为检测结果2输出。
[0109]判定电路41根据检测结果1、2的结果来判定接收信号,并从输出端子51输出该判定结果。
[0110]这样,在实施方式5中,通过不使用参考而生成2个定时不同的时钟,且对被曼彻斯特编码的接收信号的前半部分和后半部分的2点进行采样,从而能够实现低耗电化并且使判定结果的错误率变小。
[0111]如以上说明的那样,根据实施方式5的信号处理装置,因为具有:第I时钟生成电路,其生成在比曼彻斯特编码的接收信号的各数据的转变点延迟αΤ(0.5< α < 1.0)的定时上升的第I时钟;第I数据检测电路,其根据第I时钟,输出接收信号的第I检测结果;第2时钟生成电路,其使用第I检测结果,生成在比接收信号的各数据的转变点延迟β Τ(0
<β < 0.5)的定时上升的第2时钟;第2数据检测电路,其根据第2时钟,输出接收信号的第2检测结果;以及判定电路,其基于第I和第2检测结果进行接收信号的判定,因此能够使判定结果的错误率变小,并且能够实现低耗电化。
[0112]实施方式6.
[0113]实施方式6是使用在图3中示出的时钟生成电路作为实施方式5中的第I时钟生成电路21,使用在图11中示出的时钟生成电路作为第2时钟生成电路22a的例子。
[0114]图11的第2时钟生成电路22a的结构以向开关24输入从第I数据检测电路32输出的检测结果I来代替图3所示的时钟生成电路中的开关控制电路23的方式构成。因为其它的结构与图3相同,因此在对应的部分标注相同标号而省略其说明。
[0115]在图3所示的时钟生成电路中,第I时钟生成电路21具有单脉冲生成电路26,该单脉冲生成电路26生成脉冲宽度为α T(0.5 < α < 1.0)的单脉冲I
当前第3页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1