显示驱动器及光电装置的制作方法

文档序号:2644073阅读:192来源:国知局
专利名称:显示驱动器及光电装置的制作方法
技术领域
本发明涉及一种显示驱动器及光电装置。
背景技术
将以液晶显示(Liquid Crystal DisplayLCD)面板为代表的显示面板(广义上是指显示装置)安装在手机和便携式信息设备(Personal Digital AssistantsPDA)上。尤其是LCD面板和其他显示面板相比较,更能实现小型轻量化、低功率消耗和低成本,被应用在各种电子设备上。
如果从LCD面板显示图像的清晰角度考虑,则需要LCD面板的尺寸大于或等于某一固定尺寸。另一方面,将其安装在电子设备上时,又希望LCD面板的安装尺寸尽可能地小。
作为这种能够减少安装尺寸的LCD面板就是指所说的梳状布线LCD面板。
减小LCD面板安装尺寸的有效方法是,减少驱动LCD面板扫描线的扫描驱动器与该LCD面板互连的布线区域,或是减少驱动LCD面板数据线的显示驱动器与该LCD面板互连的布线区域。
当显示驱动器从梳状布线LCD面板相对置的边开始驱动该LCD面板的数据线时,使用一般的LCD面板则需要改变与数据线的排列顺序相对应而被供给的灰阶数据的顺序。
因此,现有的显示驱动器不能改变对应于各数据线被供给的灰阶数据的顺序,当使用现有的显示驱动器驱动梳状布线LCD面板时,需要添加专用数据编码器IC。
而且,如上所述,需要改变灰阶数据的顺序的梳状布线LCD面板,根据显示驱动器的安装状态,其改变顺序的方法也不同。

发明内容
鉴于上述技术问题,本发明的目的在于提供一种能够对应于安装状态驱动数据线梳状布线的显示面板的显示驱动器及光电装置。
为了克服上述不足,本发明涉及一种驱动光电装置的多条数据线的显示驱动器,该光电装置包括多条扫描线;该多条数据线,预设条数的数据线从其两侧向内侧呈交替梳状布线;连接该多条扫描线和该多条数据线的转换元件;以及连接该转换元件的象素电极,该显示驱动器的特征在于包括灰阶总线,其对应于该多条数据线的各数据线的排列顺序,提供灰阶数据;第1和第2时钟信号线,其提供第1或第2移位时钟信号;第1移位寄存器,其具有多个触发器,基于该第1时钟信号线上的移位时钟信号,向第1移位方向移位第1移位启动信号,并由各触发器输出移位输出;第2移位寄存器,其具有多个触发器,基于该第2时钟信号线上的移位时钟信号,向与该第1移位方向相反的第2移位方向移位第2移位启动信号,并由各触发器输出移位输出;第1数据锁存器,其具有多个触发器,各触发器基于该第1移位寄存器的移位输出,保持与数据线对应的该灰阶数据;第2数据锁存器,其具有多个触发器,各触发器基于该第2移位寄存器的移位输出,保持与数据线对应的该灰阶数据;数据线驱动电路,其对应于该多条数据线的各数据线的排列顺序配置多个数据输出部分,各数据输出部分基于该第1或第2数据锁存器的触发器中保持的该灰阶数据,驱动各数据线;以及时钟信号转换电路,其基于预设模式设定信号,向该第1时钟信号线输出该第1和第2移位时钟信号中的一个,向该第2时钟信号线输出该第1和第2移位时钟信号中的另一个。
根据本发明,通过基于分别可各自设定的第1和第2移位时钟信号的移位输出,能够将对应于光电装置多条数据线的各数据线的排列顺序提供到灰阶总线的灰阶数据俘获到第1和第2数据锁存器。此外,能够由时钟信号转换电路基于预设模式设定信号,将第1和第2移位时钟信号转换到第1和第2时钟信号线上,并输出。
据此,能够改变灰阶总线上的灰阶数据的排列顺序,将灰阶数据俘获到第1和第2数据锁存器上。因此,不必使用数据编码器IC作为外加电路,就能够驱动梳状布线的光电装置。此外,通过转换第1和第2移位时钟信号并输出,能够改变基于第1和第2移位寄存器的灰阶数据的俘获开始顺序。
在本发明所涉及的显示驱动器中,该数据线驱动电路,基于该第1数据锁存器的多个触发器中保持的数据,从该光电装置的第1边一侧驱动数据线,基于该第2数据锁存器的多个触发器中保持的数据,从该光电装置的与该第1边相对的第2边一侧驱动数据线。
根据本发明,基于第1数据锁存器的多个触发器中保持的数据,从第1边一侧驱动数据线,基于第2数据锁存器的多个触发器中保持的数据,从光电装置的与该第1边相对的第2边一侧驱动数据线,从而能够将梳状布线的光电装置的安装尺寸变得更小。
在本发明涉及的显示驱动器中,该时钟信号转换电路,当该预设模式设定信号为第1电平时,将第1基准移位时钟信号作为该第1移位时钟信号输出到该第1移位时钟信号线,同时,将第2基准移位时钟信号作为该第2移位时钟信号输出到该第2移位时钟信号线,当该预设模式设定信号为第2电平时,将该第2基准移位时钟信号作为该第1移位时钟信号输出到该第1移位时钟信号线,同时,将该第1基准移位时钟信号作为该第2移位时钟信号输出到该第2移位时钟信号线。
根据本发明,通过设定对应于安装状态的模式设定信号,能够改变为了进行梳状驱动所需的灰阶数据的排列顺序和灰阶数据的俘获开始顺序。
此外,在本发明涉及的显示驱动器中,还包括移位时钟信号生成电路,基于预设的基准时钟信号生成该第1和第2基准移位时钟信号;基于该第1和第2移位寄存器的移位操作期间包括该第1和第2基准移位时钟信号相互相位倒置的期间。
此外,在本发明涉及的显示驱动器中,该第1和第2移位启动信号是同相位的信号,该移位时钟信号生成电路,分频该预设的基准时钟信号,生成该第2基准移位时钟信号,并且生成该第1基准移位时钟信号,该第1基准移位时钟信号在将该第1移位启动信号俘获到该第1移位寄存器的初段俘获期间中,具有预设脉冲,在经过该初段俘获期间后的数据俘获期间中,具有倒置该第2基准移位时钟信号相位的相位。
根据本发明,使第1和第2基准移位时钟信号(第1和第2移位时钟信号)的生成简单化,并且,能够将第1和第2移位启动信号作为同相位的信号。因此,能够实现显示驱动器的构成和控制简单化。
此外,在本发明涉及的显示驱动器中,从该数据线延伸方向的该第1边开始向该第2边的方向和该第1或第2移位方向可以是相同的方向。
在本发明涉及的显示驱动器中,当将该扫描线延伸方向作为长边一侧,将该数据线延伸方向作为短边一侧时,沿着该光电装置的该短边一侧配置显示驱动器。
根据本发明,数据线的条数越多,梳状布线的光电装置的安装尺寸就越小。
此外,本发明涉及一种光电装置,其包括多条扫描线;多条数据线,预设条数的数据线从其两侧向内侧呈交替梳状布线;转换元件,其连接该多条扫描线和该多条数据线;象素电极,其连接该转换元件;用于驱动该多条数据线的权利要求1所述的显示驱动器;以及扫描驱动器,其扫描该多条扫描线。
此外,本发明涉及的光电装置还包括显示面板,其具有互相相对的第1边和第2边,并包括多条扫描线;多条数据线,预设条数的数据线从该第1边和第2边一侧向内侧呈交替梳状布线;连接该多条扫描线和该多条数据线的转换元件;以及连接该转换元件的象素电极;用于驱动该多条数据线的权利要求1所述的显示驱动器;以及扫描该多条扫描线的扫描驱动器。
根据本发明,能够提供一种使安装尺寸更小,容易安装在电子设备上的光电装置。


图1是本实施例中光电装置的构成概况的框图。
图2是本实施例中象素的构成模式图。
图3示意性地示出了包含非梳状布线LCD面板的光电装置的构成框图。
图4是沿着LCD面板短边一侧配置的显示驱动器的一例的说明图。
图5是对用于驱动梳状布线LCD面板的数据编码器的必要性进行说明的示意图。
图6A是相对于LCD面板的显示驱动器的第1安装状态的模式图。图6B是相对于LCD面板的显示驱动器的第2安装状态的模式图。
图7是本实施例中显示驱动器的构成概况的框图。
图8是图7中数据锁存器的构成概况的框图。
图9是第1移位寄存器的构成例的电路图。
图10是第2移位寄存器的构成例的电路图。
图11是本实施例中移位时钟信号生成电路的构成图。
图12是基于移位时钟信号生成电路的第1和第2基准移位时钟信号的生成计时的一个例子的时序图。
图13是移位时钟信号生成电路的构成例的电路图。
图14是图13的移位时钟信号生成电路的操作例的时序图。
图15是本实施例中显示驱动器的数据锁存器的操作例的时序图。
图16是本实施例中显示驱动器的数据锁存器的操作的另一个例子的时序图。
具体实施例方式
以下对照附图,对本发明的优选实施例进行详细说明。以下描述的实施形式并不是对权利要求中记载的本发明内容不适当地限定。而且,以下所描述的构成并不都是本发明所必需的构成要件。
1.光电装置图1示出了本实施例中光电装置的构成概况。这里,光电装置是以液晶装置为例进行说明。液晶装置可以应用在手机、便携式信息设备(PDA等)、数码相机、投影仪、便携式音频播放器、大容量存储设备、录像机、电子记事本、或者GPS(全球定位系统GlobalPositioning System)等各种电子设备上。
液晶装置10包括LCD面板(广义上是指显示面板。更广义上是指电光学装置)20,显示驱动电路(源极驱动器)30,以及扫描驱动器(栅极驱动器)40、42。
此外,液晶装置10不需要包含所有这些电路模块,也可以省略其中的部分电路模块。
LCD面板20包括多条扫描线(栅极线),和多条扫描线交叉的多条数据线(源极线),以及多个象素,各象素由多条扫描线中的任一条扫描线和多条数据线中的任一条数据线指定。1个象素由诸如R、G、B三个颜色成分构成,此时每个象素包含RGB各1点总计3点构成。在此,点可以是指构成各象素的要素点。与1个象素对应的数据线可以是指构成1个象素的颜色成分数的数据线。下面,为了简化说明,对1个象素由1个点构成的情况进行说明。
各象素包括薄膜晶体管(Thin Film Transistor以下简称TFT)(转换元件)和象素电极。TFT与数据线连接,象素电极与该TFT连接。
LCD面板20在由诸如玻璃衬底等构成的面板衬底上形成。在面板衬底上,设置有沿图1中X方向排列的、并且分别向Y方向延伸的多条扫描线,以及沿Y方向排列的、并且分别向X方向延伸的多条数据线。在LCD面板20中,多条数据线的各数据线梳状布线。图1中,各数据线梳状布线,以便可以从LCD面板20的第1边一侧和与该第1边相对的第2边一侧开始驱动。所说的梳状布线可以是指预定数的数据线(1条或多条数据线)从其两侧(LCD面板20的第1和第2边)向内侧(内部)交替梳状布线。
图2示意性地示出了象素的构成。在此,假设1个象素由1点构成。在与扫描线GLm(1≤m≤M,M、m是整数)和数据线DLn(1≤n≤N,N、n是整数)的交叉点的对应位置上设置象素PEmn。象素PEmn包括TFTmn和象素电极PELmn。
TFTmn的栅极电极与扫描线GLm连接。TFTmn的源极电极与数据线DLn连接。TFTmn的漏极电极与象素电极PELmn连接。在象素电极和对置电极COM(公共电极)之间形成液晶电容CLmn,该对置电极COM隔着液晶元件(广义上是指光电材料)与该象素电极相对。而且,可以形成和液晶电容CLmn并联的保持电容器。根据象素电极和对置电极COM之间的电压,可以改变象素的透射率。向对置电极COM施加的电压VCOM由没有图示的电源电路生成。
通过将形成诸如象素电极和TFT的第1衬底和形成对置电极的第2衬底相粘贴,两衬底间封入作为光电材料的液晶而形成这种LCD面板20。
扫描线由扫描驱动器40、42扫描。图1中,1条扫描线在同一计时内被扫描驱动器40、42驱动。
数据线被显示驱动器30驱动。数据线从LCD面板20的第1边一侧或者和LCD面板20的第1边相对的第2边一侧开始被显示驱动器30驱动。LCD面板20的第1和第2边可以在数据线延伸的方向上对置。
这样,在梳状布线LCD面板20中,将分别对应于邻接象素配置的各象素的颜色成分数的数据线梳状布线,以使这些与被选择的扫描线连接的数据线互相从相反的方向被驱动。
更具体地说,在图2中,在数据线梳状布线LCD面板20上,与被选择的扫描线GLm连接并分别对应于邻接象素配置数据线DLn、DL(n+1)时,数据线DLn从LCD面板20的第1边一侧开始由显示驱动器30驱动,数据线DL(n+1)从LCD面板20的第2边一侧开始由显示驱动器30驱动。
此外,将与RGB各颜色成分对应的数据线对应于1个象素配置时的情况也是一样。在这种情况下,如果数据线DLn、DL(n+1)连接被选择的扫描线GLm,并分别对应于邻接象素配置,且该数据线DLn以3根各颜色成分数据线(Rn,Gn,Bn)为1组,数据线DL(n+1)以3根各颜色成分数据线(R(n+1),G(n+1),B(n+1))为1组,则数据线DLn从LCD面板20的第1边一侧开始由显示驱动器30驱动,数据线DL(n+1)从LCD面板20的第2边一侧开始由显示驱动器30驱动。
显示驱动器30基于每一个水平扫描期间提供的一水平扫描期间的灰阶数据驱动LCD面板20的数据线DL1-DLN。更具体地说,显示驱动器30能够基于灰阶数据至少驱动数据线DL1-DLN中的一条。
扫描驱动器40、42扫描LCD面板20的扫描线GL1-GLM。更具体地说,扫描驱动器40、42在一垂直扫描期间内依次选择扫描线GL1-GLM,并驱动选中的扫描线。
显示驱动器30和扫描驱动器40、42由没有图示的控制器控制。控制器根据中央处理器(Central Processing UnitCPU)等主机设定的内容,向显示驱动器30、扫描驱动器40、42以及电源电路输出控制信号。更具体地说,控制器向显示驱动器30以及扫描驱动器40、42提供诸如操作模式的设置内容和在内部生成的水平同步信号或垂直同步信号。水平同步信号决定水平扫描期间。垂直同步信号决定垂直扫描期间。而且,控制器通过对电源电路进行控制来控制应用在对置电极COM上的电压VCOM的极性反转计时。
电源电路根据外部提供的基准电压,生成由LCD面板20使用的各种电压和应用在对置电极COM上的电压VCOM。
另外,在图1中,液晶装置10可以包括控制器,控制器也可以设置在液晶装置10的外部。或者,控制器也可以和主机(附图中没有标记)一起包含在液晶装置10内。
此外,扫描驱动器40、42,控制器和电源电路中至少有1个可以内置在显示驱动器30内。
另外,在LCD面板20上可以形成显示驱动器30,扫描驱动器40、42,控制器和电源电路中的一部分或者全部。例如可以在LCD面板(光电装置)20上形成显示驱动器30,扫描驱动器40、42。在这种情况下,LCD面板20可以称作光电装置,LCD面板20的构成可以包括多条数据线;多条扫描线;多个象素,各象素由多条数据线中的任一条和多条扫描线中的任一条指定;用于驱动多条数据线的显示驱动器;以及扫描多条扫描线的扫描驱动器。在LCD面板20的象素形成区域上形成多个象素。
下面就梳状布线LCD面板的优点进行描述。
图3示意性地示出了包含非梳状布线LCD面板的光电装置的构成图。图3中的光电装置80包括非梳状布线LCD面板90。在LCD面板90中,从第1边一侧开始由显示驱动器92驱动各数据线。因此,需要用于将显示驱动器92的各数据输出部分和LCD面板90的各数据线连接的布线区域。如果数据线的数量变多,LCD面板90的第1边和第2边的长度变长,则需要折弯各布线,同时也需要布线区域的宽度W0。
反之,在图1所示的光电装置10中,在LCD面板20的第1和第2边一侧仅需要比宽度W0窄的宽度W1、W2。
如果考虑在电子设备上安装的话,与LCD面板(光电装置)的长边方向的长度稍微变长一些相比,LCD面板的短边方向的长度变长更不妥当。由于电子设备的显示部分的额缘变宽等原因,从设计的角度讲并不理想。
在图3中,LCD面板的长度沿短边方向增长。而在图1中,LCD面板的长度沿长边方向增长,因此,第1边和第2边一侧的布线区域的宽度也能够几乎同等的变窄。此外,在图1中,图3中的非布线区域的面积能够变小,因此安装尺寸也能够变小。
当显示驱动器30的各数据输出部分的排列顺序对应于LCD面板20的数据线排列顺序的时候,如图4所示,通过沿着LCD面板20的短边一侧配置显示驱动器30,就能够从第1边和第2边一侧开始配置将各数据输出部分和各数据线相连接的布线,从而能够使布线简单化,布线区域面积缩小。
不过,当驱动LCD面板20的时候,在接收由通用控制器对应于数据线的排列顺序输出的灰阶数据的显示驱动器30中,需要改变接收的灰阶数据的顺序。
显示驱动器30具有数据输出部分OUT1-OUT320,各数据输出部分沿从第1边到第2边的方向排列。各数据输出部分对应于LCD面板20的各数据线。
如图5所示,通用控制器与基准时钟信号CPH同步,向显示驱动器30提供分别对应于数据线DL1-DL320的灰阶数据DATA1-DATA320。当显示驱动器30驱动图3所示的非梳状布线LCD面板的时候,由于数据输出部分OUT1连接数据线DL1,数据输出部分OUT2连接数据线DL2,...,数据输出部分OUT320连接数据线DL320,所以能够毫无问题地显示图像。不过,如图1或图4所示,当显示驱动器30驱动梳状布线LCD面板的时候,由于数据输出部分OUT1连接数据线DL1、数据输出部分OUT2连接数据线DL3,...,且数据输出部分OUT320连接数据线DL2,所以不能显示需要的图像。
因此,需要通过执行一个改变灰阶数据顺序的编码处理过程,从而改变图5所示的灰阶数据的排列顺序。因此,当通过由通用控制器进行显示控制的显示驱动器驱动梳状布线LCD面板时,添加一个进行上述编码处理的专用数据编码器IC,会使安装尺寸不可避免地增大。
本实施例中的显示驱动器30,通过以下所述的构成,根据由通用的控制器提供的灰阶数据,能够驱动梳状布线LCD面板。
此外,当通过显示驱动器30驱动梳状布线LCD面板20的数据线的时候,根据显示驱动器30的安装状态,需要改变灰阶数据的排列顺序。
图6A示意性地示出了相对于LCD面板20的显示驱动器30的第1安装状态。图6B示意性地示出了相对于LCD面板20的显示驱动器30的第2安装状态。
这里,为了显示图6A所示的图像,可以由显示驱动器30改变灰阶数据的排列顺序。因此,显示驱动器30,如图5所示,按照数据输出部分OUT1、数据输出部分OUT320、数据输出部分OUT3、...的顺序俘获灰阶数据DATA1、DATA2、DATA3、...。(第1安装状态)。
在第2安装状态中,当显示驱动器30按照相同的顺序俘获灰阶数据时,由于基于灰阶数据DATA1的驱动电压是从数据输出部分OUT1输出的,因此不能够显示图6B所示的图像。
当将显示驱动器30安装到LCD面板20上时,由于该显示驱动器30的芯片的表面面向LCD面板20安装,或者该芯片的背面面向LCD面板20安装,都会产生上面同样的问题。
这样一来,根据显示驱动器30的安装状态,需要改变灰阶数据的排列顺序和灰阶数据的俘获开始的顺序。
2.显示驱动器图7示出了显示驱动器30的构成概况。显示驱动器30包括数据锁存器100、线锁存器200、DAC(数模转换器Digital-to-AnalogConverter)(广义上是指电压选择电路)300和数据线驱动电路400。
数据锁存器100在一水平扫描周期内俘获灰阶数据。
线锁存器200根据水平同步信号Hsync锁存被数据锁存器100俘获的灰阶数据。
DAC 300从各基准电压与灰阶数据对应的多个基准电压中,以数据线为单位,输出与来自线锁存器200的灰阶数据对应的驱动电压(灰阶电压)。更具体地说,DAC 300解码来自线锁存器200的灰阶数据,并根据解码结果选择多个基准电压中的一个。由DAC 300选择的基准电压作为驱动电压输出到数据线驱动电路400。
数据线驱动电路400具有320个数据输出部分OUT1-OUT320。数据线驱动电路400根据由DAC 300输出的驱动电压,通过数据输出部分OUT1-OUT320,驱动数据线DL1-DLN。在数据线驱动电路400中,多个数据输出部分(OUT1-OUT320)对应于多条数据线的各数据线的排列顺序配置,各数据输出部分OUT根据线锁存器200(第1或第2数据锁存器的触发器)中保持的灰阶数据(锁存数据)驱动各数据线。上面描述了当数据线驱动电路400具有320个数据输出部分OUT1-OUT320的情况,但并不局限于此数目。
在显示驱动器30中,被数据锁存器100俘获的锁存数据LAT1被输出到线锁存器200。由线锁存器200锁存的锁存数据LLAT1被输出到DAC 300。DAC 300产生与线锁存器200的锁存数据LLAT1对应的驱动电压GV1。数据线驱动电路400的数据输出部分OUT1根据由DAC 300输出的驱动电压GV1,驱动与该数据输出部分OUT1连接的数据线。
这样,显示驱动器30以数据线驱动电路400的数据输出部分为单位,俘获进入到数据锁存器100的灰阶数据。此外,数据锁存器100以数据输出部分为单位锁存的锁存数据可以以1个象素为单位,多个象素为单位,1点为单位或者多点为单位。
图8示出了图7中数据锁存器100的构成概况。数据锁存器100包括灰阶总线110,第1和第2时钟信号线120、130,第1和第2移位寄存器140、150,第1和第2数据锁存器160、170,以及时钟信号转换电路180。
对应于数据线DL1-DLN的各数据线排列顺序向灰阶总线110提供灰阶数据。向第1时钟信号线120提供第1移位时钟信号CLK1。向第2时钟信号线130提供第2移位时钟信号CLK2。
第1移位寄存器140具有多个触发器,其根据第1移位时钟信号CLK1,向第1移位方向移位第1移位启动信号ST1,并由各触发器输出移位输出。第1移位方向可以是指从LCD面板20的第1边到第2边的方向。向第1数据锁存器160输出第1移位寄存器140的移位输出SFO1-SFO160。
图9示出了第1移位寄存器140的构成例。在第1移位寄存器140中,D触发器(以下简称DFF)1-DFF160串联连接,以便第1移位启动信号ST1向第1移位方向移位。DFFk(1≤k≤159,k是自然数)的Q端子与下一段的DFF(k+1)的D端子连接。各DFF在C端子的输入信号的上升沿俘获并保持输入到D端子的输入信号,而且从Q端子输出其保持的信号,并作为移位输出SFO。
在图8中,第2移位寄存器150具有多个触发器,其根据第2移位时钟信号CLK2,将第2移位启动信号ST2向与第1移位方向相反的第2移位方向移位,并由各触发器输出移位输出。第2移位方向可以是指从LCD面板20的第2边到第1边的方向。向第2数据锁存器170输出第2移位寄存器150的移位输出SFO160-SFO320。
图10示出了第2移位寄存器150的构成例。在第2移位寄存器150中,DFF320-DFF161串联连接,以便第2移位启动信号ST2向第2移位方向移位。DFFj(162≤j≤320,j是自然数)的Q端子与下一段的DFF(j-1)的D端子连接。各DFF在C端子的输入信号的上升沿俘获并保持输入到D端子的输入信号,而且从Q端子输出其保持的信号,并作为移位输出SFO。
在图8中,第1数据锁存器160具有多个触发器(FF)1-160(没有图示),各触发器对应于数据输出部分OUT1-OUT160的各数据输出部分。FFi(1≤i≤160)根据第1移位寄存器140的移位输出SFOi,保持灰阶总线110上的灰阶数据。第1数据锁存器160的触发器中保持的灰阶数据作为锁存数据LAT1-LAT160输出到线锁存器200。
第2数据锁存器170具有多个触发器(FF)161-320(没有图示),各触发器对应于数据输出部分OUT161-OUT320的各数据输出部分。FFi(161≤i≤320)根据第2移位寄存器150的移位输出SFOi,保持灰阶总线110上的灰阶数据。第2数据锁存器170的触发器中保持的灰阶数据作为锁存数据LAT161-LAT320输出到线锁存器200。
这样,第1和第2数据锁存器160、170根据各自生成的移位输出,可以俘获相互共通连接的灰阶总线110上的灰阶数据。这样一来,通过改变灰阶总线上的灰阶数据的排列顺序,可以将与各数据输出部分对应的锁存数据俘获到数据锁存器100中。因此,根据第1数据锁存器160的多个触发器中保持的数据(LAT1-LAT160),从LCD面板20(光电装置)的第1边一侧开始驱动数据线,根据第2数据锁存器170的多个触发器中保持的数据(LAT161-LAT320),从LCD面板20(光电装置)的第2边一侧开始驱动数据线,从而不必使用数据编码器IC,就能够驱动梳状布线LCD面板20。
在图8中,时钟信号转换电路180可以根据预设模式设定信号,将第1和第2移位时钟信号CLK1、CLK2中的一个输出到第1时钟信号线120,将第1和第2移位时钟信号CLK1、CLK2中的另一个输出到第2时钟信号线130。在此,模式设定信号是对应于显示驱动器30的安装状态设定的信号。
更具体地说,时钟信号转换电路180当模式设定信号为“H”(第1电平)时,将第1基准移位时钟信号CLK10作为第1移位时钟信号CLK1,输出到第1时钟信号线120,同时,将第2基准移位时钟信号CLK20作为第2移位时钟信号CLK2,输出到第2时钟信号线130。此外,时钟信号转换电路180当模式设定信号为“L”(第2电平)时,将第2基准移位时钟信号CLK20作为第1移位时钟信号CLK1,输出到第1时钟信号线120,同时,将第1基准移位时钟信号CLK10作为第2移位时钟信号CLK2,输出到第2时钟信号线130。
这样在本实施例中,因为通过模式设定信号能够转换输出到第1和第2时钟信号线120、130的移位时钟信号,所以能够改变基于第1和第2移位寄存器140、150的灰阶数据的俘获开始顺序。因此,根据显示驱动器30的安装状态,能够改变灰阶数据的排列顺序和灰阶数据的俘获开始顺序。
此外,显示驱动器30优选具有如下所述的移位时钟信号生成电路。
图10示出了移位时钟信号生成电路的构成概况。移位时钟信号生成电路500根据与灰阶数据同步供给的基准时钟信号CPH,生成第1和第2基准移位时钟信号CLK10、CLK20。移位时钟信号生成电路500生成第1和第2基准移位时钟信号CLK10、CLK20,以便包含第1和第2基准移位时钟信号CLK10、CLK20的相位倒置的期间。这样一来,能够以简单的结构生成用于得到各自产生的移位输出的第1和第2移位时钟信号CLK1、CLK2。
此外,在移位时钟信号生成电路500中,如下所述,通过由第1和第2基准移位时钟信号CLK10、CLK20生成第1和第2移位时钟信号CLK1、CLK2,能够将第1和第2移位启动信号ST1、ST2作为同相位的信号,从而实现构成和控制的简单化。
图12示出了基于移位时钟信号生成电路500的第1和第2基准移位时钟信号CLK10、CLK20生成计时的一个例子。为了将第1和第2移位启动信号ST1、ST2作为同相位的信号,需要分别在第1和第2移位寄存器140、150的初段俘获第1和第2移位启动信号ST1、ST2。
所以,移位时钟信号生成电路500生成时钟选择信号CLK_SELECT,该信号决定初段俘获期间和数据俘获期间(移位操作期间)。初段俘获期间可以是指将第1移位启动信号ST1俘获到第1移位寄存器140内的期间,或者是指将第2移位启动信号ST2俘获到第2移位寄存器150内的期间。数据俘获期间可以是指经过初段俘获期间后,在该初段俘获期间俘获的各移位启动信号被移位的期间。
而且,利用时钟选择信号CLK_SELECT,第1和第2基准移位时钟信号CLK10、CLK20具有用于分别俘获第1和第2移位启动信号ST1、ST2的边缘。
因此,在初段俘获期间,生成基准时钟信号CPH的脉冲P1。此外,通过对基准时钟信号CPH分频,生成分频时钟信号CPH2。分频时钟信号CPH2能够成为第2基准移位时钟信号CLK20。进而通过倒置分频时钟信号CPH2的相位,生成反转分频时钟信号XCPH2。
而且,通过时钟选择信号CLK_SELECT,在初段俘获期间选择性地输出基准时钟信号CPH,和在数据俘获期间选择性地输出反转分频时钟信号XCPH2,从而生成第1基准移位时钟信号CLK10。
这样生成的第1和第2基准移位时钟信号CLK10、CLK20根据模式设定信号被切换,并作为第1和第2移位时钟信号CLK1、CLK2被输出。
图13示出了移位时钟信号生成电路500的具体构成例的电路图。
图14示出了图13中的移位时钟信号生成电路500的工作计时的一个例子。
在图13和图14中,时钟信号CLK_A、CLK_B利用基准时钟信号CPH被生成,并被时钟选择信号CLK_SELECT选择性地输出。第2基准移位时钟信号CLK20是反转时钟信号CLK_B的信号。第1基准移位时钟信号CLK10是在时钟选择信号CLK_SELECT为“L”的初段俘获期间,选择性地输出时钟信号CLK_A的信号,是在时钟选择信号CLK_SELECT为“H”的数据俘获期间,选择性地输出时钟信号CLK_B的信号。
下面就以上说明的构成的显示驱动器30的数据锁存器100的操作进行说明。
图15示出了显示驱动器30的数据锁存器100的操作时序图的一个例子。
图15示出了当模式设定信号被设定为“H”时的计时例。此外,如图12和图14所示,生成第1和第2基准时钟信号CLK10、CLK20,第1和第2移位启动信号ST1、ST2是具有相同相位的信号。
对应于LCD面板20的数据线DL1-DLN的各数据线的排列顺序向灰阶总线110提供灰阶数据。在此,对应于数据线DL1,灰阶数据DATA1(在图15中仅为“1”)被描述,同时对应于数据线DL2,灰阶数据DATA1(在图15中仅为“2”)被描述,...。
第1移位寄存器140,与第1移位时钟信号CLK1的上升沿同步,移位第1移位启动信号ST1。其结果是,第1移位寄存器140按照移位输出SFO1-SFO160的顺序输出各移位输出。
此外,在第1移位寄存器140的操作过程中,第2移位寄存器150与第2移位时钟信号CLK2的上升沿同步,移位第2移位启动信号ST2。其结果是,第2移位寄存器150按照移位输出SFO320-SFO161的顺序输出各移位输出。
第1数据锁存器160,在由第1移位寄存器140输出的各移位输出的下降沿,俘获灰阶总线110上的灰阶数据。其结果是,第1数据锁存器160在移位输出SFO1的下降沿俘获灰阶数据DATA1,在移位输出SFO2的下降沿俘获灰阶数据DATA3,在移位输出SFO3的下降沿俘获灰阶数据DATA5,...。
另一方面,第2数据锁存器170,在由第2移位寄存器150输出的各移位输出的下降沿,俘获灰阶总线110上的灰阶数据。其结果是,第2数据锁存器170在移位输出SFO320的下降沿俘获灰阶数据DATA2,在移位输出SFO319的下降沿俘获灰阶数据DATA4,在移位输出SFO318的下降沿俘获灰阶数据DATA6,...。
因此,能够俘获与梳状布线LCD面板20的各数据线对应的,经过数据编码处理后的灰阶数据(参照图5),因此,能够提供与图1或图4所示的LCD面板20的数据线DL1-DL320分别对应的灰阶数据DATA1-DATA320,从而能显示正确的图像。
图16示出了显示驱动器30的数据锁存器100的操作时序图的另一个例子。
图16表示的是模式设定信号被设定为“L”时的计时例。因此,和图15比较,第1和第2移位时钟信号CLK1、CLK2被转换。此外,如图12和图14所示,生成第1和第2移位时钟信号CLK10、CLK20,并将第1和第2移位启动信号ST1、ST2作为同相位的信号。
第1移位寄存器140,与第1移位时钟信号CLK1的上升沿同步,移位第1移位启动信号ST1。其结果是,第1移位寄存器140按照移位输出SFO1-SFO160的顺序输出各移位输出。
此外,在第1移位寄存器140的操作过程中,第2移位寄存器150,与第2移位时钟信号CLK2的上升沿同步,移位第2移位启动信号ST2。其结果是,第2移位寄存器150按照移位输出SFO320-SFO161的顺序输出各移位输出。
第1数据锁存器160,在由第1移位寄存器140输出的各移位输出的下降沿,俘获灰阶总线110上的灰阶数据。其结果是,第1数据锁存器160在移位输出SFO1的下降沿俘获灰阶数据DATA2,在移位输出SFO2的下降沿俘获灰阶数据DATA4,在移位输出SFO3的下降沿俘获灰阶数据DATA6,...。
另一方面,第2数据锁存器170,在由第2移位寄存器150输出的各移位输出的下降沿,俘获灰阶总线110上的灰阶数据。其结果是,第2数据锁存器170在移位输出SFO320的下降沿俘获灰阶数据DATA1,在移位输出SFO319的下降沿俘获灰阶数据DATA3,在移位输出SFO318的下降沿俘获灰阶数据DATA5,...。
因此,通过改变灰阶数据的俘获开始计时,如图6B所示,能够分别执行基于由数据输出部分OUT320输出的灰阶数据DATA1的驱动过程,基于由数据输出部分OUT1输出的灰阶数据DATA2的驱动过程...,因此,即使在如图6B所示的情况下,也能够显示正确的图像。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,在本发明的发明构思范围内可以有各种更改和变化。在上述实施例中,是以显示面板的各象素具有TFT的有源矩阵方式的液晶面板为例进行说明的,但并不局限于此。也可以应用于无源矩阵方式的液晶面板。而且,也不局限于液晶面板,诸如也可以应用于等离子体显示器。
此外,在1个象素由3点构成的情况下,通过将上述各数据线替换为以3根颜色成分数据线为1组,也同样能够实现。
此外,在本发明的从属权利要求涉及的发明中,可以省略一部分从属权利要求的构成要件。而且,本发明的独立权利要求1所涉及的发明的要求也可从属于其它独立权利要求。
权利要求
1.一种显示驱动器,用于驱动光电装置的多条数据线,所述光电装置包括多条扫描线;所述多条数据线,预设条数的数据线从其两侧向内侧呈交替梳状布线;连接所述多条扫描线和所述多条数据线的转换元件;以及连接所述转换元件的象素电极,所述显示驱动器的特征在于包括灰阶总线,其对应于所述多条数据线的各数据线的排列顺序,提供灰阶数据;第1和第2时钟信号线,其提供第1或第2移位时钟信号;第1移位寄存器,其具有多个触发器,基于所述第1时钟信号线上的移位时钟信号,向第1移位方向移位第1移位启动信号,并由各触发器输出移位输出;第2移位寄存器,其具有多个触发器,基于所述第2时钟信号线上的移位时钟信号,向与所述第1移位方向相反的第2移位方向移位第2移位启动信号,并由各触发器输出移位输出;第1数据锁存器,其具有多个触发器,各触发器基于所述第1移位寄存器的移位输出,保持与数据线对应的所述灰阶数据;第2数据锁存器,其具有多个触发器,各触发器基于所述第2移位寄存器的移位输出,保持与数据线对应的所述灰阶数据;数据线驱动电路,其对应于所述多条数据线的各数据线的排列顺序配置多个数据输出部分,各数据输出部分基于所述第1或第2数据锁存器的触发器中保持的所述灰阶数据,驱动各数据线;以及时钟信号转换电路,其基于预设模式设定信号,向所述第1时钟信号线输出所述第1和第2移位时钟信号中的一个,向所述第2时钟信号线输出所述第1和第2移位时钟信号中的另一个。
2.根据权利要求1所述的显示驱动器,其特征在于所述数据线驱动电路,基于所述第1数据锁存器的多个触发器中保持的数据,从所述光电装置的第1边一侧驱动数据线,基于所述第2数据锁存器的多个触发器中保持的数据,从所述光电装置的与所述第1边相对的第2边一侧驱动数据线。
3.根据权利要求1或2所述的显示驱动器,其特征在于所述时钟信号转换电路,当所述预设模式设定信号为第1电平时,将第1基准移位时钟信号作为所述第1移位时钟信号输出到所述第1移位时钟信号线,同时,将第2基准移位时钟信号作为所述第2移位时钟信号输出到所述第2移位时钟信号线,当所述预设模式设定信号为第2电平时,将所述第2基准移位时钟信号作为所述第1移位时钟信号输出到所述第1移位时钟信号线,同时,将所述第1基准移位时钟信号作为所述第2移位时钟信号输出到所述第2移位时钟信号线。
4.根据权利要求3所述的显示驱动器,其特征在于还包括移位时钟信号生成电路,基于预设的基准时钟信号生成所述第1和第2基准移位时钟信号;基于所述第1和第2移位寄存器的移位操作期间包括所述第1和第2基准移位时钟信号相互相位倒置的期间。
5.根据权利要求4所述的显示驱动器,其特征在于所述第1和第2移位启动信号是同相位的信号,所述移位时钟信号生成电路,分频所述预设的基准时钟信号,生成所述第2基准移位时钟信号,所述移位时钟信号生成电路生成所述第1基准移位时钟信号,所述第1基准移位时钟信号在将所述第1移位启动信号俘获到所述第1移位寄存器的初段俘获期间中,具有预设脉冲,在经过所述初段俘获期间后的数据俘获期间中,具有倒置所述第2基准移位时钟信号相位的相位。
6.根据权利要求2所述的显示驱动器,其特征在于从所述数据线延伸方向的所述第1边开始向所述第2边的方向和所述第1或第2移位方向是相同的方向。
7.根据权利要求1所述的显示驱动器,其特征在于当将所述扫描线延伸方向作为长边一侧,将所述数据线延伸方向作为短边一侧时,沿着所述光电装置的所述短边一侧配置所述显示驱动器。
8.一种光电装置,其特征在于包括多条扫描线;多条数据线,预设条数的数据线从其两侧向内侧呈交替梳状布线;转换元件,其连接所述多条扫描线和所述多条数据线;象素电极,其连接所述转换元件;用于驱动所述多条数据线的权利要求1所述的显示驱动器;以及扫描驱动器,其扫描所述多条扫描线。
9.一种光电装置,其特征在于包括显示面板,其具有互相相对的第1边和第2边,包括多条扫描线;多条数据线,预设条数的数据线从所述第1边和第2边一侧向内侧呈交替梳状布线;连接所述多条扫描线和所述多条数据线的转换元件;以及连接所述转换元件的象素电极;用于驱动所述多条数据线的权利要求1所述的显示驱动器;以及扫描所述多条扫描线的扫描驱动器。
全文摘要
本发明提供了一种显示驱动器,驱动数据线,并实现梳状驱动。显示驱动器(30)包括对应于数据线的排列顺序,提供灰阶数据的灰阶总线(110);提供第1和第2移位时钟信号的第1和第2时钟信号线(120,130);基于第1和第2移位时钟信号向第1和第2移位方向移位的第1和第2移位寄存器(140,150);基于各移位寄存器的移位输出锁存灰阶数据的第1和第2数据锁存器(160,170);基于各数据锁存器的锁存数据,驱动数据线的数据线驱动电路;以及基于预设的模式设定信号转换第1和第2移位时钟信号并输出的时钟信号转换电路(180)。
文档编号G09G3/36GK1519807SQ2004100393
公开日2004年8月11日 申请日期2004年1月30日 优先权日2003年1月31日
发明者鸟海裕一, 森田晶 申请人:精工爱普生株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1