专利名称:一种像素电路及其驱动方法
技术领域:
本发明涉及一种像素电路及其驱动方法,更明确地说,涉及一种可改善色
彩淡化(color washout)的像素电路及其驱动方法。
背景技术:
由于液晶显示器(liquid crystal display, LCD)具有空间利用效率佳、 低消耗功率及无辐射等优势,因此已逐渐成为市场的主流。然而,市场对于液 晶显示器其广视角、高分辨率、大尺寸等特性的要求也是趋势。
然而当使用者以较大视角来观赏一液晶显示器时,使用者所观赏到的影像 会产生颜色淡化(color washout)的现象,使颜色的显示产生失真的情形。所 谓颜色淡化即是大视角观看液晶显示器时所产生的画面偏白,亦即,以越大的 视角去观看液晶显示器时,中、低灰阶的辉度偏大的情况越严重,故若此时能 降低偏大的辉度,便可有效改善画面偏白的情形。因此,在画面力求接近真实 的趋势下,广视角的技术开发有绝对的必要。
发明内容
本发明所要解决的技术问题在于提供一种像素电路及其驱动方法,能够能 够有效地将同 一像素中的不同像素给予不同的灰阶以产生不同的辉度。
为实现上述目的,本发明提供一种像素电路,该像素电路包含第一扫描线、 第二扫描线、数据线、第一像素开关、第二像素开关、第三像素开关以及第一 像素。第一、第二、第三像素开关都包含第一端、第二端以及控制端。第一像 素包含第一子像素以及第二子像素。第一像素开关的第一端耦接于数据线。第 一像素开关的控制端耦接于第一扫描线。第二像素开关的第一端耦接于第一像 素开关的第二端。第二像素开关的控制端耦接于第二扫描线。第三像素开关的 第一端耦接于该数据线。第三像素开关的控制端耦接于该第一扫描线。第一子 像素耦接于第二像素开关的第二端,以通过第二像素开关、第一像素开关,耦接于该数据线。第二子像素耦接于第三像素开关的第二端,以通过第三像素开 关,耦接于数据线。
而且,为实现上述目的,本发明提供一种像素电路的方法,该方法包含 于一第一时刻,以一第一预定时段,驱动该第一扫描线来开启该第一、三像素 开关;于该第一时刻,以一第二预定时段,驱动该第二扫描线来开启该第二、
四像素开关;其中该第二预定时段小于该第一预定时段,其差值为一第三预定 时段;于该第二预定时段内,以一第一数据驱动该数据线来使该第一、二子像 素接收该第一数据;以及于该第三预定时段内,以一第二数据驱动该数据线来 使该第二子像素所接收的数据更新为该第二数据。
而且,为实现上述目的,本发明另提供一种像素电路,该像素电路包含第 一扫描线、第二扫描线、数据线、第一像素开关、第二像素开关、第三像素开 关以及第一像素。第一、第二以及第三像素开关都包含第一端、第二端,以及 控制端。第一像素包含第一子像素以及第二子像素。第一像素开关的第一端耦 接于数据线。第一像素开关的控制端耦接于第一扫描线。第二像素开关的第一 端耦接于第一像素开关的第二端。第二像素开关的控制端耦接于第二扫描线。 第三像素开关的第一端耦接于该数据线。第三像素开关的控制端耦接于该第二 扫描线第一子像素耦接于第二像素开关的第二端以通过第二像素开关、第一像 素开关,耦接于数据线。第二子像素耦接于第三像素开关的第二端,以通过第 三像素开关,耦接于数据线。
综上所述,利用本发明所提供的像素阵列(像素电路),能够有效地将同一 像素中的不同像素给予不同的灰阶以产生不同的辉度,进而降低颜色淡化的现 象,提供给使用者更大的便利性。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的 限定。
图1为说明根据本发明的第一实施例的液晶显示面板的示意图2为说明根据本发明的第一实施例的液晶显示面板的等效电路示意图3为说明液晶显示面板驱动原理的时序图4为说明根据本发明的第二实施例的液晶显示面板的示意图;图5为说明根据本发明的第二实施例的液晶显示面板的等效电路示意图。
其中,附图标记
100、 400:液晶显示面板
110、 410:像素电路
G,、 G2、 G3:扫描线 D,、 D2:数据线
SGI、 SG2、 SG3: 扫描信号
SDI、 Sl)2:数据信号
Pn、 Pl2、 P21、 P22:像素
SPuA、 SPiiB、 SPi2A、SPi2B、SP21A、SP21B、SP22A、SP22B: 子像素
SWua、 SW11B、 SWUC、 SW12A、 SW12B、 SW12C、 SW21A、 SW21B、 SW21C、 SW22A、 SW22B、 SW22C:
像素开关
Cu;:液晶电容
CST:储存电容
L、 T2、 T3、 T4、 T5:时亥ij TP1、 TP2、 TP3:预定时段 +A、 +B、 -A、 -B:数据
具体实施例方式
请参考图1。图1为说明根据本发明的第一实施例的液晶显示面板的示意 图。于液晶显示面板100上,具有多条数据线,例如Dh D2;以及多条扫描线, 例如Gh GdnG3。扫描线Gh G2、 G3、...是朝一第一方向(水平方向)大致上平 行排列,而数据线仏、D2、...则是朝一第二方向(垂直方向)大致上平行排列。 另外,扫描线Gh G2、 G3…和数据线D^ D2、 D3、...彼此不相交。
在液晶显示面板100上,扫描线G^ G2、 G3、...和数据线Di、 D2、...可以 围成多个显示区域,而这些显示区域则是以阵列方式排列。在每一显示区域内, 都配置一像素P,例如像素Pu、 P12、 P^以及P22。借此,在液晶显示面板100 上就可以形成一像素阵列(像素电路)IIO。在较佳实施例中,每一像素都至少 被分割为一第一子像素以及一第二子像素,例如像素Pu被分割成第一子像素 SPha与第二子像素SPub。于本实施例中,在水平方向上的第M列像素的第一子像素都耦接于第M条扫描线与第(M+l)条扫描线,而第二子像素都耦接第M条 扫描线。另外,在垂直方向上的第N行像素的第一子像素和第二子像素则接收 在第N条数据在线所传输的数据信号Sd,其中M和N为正整数。
每一像素包含第一子像素、第二子像素、第一像素开关、第二像素开关以 及第三像素开关,而该第一子像素通过该第一像素开关与该第二像素开关耦接 于对应的扫描线与数据线;该第二子像素通过该第三像素开关耦接于对应的扫 描线与数据线。举例来说,像素P"包含第一子像素SPua、第二子像素SPub、 第一像素开关SWnA、第二像素开关SWuB,以及第三像素开关SWuc。每个像素开 关都包含第一端1、第二端2以及控制端C;每个像素开关都根据其控制端C 的电位将其第一端1与其第二端2耦接;更明确地说,当一像素开关的该控制 端C上的电位为高电位时,该像素开关即被开启,亦即,该像素开关的第一端 l耦接于该像素开关的该第二端2。在像素Pn中,第一像素开关SWuA的该控制 端C耦接于扫描线G2以接收扫描信号S。2、该第一端1耦接于数据线D,、该第 二端2耦接于第二像素开关SWuB的该第一端1;第二像素开关SWnB的该控制端 C耦接于扫描线Gi以接收扫描信号Sa、该第一端1耦接于该第一像素开关SWUA 的该第二端2、该第二端2耦接于第一子像素SP11A;第三像素开关SW^的该控 制端C耦接于扫描线Gt以接收扫描信号S 、该第一端1耦接于数据线Dt、该 第二端2耦接于第二子像素SPub。如此的设计,可以使得像素Pu中的第一子 像素SPm与第二子像素SPnB于液晶显示面板100显示画面时,能够显示不同 灰阶的辉度,进而解决颜色淡化的问题。相关运作原理将详细说明如后。其余 像素结构与像素Pu类似,于此不再赘述。
请参考图2。图2为说明根据本发明的第一实施例的液晶显示面板的等效 电路示意图。如图2所示,每一子像素都包含液晶电容以及储存电容。举例来
说,在像素Pu中,第一子像素SPm包含液晶电容Cu:与储存电容Cst,彼此并
联于像素开关SWuB的该第二端2与一共同端Ve。m之间。共同端Vom用来提供一
共同电压Ve。M;第二子像素SPuB包含液晶电容Cu:与储存电容CsT,彼此并联于 像素开关SWue的该第二端2与该共同端V,之间。而其余像素结构与像素Pu 类似,于此不再赘述。
请参考图3。图3为说明液晶显示面板100驱动原理的时序图。于图3中, 同样举像素Pu为例,其余像素的驱动方式类似于像素Pu。液晶显示面板100的扫描信号驱动像素的方式为先将电位提升至高电位并维持一预定时段TPI, 然后降低至低电位并维持一预定时段TP2,然后再次提升至高电位并维持一预
定时段Tp3。预定时段Tp3的长度为预定时间Tw与Tp2的总和。如图3所示,在 时刻T3,扫描信号S"被提升至高电位并维持预定时段Tp:;(亦即,维持至时刻 T5)、扫描信号S。2被提升至高电位并维持预定时段Tp,(亦即,维持至时刻T》, 如此在时刻T3至T4间,像素开关SWuA、 SW11B、 SWUC、 SW21A、 SW,都被开启,数 据信号Sw便可将数据+B经由数据线D,、像素开关SWnA、 SWuB传送至第一子像 素SPua、经由数据线D^像素开关SWuc传送至第二子像素SP B。在时刻L至 Ts间,扫描信号Sw仍维持在高电位、扫描信号S。2降低至低电位。如此一来像
素开关SWuA被关闭、像素开关SWnB、 SWue仍维持开启状态。由于像素开关SWuA
被关闭,因此数据信号Sw便无法传送数据+A至第一子像素SPnA(虽然像素开 关SWnB仍为开启状态);数据信号Sw仍可经由数据线D"像素开关SW吣传送
数据+A至第二子像素SWhb,亦即,将第二子像素SWnB原本所储存的数据+B更 新为数据+A。换句话说,第一子像素SWnA需要像素开关SW^与像素开关SWub 同时开启,才能耦接至数据线D,以接收数据信号S。"第二子像素SWnB仅需要 像素开关SWnc开启便能耦接至数据线D,以接收数据信号SD1。这样的方式可以 使第二子像素SWnB预先充电至数据+B,然后再度提升至数据+A,而能够提升 第二子像素SWnB充电至数据+A的准确度。如此一来,在经过扫描信号S"、 SC2 的驱动之后,第一子像素SP11A与第二子像素SP11B便可具有不同的数据(亦即, 不同的灰阶、不同的辉度),而能够达成降低颜色淡化的现象。
请参考图4。图4为说明根据本发明的第二实施例的液晶显示面板的示意 图。液晶显示面板400与液晶显示面板100类似,不同之处在于像素阵列410 中的像素所包含的像素开关,其所对应的耦接关系与像素阵列110不同。详细 耦接关系描述如后。
举例来说,于像素阵列410中,像素Pu包含第一子像素SPha、第二子像 素SP11B、第一像素开关SW11A、第二像素开关SW11B,以及第三像素开关SWlie。在 像素Pu中,第一像素开关SW11A的该控制端C耦接于扫描线G2以接收扫描信号 SC2、该第一端1耦接于第一子像素SP11A、该第二端2耦接于第二像素开关SWub 的该第一端1;第二像素开关SWuB的该控制端C耦接于扫描线以接收扫描信 号Sw、该第一端1耦接于该第一像素开关SWuA的该第二端2、该第二端2耦接于数据线DI;第三像素开关SWw的该控制端C耦接于扫描线G,以接收扫描
信号Sw、该第一端1耦接于数据线D,、该第二端2耦接于第二子像素SPUB。
如此的设计,可以使得像素Pu中的第一子像素SP"a与第二子像素SPub于液晶
显示面板100显示画面时,能够显示不同灰阶的辉度,进而解决颜色淡化的问
题。相关运作原理如同前述,其余像素结构与像素Pu类似,于此不再赘述。
请参考图5。图5为说明根据本发明的第二实施例的液晶显示面板的等效 电路示意图。如图4所示,每一子像素都包含液晶电容以及储存电容。举例来
说,在像素Pu中,第一子像素SPnA包含液晶电容Q与储存电容Cst,彼此并 联于像素开关SWw的该第二端2与一共同端Vo)m之间。共同端V^m用来提供一
共同电压V,;第二子像素SPuB包含液晶电容Q与储存电容CsT,彼此并联于 像素开关SW^的该第二端2与该共同端Ve。w之间。其余像素结构与像素Pu类
似,于此不再赘述。
综上所述,利用本发明所提供的像素阵列(像素电路),能够有效地将同一 像素中的不同像素给予不同的灰阶以产生不同的辉度,进而降低颜色淡化的现 象,提供给使用者更大的便利性。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情 况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但 这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。
权利要求
1. 一种像素电路,其特征在于,包含一第一扫描线;一第二扫描线;一数据线;一第一像素开关,包含一第一端,耦接于该数据线;一第二端;以及一控制端,耦接于该第一扫描线;一第二像素开关,包含一第一端,耦接于该第一像素开关的该第二端;一第二端;以及一控制端,耦接于该第二扫描线;一第三像素开关,包含一第一端,耦接于该数据线;一第二端;以及一控制端,耦接于该第一扫描线;以及一第一像素,包含一第一子像素,耦接于该第二像素开关的该第二端以通过该第二像素开关、该第一像素开关,耦接于该数据线;以及一第二子像素,耦接于该第三像素开关的该第二端,以通过该第三像素开关,耦接于该数据线。
2. 根据权利要求1所述的像素电路,其特征在于, 该第一子像素包含一液晶电容,耦接于该第二像素开关的该第二端与一共同端之间;以及 一储存电容,耦接于该第二像素开关的该第二端与该共同端之间; 该第二子像素包含一液晶电容,耦接于该第二像素开关的该第二端与该共同端之间;以及 一储存电容,耦接于该第二像素开关的该第二端与该共同端之间。
3. 根据权利要求1所述的像素电路,其特征在于,当该第一扫描线控制该 第一像素开关开启且该第二扫描线控制该第二像素开关开启时,该第一子像素 接收该数据线的信号。
4. 根据权利要求l所述的像素电路,其特征在于,当该第一扫描线控制该 第三像素开关开启时,该第二子像素接收该数据线的信号。
5. 根据权利要求1所述的像素电路,其特征在于,另包含 一第三扫描线;一第四像素开关,包含 一第一端,耦接于该数据线; 一第二端;以及一控制端,耦接于该第二扫描线; 一第五像素开关,包含一第一端,耦接于该第四像素开关的该第二端;一第二端;以及一控制端,耦接于该第三扫描线; 一第六像素开关,包含 一第一端,耦接于该数据线; 一第二端;以及一控制端,耦接于该第二扫描线; 一第二像素,包含一第三子像素,耦接于该第五像素开关的该第二端以通过该第五像素开 关、该第四像素开关,耦接于该数据线;以及一第四子像素,耦接于该第六像素开关的该第二端以通过该第六像素开 关,耦接于该数据线。
6. 根据权利要求5所述的像素电路,其特征在于,该第三子像素包含一液晶电容,耦接于该第五像素开关的该第二端与该共同端之间;以及 一储存电容,耦接于该第五像素开关的该第二端与该共同端之间; 该第四子像素包含一液晶电容,耦接于该第六像素开关的该第二端与该共同端之间;以及一储存电容,耦接于该第二像素开关的该第二端与该共同端之间。
7. 根据权利要求5所述的像素电路,其特征在于,当该第二扫描线控制该 第四像素开关开启且该第三扫描线控制该第五像素开关开启时,该第三子像素 接收该数据线的信号。
8. 根据权利要求5所述的像素电路,其特征在于,当该第二扫描线控制该第六像素开关开启时,该第四子像素接收该数据线的信号。
9. 一种驱动根据权利要求5所述的像素电路的方法,其特征在于,该方法包含于一第一时刻,以一第一预定时段,驱动该第一扫描线来开启该第一、三像素开关;于该第一时刻,以一第二预定时段,驱动该第二扫描线来开启该第二、四 像素开关;其中该第二预定时段小于该第一预定时段,其差值为一第三预定时段; 于该第二预定时段内,以一第一数据驱动该数据线来使该第一、二子像素接收该第一数据;以及于该第三预定时段内,以一第二数据驱动该数据线来使该第二子像素所接收的数据更新为该第二数据。
10. —种像素电路,其特征在于,包含 一第一扫描线;一第二扫描线; 一数据线;一第一像素开关,包含 一第一端,耦接于该数据线; 一第二端;以及一控制端,耦接于该第一扫描线; 一第二像素开关,包含一第一端,耦接于该第一像素开关的该第二端;一第二端;以及一控制端,耦接于该第二扫描线; 一第三像素开关,包含一第一端,耦接于该数据线; 一第二端;以及一控制端,耦接于该第二扫描线;以及 一第一像素,包含一第一子像素,耦接于该第二像素开关的该第二端以通过该第二像素开 关、该第一像素开关,耦接于该数据线;以及一第二子像素,耦接于该第三像素开关的该第二端,以通过该第三像素开 关,耦接于该数据线。
11. 根据权利要求10所述的像素电路,其特征在于, 该第一子像素包含一液晶电容,耦接于该第二像素开关的该第二端与一共同端之间;以及 一储存电容,耦接于该第二像素开关的该第二端与该共同端之间; 该第二子像素包含一液晶电容,耦接于该第二像素开关的该第二端与该共同端之间;以及 一储存电容,耦接于该第二像素开关的该第二端与该共同端之间。
12. 根据权利要求10所述的像素电路,其特征在于,当该第一扫描线控 制该第一像素开关开启且该第二扫描线控制该第二像素开关开启时,该第一子 像素接收该数据线的信号。
13. 根据权利要求10所述的像素电路,其特征在于,当该第二扫描线控 制该第三像素开关开启时,该第二子像素接收该数据线的信号。
14. 根据权利要求10所述的像素电路,其特征在于,另包含 一第三扫描线;一第四像素开关,包含 一第一端,耦接于该数据线; 一第二端;以及一控制端,耦接于该第二扫描线; 一第五像素开关,包含一第一端,耦接于该第四像素开关的该第二端; 一第二端;以及一控制端,耦接于该第三扫描线;一第六像素开关,包含 一第一端,耦接于该数据线; 一第二端;以及一控制端,耦接于该第三扫描线; 一第二像素,包含一第三子像素,耦接于该第五像素开关的该第二端以通过该第五像素开 关、该第四像素开关,耦接于该数据线;以及一第四子像素,耦接于该第六像素开关的该第二端以通过该第六像素开 关,耦接于该数据线。
15. 根据权利要求14所述的像素电路,其特征在于,第三子像素包含 一液晶电容,耦接于该第五像素开关的该第二端与该共同端之间;以及 一储存电容,耦接于该第五像素开关的该第二端与该共同端之间; 该第四子像素包含一液晶电容,耦接于该第六像素开关的该第二端与该共同端之间;以及 一储存电容,耦接于该第二像素开关的该第二端与该共同端之间。
16. 根据权利要求14所述的像素电路,其特征在于,当该第二扫描线控 制该第四像素开关开启且该第三扫描线控制该第五像素开关开启时,该第三子 像素接收该数据线的信号。
17. 根据权利要求14所述的像素电路,其特征在于,当该第三扫描线控 制该第六像素开关开启时,该第四子像素接收该数据线的信号。
全文摘要
本发明公开了一种像素电路及其驱动方法,该像素电路包含第一、第二扫描线、数据线、三开关以及像素。三开关都包含第一端、第二端及控制端。像素包含第一、第二子像素。第一开关的第一端耦接于数据线。第一开关的控制端耦接于第一扫描线。第二开关的第一端耦接于第一开关的第二端。第二开关的控制端耦接于第二扫描线。第三开关的第一端耦接于数据线。第三开关的控制端耦接于第一扫描线。第一子像素耦接于第二开关的第二端,以透过第二开关、第一开关,耦接于数据线。第二子像素耦接于第三开关的第二端,以通过第三开关耦接于数据线。
文档编号G09G3/36GK101425283SQ200810181060
公开日2009年5月6日 申请日期2008年11月20日 优先权日2008年11月20日
发明者简志远, 陈佩怡, 黄雪瑛 申请人:友达光电股份有限公司