极性反转驱动方法和极性反转驱动电路的制作方法

文档序号:2538864阅读:267来源:国知局
极性反转驱动方法和极性反转驱动电路的制作方法
【专利摘要】本发明公开了一种极性反转驱动方法和极性反转驱动电路。该极性反转驱动方法包括:一帧画面显示时,通过所述第一栅线依次导通与所述第一栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,第一数据电压信号和第二数据电压信号极性相反;通过所述第二栅线依次导通与所述第二栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,第三数据电压信号和第四数据电压信号极性相反。本发明有效降低了极性反转的次数,从而降低了显示面板的功耗。
【专利说明】极性反转驱动方法和极性反转驱动电路
【技术领域】
[0001]本发明涉及显示【技术领域】,特别涉及一种极性反转驱动方法和极性反转驱动电路。
【背景技术】
[0002]液晶显示器是目前常用的平板显示器,其中薄膜晶体管液晶显示器(Thin FilmTransistor Liquid Crystal Display,简称TFT-1XD)是液晶显示器中的主流产品。阵列基板是液晶显示器的重要部件。阵列基板包括:衬底基板和形成于衬底基板上的栅线和数据线,栅线和数据线限定像素单元。图1为现有技术中阵列基板的像素单元阵列示意图,如图1所示,栅线Gl至G7与数据线Dl至D7限定出多个像素单元,栅线Gl至G7均连接至时序控制器。时序控制器依次向栅线Gl至G7上加载扫描信号,从而依次导通与栅线对应的各行像素单元;数据线Dl至D7向导通的像素单元加载数据电压信号,从而实现对像素单元的数据驱动以完成一帧画面的显示,其中,数据电压信号可包括正向电压或者负向电压。
[0003]通常在液晶显示器中,由于施加在液晶电容Clc和存储电容Cst两端的电压信号的极性必须每隔一预定时间进行反转,以避免液晶材料产生极化而造成永久性的破坏,因此需要对阵列基板上的像素单元进行极性反转驱动。常见的极性反转包括:帧反转、列反转、行反转和点反转四种。其中,在上一帧写入结束下一帧写入开始之前,如果在整帧上的像素单元所储存的电压极性都是相同的,电压极性全部是正或全部是负),即称为帧反转;若是同一列上的像素单元所储存的电压极性都是相同的,且左右相邻列上的像素单元所储存的电压极性相反,即称为列反转;若是同一行上的像素单元所储存的电压极性都是相同的,且上下相邻行上的像素单元所储存的电压极性相反,即称为行反转;若是每个像素单元所储存的电压极性与其上下左右相邻的像素单元所储存的电压极性均相反,即称为点反转。为了提高整个显示画面的品质,像素单元的点反转驱动方式已逐渐成为目前主流的显示驱动方式。图2为现有技术中极性反转驱动的驱动时序图,结合图1和图2所示,图2所示的为点反转的驱动时序图,以数据线Dl为例,若要实现点反转,数据线Dl上加载的数据电压信号的极性需要在每条栅线上加载扫描信号(图2中所示的高电平)时反转一次。
[0004]综上所述,现有技术中采用点反转驱动方式,每扫描一行栅线时,数据线上加载的数据电压信号就需要进行一次极性反转。在画面显示过程中,由于数据线上加载的数据电压信号频繁的进行极性反转,从而极大的增加了显示面板的功耗。

【发明内容】

[0005]本发明提供一种极性反转驱动方法和极性反转驱动电路,用于降低显示面板的功耗。
[0006]为实现上述目的,本发明提供了一种极性反转驱动方法,所述极性反转驱动方法用于对阵列基板进行驱动,所述阵列基板包括:衬底基板和形成于所述衬底基板上的栅线和数据线,所述栅线和所述数据线限定像素单元,所述栅线包括:第一栅线和第二栅线,且多行所述第一栅线和多行所述第二栅线交替设置;
[0007]所述极性反转驱动方法包括:
[0008]一帧画面显示时,通过所述第一栅线依次导通与所述第一栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,所述第一数据电压信号和所述第二数据电压信号极性相反;
[0009]通过所述第二栅线依次导通与所述第二栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,所述第三数据电压信号和所述第四数据电压信号极性相反。
[0010]可选地,每隔一帧画面显示时,所述第一数据电压信号极性相反、所述第二数据电压信号极性相反、所述第三数据电压信号极性相反以及所述第四数据电压信号极性相反。
[0011]可选地,相邻两帧画面中的第一数据电压信号不同、第二数据电压信号不同、第三数据电压信号不同以及第四数据电压信号不同。
[0012]可选地,两行所述第一栅线和两行所述第二栅线交替设置。
[0013]可选地,所述第一数据电压信号、所述第二数据电压信号、所述第三数据电压信号和所述第四数据电压信号的电压绝对值相等。
[0014]可选地,所述极性反转驱动方法以四帧画面为一个极性反转驱动周期。
[0015]可选地,所述四帧画面中任意一帧为起始帧,以所述四帧画面的顺序或者逆序方式显示画面。
[0016]为实现上述目的,本发明提供了一种极性反转驱动电路,所述极性反转驱动电路用于对阵列基板进行驱动,所述阵列基板包括:衬底基板和形成于所述衬底基板上的栅线和数据线,所述栅线和所述数据线限定像素单元,所述栅线包括:第一栅线和第二栅线,且多个所述第一栅线和多个所述第二栅线交替设置;
[0017]所述极性反转驱动电路包括:与所述第一栅线和所述第二栅线连接的栅线驱动电路和与所述数据线连接的数据驱动电路;
[0018]所述栅线驱动电路用于在一帧画面显示时通过所述第一栅线依次导通与所述第一栅线对应的像素单元,以及通过所述第二栅线依次导通与所述第二栅线对应的像素单元;
[0019]数据驱动电路用于在一帧画面显示时当所述第一栅线对应的像素单元导通时通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,以及当所述第二栅线对应的像素单元导通时通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,第一数据电压信号和第二数据电压信号极性相反,第三数据电压信号和第四数据电压信号极性相反。
[0020]可选地,每隔一帧画面显示时,所述第一数据电压信号极性相反、所述第二数据电压信号极性相反、所述第三数据电压信号极性相反以及所述第四数据电压信号极性相反。
[0021]可选地,相邻两帧画面中的第一数据电压信号不同、第二数据电压信号不同、第三数据电压信号不同以及第四数据电压信号不同。
[0022]可选地,所述栅线驱动电路包括:第一栅线驱动子电路和第二栅线驱动子电路,多行所述第一栅线均连接于所述第一栅线驱动子电路,多行所述第二栅线驱动子电路均连接于所述第二栅线驱动子电路;
[0023]所述第一栅线驱动子电路用于通过所述第一栅线依次导通与所述第一栅线对应的像素单元,第二栅线驱动子电路用于通过所述第二栅线依次导通与所述第二栅线对应的像素单元。
[0024]可选地,两行所述第一栅线和两行所述第二栅线交替设置。
[0025]本发明具有以下有益效果:
[0026]本发明提供的极性反转驱动方法和极性反转驱动电路的技术方案中,一帧画面显示时,扫描第一栅线过程中奇数列数据线向导通的像素单元加载的第一数据电压信号以及偶数列数据线向导通的像素单元加载的第二数据电压信号极性相反,扫描第二栅线过程中奇数列数据线向导通的像素单元加载的第三数据电压信号以及偶数列数据线向导通的像素单元加载的第四数据电压信号极性相反,有效降低了极性反转的次数,从而降低了显示面板的功耗。每隔一帧画面显示时,第一数据电压信号极性相反、第二数据电压信号极性相反、第三数据电压信号极性相反以及第四数据电压信号极性相反,因此本发明中每隔一帧画面显示时数据线向像素单元加载的数据电压信号进行一次极性反转,有效降低了极性反转的次数,从而降低了显示面板的功耗。
【专利附图】

【附图说明】
[0027]图1为现有技术中阵列基板的像素单元阵列示意图;
[0028]图2为现有技术中极性反转驱动的驱动时序图;
[0029]图3为本发明中阵列基板的示意图;
[0030]图4为本发明实施例二提供的一种极性反转驱动方法的流程图;
[0031]图5为实施例二中极性反转驱动方法的驱动时序图;
[0032]图6为实施例二中极性反转驱动方法的各帧极性示意图。
【具体实施方式】
[0033]为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图对本发明提供的极性反转驱动方法和极性反转驱动电路进行详细描述。
[0034]本发明实施例一提供了一种极性反转驱动方法,该极性反转驱动方法用于对阵列基板进行驱动。其中,阵列基板包括:衬底基板和形成于衬底基板上的栅线和数据线,栅线和数据线限定像素单元,栅线包括:第一栅线和第二栅线,且多个第一栅线和多个第二栅线交替设置。则极性反转驱动方法包括:一帧画面显示时,通过第一栅线依次导通与第一栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,第一数据电压信号和第二数据电压信号极性相反;通过第二栅线依次导通与第二栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,第三数据电压信号和第四数据电压信号极性相反。
[0035]本实施例中,优选地,每隔一帧画面显示时,第一数据电压信号极性相反、第二数据电压信号极性相反、第三数据电压信号极性相反以及第四数据电压信号极性相反,这表明每隔一帧画面数据线向像素单元加载的数据电压信号进行了一次极性反转。
[0036]本实施例中,优选地,相邻两帧画面中的第一数据电压信号不同、第二数据电压信号不同、第三数据电压信号不同以及第四数据电压信号不同。
[0037]本实施例中,优选地,两行第一栅线和两行第二栅线交替设置。也就是说,在阵列基板上,先设置两行第一栅线,而后设置两行第二栅线,再按照上述规律依次设置第一栅线和第二栅线,从而实现了两行第一栅线和两行第二栅线的交替设置。
[0038]本实施例中,优选地,第一数据电压信号、第二数据电压信号、第三数据电压信号和第四数据电压信号的电压绝对值相等。
[0039]本实施例中,优选地,极性反转驱动方法以四帧画面为一个极性反转驱动周期。
[0040]本实施例提供的极性反转驱动方法的技术方案中,一帧画面显示时,扫描第一栅线过程中奇数列数据线向导通的像素单元加载的第一数据电压信号以及偶数列数据线向导通的像素单元加载的第二数据电压信号极性相反,扫描第二栅线过程中奇数列数据线向导通的像素单元加载的第三数据电压信号以及偶数列数据线向导通的像素单元加载的第四数据电压信号极性相反,有效降低了极性反转的次数,从而降低了显示面板的功耗。每隔一帧画面显示时,第一数据电压信号极性相反、第二数据电压信号极性相反、第三数据电压信号极性相反以及第四数据电压信号极性相反,因此本实施例中每隔一帧画面显示时数据线向像素单元加载的数据电压信号进行一次极性反转,进一步降低了极性反转的次数,从而进一步降低了显示面板的功耗。
[0041]下面通过一个具体的实施例二对本发明提供的极性反转驱动方法的技术方案进行详细描述。
[0042]图3为本发明中阵列基板的示意图,如图3所示,阵列基板包括:衬底基板(未具体画出)和形成于衬底基板上的栅线和数据线Dl至D7,栅线和数据线限定像素单元,栅线可包括:第一栅线G1、G2、G5与G6和第二栅线G3、G4、G7与G8。且两行第一栅线和两行第二栅线交替设置,具体地,在衬底基板上,栅线的设置顺序为:第一栅线G1、第一栅线G2、第二栅线G3、第二栅线G4、第一栅线G5、第一栅线G6、第二栅线G7和第二栅线G8。需要说明的是:图3中仅画出了部分栅线和部分数据线,本领域技术人员应当知晓图3中的阵列基板上包括但不限于上述数量个栅线和数据线。其中,第一栅线和第二栅线可与栅极驱动电路连接,数据线可与数据驱动电路连接。作为一个优选实施例,栅极驱动电路可包括第一栅线驱动子电路和第二栅线驱动子电路,因此上述各行第一栅线均可连接于第一栅线驱动子电路,上述各行第二栅线均可连接于第二栅线驱动子电路,第一栅线驱动子电路用于驱动第一栅线以导通与第一栅线对应的像素单元,第二栅线驱动子电路用于驱动第二栅线以导通与第二栅线对应的像素单元。
[0043]本实施例提供的极性反转驱动方法用于驱动图3中的上述阵列基板。且本实施例中,极性反转驱动方法以四帧画面为一个极性反转驱动周期。本实施例中,以工作频率为60赫兹的液晶显示器为例,其一帧的扫描时间为16.7毫秒。假定液晶显示器的像素分辨率为1024X768,每一行栅线的扫描时间(打开时间)为21.7微秒。
[0044]图4为本发明实施例二提供的一种极性反转驱动方法的流程图,图5为实施例二中极性反转驱动方法的驱动时序图,图6为实施例二中极性反转驱动方法的各帧极性示意图,需要说的是:图5中仅画出了部分数据线的驱动时序作为示例。如图4、图5和图6所示,该极性反转驱动方法包括:
[0045]步骤101、在第一帧画面显示时,通过第一栅线依次导通与第一栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,第一数据电压信号为正向电压,第二数据电压信号为负向电压。
[0046]步骤101具体可包括:
[0047]第一栅线驱动子电路向第一栅线Gl输出扫描信号以使第一栅线Gl打开,该扫描信号为高电平信号,其余栅线关闭。当第一栅线Gl打开时导通与第一栅线Gl对应的一行像素单元,此时奇数列数据线D1、D3、D5和D7向导通的像素单元加载正向电压(图5中所示的高电平信号,图6中所示的“ + ”),偶数列数据线D2、D4、D6和D8向导通的像素单元加载负向电压(图5中所示的低电平信号,图6中所示的本实施例中,优选地,正向电压和负向电压的电压绝对值相等。
[0048]按照打开第一栅线Gl的方式,依次打开其余第一栅线G2、G5和G6等,当其中某一行第一栅线打开时可通过奇数列数据线D1、D3、D5和D7向导通的一行像素单兀加载正向电压以及通过偶数列数据线D2、D4、D6和D8向导通的一行像素单元加载负向电压,直至所有的第一栅线扫描完毕。
[0049]步骤102、通过第二栅线依次导通与第二栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,第三数据电压信号为正向电压,第四数据电压信号为负向电压。
[0050]步骤102具体可包括:
[0051]第二栅线驱动子电路向第二栅线G3输出扫描信号以使第二栅线G3打开,该扫描信号为高电平信号,其余栅线关闭。当第二栅线G3打开时导通与第二栅线G3对应的一行像素单元,此时奇数列数据线Dl、D3、D5和D7向导通的像素单元加载正向电压,偶数列数据线D2、D4、D6和D8向导通的像素单元加载负向电压。
[0052]按照打开第二栅线G3的方式,依次打开其余第二栅线G4、G7和G8等,当其中某一行第二栅线打开时可通过奇数列数据线D1、D3、D5和D7向导通的一行像素单元加载正向电压以及通过偶数列数据线D2、D4、D6和D8向导通的一行像素单元加载负向电压,直至所有的第二栅线扫描完毕。
[0053]至此,第一帧画面显示完毕,第一帧画面中各像素单元的电压极性可参见图6所示,在显示第一帧画面过程中,各个数据线向第一栅线对应的像素单元加载的数据电压信号的极性与该数据线向第二栅线对应的像素单元加载的数据电压信号的极性相同,因此第一帧画面显示过程中数据线向像素单元加载的数据电压信号未进行极性反转。
[0054]步骤103、在第二帧画面显示时,通过第一栅线依次导通与第一栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,第一数据电压信号为正向电压,第二数据电压信号为负向电压。
[0055]步骤103具体可包括:
[0056]第一栅线驱动子电路向第一栅线Gl输出扫描信号以使第一栅线Gl打开,该扫描信号为高电平信号,其余栅线关闭。当第一栅线Gl打开时导通与第一栅线Gl对应的一行像素单元,此时奇数列数据线Dl、D3、D5和D7向导通的像素单元加载正向电压,偶数列数据线D2、D4、D6和D8向导通的像素单元加载负向电压。
[0057]按照打开第一栅线Gl的方式,依次打开其余第一栅线G2、G5和G6等,当其中某一行第一栅线打开时可通过奇数列数据线D1、D3、D5和D7向导通的一行像素单兀加载正向电压以及通过偶数列数据线D2、D4、D6和D8向导通的一行像素单元加载负向电压,直至所有的第一栅线扫描完毕。
[0058]步骤104、通过第二栅线依次导通与第二栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,第三数据电压信号为负向电压,第四数据电压信号为正向电压。
[0059]步骤104具体可包括:
[0060]第二栅线驱动子电路向第二栅线G3输出扫描信号以使第二栅线G3打开,该扫描信号为高电平信号,其余栅线关闭。当第二栅线G3打开时导通与第二栅线G3对应的一行像素单元,此时奇数列数据线D1、D3、D5和D7向导通的像素单元加载负向电压,偶数列数据线D2、D4、D6和D8向导通的像素单元加载正向电压。
[0061]按照打开第二栅线G3的方式,依次打开其余第二栅线G4、G7和G8等,当其中某一行第二栅线打开时可通过奇数列数据线Dl、D3、D5和D7向导通的一行像素单元加载负向电压以及通过偶数列数据线D2、D4、D6和D8向导通的一行像素单元加载正向电压,直至所有的第二栅线扫描完毕。
[0062]至此,第二帧画面显示完毕,第二帧画面中各像素单元的电压极性可参见图6所示,在显示第二帧画面过程中,各个数据线向第一栅线对应的像素单元加载的数据电压信号的极性与该数据线向第二栅线对应的像素单元加载的数据电压信号的极性相反,因此第二帧画面显示过程中数据线向像素单元加载的数据电压信号进行了一次极性反转。
[0063]步骤105、在第三帧画面显示时,通过第一栅线依次导通与第一栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,第一数据电压信号为负向电压,第二数据电压信号为正向电压。
[0064]步骤105具体可包括:
[0065]第一栅线驱动子电路向第一栅线Gl输出扫描信号以使第一栅线Gl打开,该扫描信号为高电平信号,其余栅线关闭。当第一栅线Gl打开时导通与第一栅线Gl对应的一行像素单元,此时奇数列数据线D1、D3、D5和D7向导通的像素单元加载负向电压,偶数列数据线D2、D4、D6和D8向导通的像素单元加载正向电压。
[0066]按照打开第一栅线Gl的方式,依次打开其余第一栅线G2、G5和G6等,当其中某一行第一栅线打开时可通过奇数列数据线D1、D3、D5和D7向导通的一行像素单兀加载负向电压以及通过偶数列数据线D2、D4、D6和D8向导通的一行像素单元加载正向电压,直至所有的第一栅线扫描完毕。
[0067]步骤106、通过第二栅线依次导通与第二栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,第三数据电压信号为负向电压,第四数据电压信号为正向电压。
[0068]步骤106具体可包括:[0069]第二栅线驱动子电路向第二栅线G3输出扫描信号以使第二栅线G3打开,该扫描信号为高电平信号,其余栅线关闭。当第二栅线G3打开时导通与第二栅线G3对应的一行像素单元,此时奇数列数据线D1、D3、D5和D7向导通的像素单元加载负向电压,偶数列数据线D2、D4、D6和D8向导通的像素单元加载正向电压。
[0070]按照打开第二栅线G3的方式,依次打开其余第二栅线G4、G7和G8等,当其中某一行第二栅线打开时可通过奇数列数据线Dl、D3、D5和D7向导通的一行像素单元加载负向电压以及通过偶数列数据线D2、D4、D6和D8向导通的一行像素单元加载正向电压,直至所有的第二栅线扫描完毕。
[0071]至此,第三帧画面显示完毕,第三帧画面中各像素单元的电压极性可参见图6所示,在显示第三帧画面过程中,各个数据线向第一栅线对应的像素单元加载的数据电压信号的极性与该数据线向第二栅线对应的像素单元加载的数据电压信号的极性相同,因此第三帧画面显示过程中数据线向像素单元加载的数据电压信号未进行极性反转。
[0072]步骤107、在第四帧画面显示时,通过第一栅线依次导通与第一栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,第一数据电压信号为负向电压,第二数据电压信号为正向电压。
[0073]步骤107具体可包括:
[0074]第一栅线驱动子电路向第一栅线Gl输出扫描信号以使第一栅线Gl打开,该扫描信号为高电平信号,其余栅线关闭。当第一栅线Gl打开时导通与第一栅线Gl对应的一行像素单元,此时奇数列数据线D1、D3、D5和D7向导通的像素单元加载负向电压,偶数列数据线D2、D4、D6和D8向导通的像素单元加载正向电压。
[0075]按照打开第一栅线Gl的方式,依次打开其余第一栅线G2、G5和G6等,当其中某一行第一栅线打开时可通过奇数列数据线D1、D3、D5和D7向导通的一行像素单兀加载负向电压以及通过偶数列数据线D2、D4、D6和D8向导通的一行像素单元加载正向电压,直至所有的第一栅线扫描完毕。
[0076]步骤108、通过第二栅线依次导通与第二栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,第三数据电压信号为正向电压,第四数据电压信号为负向电压。
[0077]步骤108具体可包括:
[0078]第二栅线驱动子电路向第二栅线G3输出扫描信号以使第二栅线G3打开,该扫描信号为高电平信号,其余栅线关闭。当第二栅线G3打开时导通与第二栅线G3对应的一行像素单元,此时奇数列数据线Dl、D3、D5和D7向导通的像素单元加载正向电压,偶数列数据线D2、D4、D6和D8向导通的像素单元加载负向电压。
[0079]按照打开第二栅线G3的方式,依次打开其余第二栅线G4、G7和G8等,当其中某一行第二栅线打开时可通过奇数列数据线D1、D3、D5和D7向导通的一行像素单元加载正向电压以及通过偶数列数据线D2、D4、D6和D8向导通的一行像素单元加载负向电压,直至所有的第二栅线扫描完毕。
[0080]至此,第四帧画面显示完毕,第四帧画面中各像素单元的电压极性可参见图6所示,在显示第四帧画面过程中,各个数据线向第一栅线对应的像素单元加载的数据电压信号的极性与该数据线向第二栅线对应的像素单元加载的数据电压信号的极性相反,因此第四帧画面显示过程中数据线向像素单元加载的数据电压信号进行了一次极性反转。
[0081]进一步地,可按照步骤101和步骤102中显示第一帧画面的方法显示第五帧画面,第五帧画面与第一帧画面中各像素单元的电压极性相同;进而可按照步骤103和步骤104中显示第二帧画面的方法显示第六帧画面,第六帧画面与第二帧画面中各像素单元的电压极性相同;进而可按照步骤105和步骤106中显示第三帧画面的方法显示第七帧画面,第七帧画面与第三帧画面中各像素单元的电压极性相同;进而可按照步骤107和步骤108中显示第四帧画面的方法显示第八帧画面,第八帧画面与第四帧画面中各像素单元的电压极性相同。依照上述极性反转驱动方法,以四帧画面为一个极性反转驱动周期进行周期性画面显示,直至画面显示结束。
[0082]本实施例中,第一帧画面显示过程中像素单元加载的数据电压信号未发生极性反转,第二帧画面显示过程中像素单元加载的数据电压信号发生了极性反转,第三帧画面显示过程中像素单元加载的数据电压信号未发生极性反转,第四帧画面显示过程中像素单元加载的数据电压信号发生了极性反转,由此可知,每隔一帧画面显示时数据线向像素单元加载的数据电压信号进行一次极性反转。
[0083]在实际应用中,可选地,可将四帧画面中任意一帧作为起始帧,并以四帧画面的顺序或者逆序方式显示画面。可选地,在满足每隔一帧画面向像素单元加载的数据电压信号进行一次极性反转的前提下,还可以将上述四帧画面以任意顺序进行组合。另外,可选地,极性反转驱动方法还可以以其它数量帧画面为一个极性反转驱动周期,此处不再具体描述。
[0084]综上所述,本实施例的技术方案是一种列反转和点反转复合的极性反转驱动方法。每隔一帧画面显示时数据线向像素单元加载的数据电压信号进行一次极性反转,在有效降低显示面板功耗的同时,还可以避免液晶材料产生极化现象。
[0085]本发明实施例三提供了一种极性反转驱动电路,该极性反转驱动电路用于对阵列基板进行驱动,所述阵列基板包括:衬底基板和形成于所述衬底基板上的栅线和数据线,所述栅线和所述数据线限定像素单元,所述栅线包括:第一栅线和第二栅线,且多个所述第一栅线和多个所述第二栅线交替设置。所述极性反转驱动电路包括:与所述第一栅线和所述第二栅线连接的栅线驱动电路和与所述数据线连接的数据驱动电路。
[0086]所述栅线驱动电路用于在一帧画面显示时通过第一栅线依次导通与所述第一栅线对应的像素单元,以及通过所述第二栅线依次导通与所述第二栅线对应的像素单元;
[0087]数据驱动电路用于在一帧画面显示时当所述第一栅线对应的像素单元导通时通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,以及当所述第二栅线对应的像素单元导通时通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,所述第一数据电压信号和所述第二数据电压信号极性相反,所述第三数据电压信号和所述第四数据电压信号极性相反。
[0088]本实施例中,优选地,每隔一帧画面显示时,所述第一数据电压信号极性相反、第二数据电压信号极性相反、所述第三数据电压信号极性相反以及所述第四数据电压信号极性相反。[0089]本实施例中,优选地,相邻两帧画面中的第一数据电压信号不同、第二数据电压信号不同、第三数据电压信号不同以及第四数据电压信号不同。
[0090]作为一个优选实施例,栅线驱动电路可包括:第一栅线驱动子电路和第二栅线驱动子电路,多行第一栅线均可连接于第一栅线驱动子电路,多行第二栅线均可连接于第二栅线驱动子电路,第一栅线驱动子电路用于通过第一栅线依次导通与第一栅线对应的像素单元,第二栅线驱动子电路用于通过第二栅线依次导通与第二栅线对应的像素单元。本实施例中,极性反转驱动电路的结构可参见上述附图3中所示。
[0091 ] 优选地,两行所述第一栅线和两行所述第二栅线交替设置。
[0092]优选地,第一数据电压信号、所述第二数据电压信号、所述第三数据电压信号和所述第四数据电压信号的电压绝对值相等。
[0093]优选地,所述极性反转驱动电路以四帧画面为一个极性反转驱动周期。
[0094]本实施例提供的极性反转驱动电路可用于实现上述实施例一或者实施例二提供的极性反转驱动方法,对极性反转驱动过程的具体描述可参见上述实施例一或者实施例二中的描述,此处不再赘述。
[0095]本实施例提供的极性反转驱动电路的技术方案中,一帧画面显示时,扫描第一栅线过程中奇数列数据线向导通的像素单元加载的第一数据电压信号以及偶数列数据线向导通的像素单元加载的第二数据电压信号极性相反,扫描第二栅线过程中奇数列数据线向导通的像素单元加载的第三数据电压信号以及偶数列数据线向导通的像素单元加载的第四数据电压信号极性相反,有效降低了极性反转的次数,从而降低了显示面板的功耗。每隔一帧画面显示时,第一数据电压信号极性相反、第二数据电压信号极性相反、第三数据电压信号极性相反以及第四数据电压信号极性相反,因此本实施例中每隔一帧画面显示时数据线向像素单元加载的数据电压信号进行一次极性反转,进一步降低了极性反转的次数,从而进一步降低了显示面板的功耗。
[0096]可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
【权利要求】
1.一种极性反转驱动方法,其特征在于,所述极性反转驱动方法用于对阵列基板进行驱动,所述阵列基板包括:衬底基板和形成于所述衬底基板上的栅线和数据线,所述栅线和所述数据线限定像素单元,所述栅线包括:第一栅线和第二栅线,且多行所述第一栅线和多行所述第二栅线交替设置; 所述极性反转驱动方法包括: 一帧画面显示时,通过所述第一栅线依次导通与所述第一栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,所述第一数据电压信号和所述第二数据电压信号极性相反; 通过所述第二栅线依次导通与所述第二栅线对应的像素单元,通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,所述第三数据电压信号和所述第四数据电压信号极性相反。
2.根据权利要求1所述的极性反转驱动方法,其特征在于,每隔一帧画面显示时,所述第一数据电压信号极性相反、所述第二数据电压信号极性相反、所述第三数据电压信号极性相反以及所述第四数据电压信号极性相反。
3.根据权利要求1所述的极性反转驱动方法,其特征在于,相邻两帧画面中的第一数据电压信号不同、第二数据电压信号不同、第三数据电压信号不同以及第四数据电压信号不同。
4.根据权利要求1所述的极性反转驱动方法,其特征在于,两行所述第一栅线和两行所述第二栅线交替设置。
5.根据权利要求1所述的极性反转驱动方法,其特征在于,所述第一数据电压信号、所述第二数据电压信号、所述第三数据电压信号和所述第四数据电压信号的电压绝对值相坐寸ο
6.根据权利要求1至5任一所述的极性反转驱动方法,其特征在于,所述极性反转驱动方法以四帧画面为一个极性反转驱动周期。
7.根据权利要求6所述的极性反转驱动方法,其特征在于,所述四帧画面中任意一帧为起始帧,以所述四帧画面的顺序或者逆序方式显示画面。
8.一种极性反转驱动电路,其特征在于,所述极性反转驱动电路用于对阵列基板进行驱动,所述阵列基板包括:衬底基板和形成于所述衬底基板上的栅线和数据线,所述栅线和所述数据线限定像素单元,所述栅线包括:第一栅线和第二栅线,且多个所述第一栅线和多个所述第二栅线交替设置; 所述极性反转驱动电路包括:与所述第一栅线和所述第二栅线连接的栅线驱动电路和与所述数据线连接的数据驱动电路; 所述栅线驱动电路用于在一帧画面显示时通过所述第一栅线依次导通与所述第一栅线对应的像素单元,以及通过所述第二栅线依次导通与所述第二栅线对应的像素单元; 数据驱动电路用于在一帧画面显示时当所述第一栅线对应的像素单元导通时通过奇数列数据线向导通的像素单元加载第一数据电压信号并通过偶数列数据线向导通的像素单元加载第二数据电压信号,以及当所述第二栅线对应的像素单元导通时通过奇数列数据线向导通的像素单元加载第三数据电压信号并通过偶数列数据线向导通的像素单元加载第四数据电压信号,所述第一数据电压信号和所述第二数据电压信号极性相反,所述第三数据电压信号和所述第四数据电压信号极性相反。
9.根据权利要求8所述的极性反转驱动电路,其特征在于,每隔一帧画面显示时,所述第一数据电压信号极性相反、所述第二数据电压信号极性相反、所述第三数据电压信号极性相反以及所述第四数据电压信号极性相反。
10.根据权利要求8所述的极性反转驱动电路,其特征在于,相邻两帧画面中的第一数据电压信号不同、第二数据电压信号不同、第三数据电压信号不同以及第四数据电压信号不同。
11.根据权利要求8所述的极性反转驱动电路,其特征在于,所述栅线驱动电路包括:第一栅线驱动子电路和第二栅线驱动子电路,多行所述第一栅线均连接于所述第一栅线驱动子电路,多行所述第二栅线驱动子电路均连接于所述第二栅线驱动子电路; 所述第一栅线驱动子电路用于通过所述第一栅线依次导通与所述第一栅线对应的像素单元,第二栅线驱动子电路用于通过所述第二栅线依次导通与所述第二栅线对应的像素单元。
12.根据权利要求8所述的极性反转驱动电路,其特征在于,两行所述第一栅线和两行所述第二栅线交替设置。`
【文档编号】G09G3/36GK103456277SQ201310390266
【公开日】2013年12月18日 申请日期:2013年8月30日 优先权日:2013年8月30日
【发明者】秦锋, 姜清华, 李小和 申请人:合肥京东方光电科技有限公司, 京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1