显示装置的制作方法

文档序号:11592295阅读:175来源:国知局

相关申请的交叉引用

本申请基于并主张2016年1月29日在日本提出的专利申请第2016-016115号的优先权,这里通过参考而包括该日本专利申请的全部内容。

本发明的实施方式涉及显示装置。



背景技术:

在显示区域按每个像素配置有存储器的液晶显示装置等的显示装置为人们所知。这种显示装置,通过将与使之显示的图像对应的数字信号写入各存储器,并且将各像素的驱动电位设定为与各存储器中所存储的数字信号对应的电位,从而在显示区域显示图像。这种基于存储于存储器中的数字信号驱动像素的方式被称为例如数字模式或者数字驱动方式等。

就显示装置而言,希望极力减小显示区域的周围的外围区域(窄框化)。在数字模式的显示装置中,需要将用于控制存储器的各种布线、电路配置在外围区域。因此,为了实现窄框化,需要对外围区域中的电路布局下工夫。



技术实现要素:

一个实施方式的显示装置具备一对基板、光学元件层、像素电极、存储器、多个信号线、开关元件、多个扫描线、第1驱动器单元及第2驱动器单元。上述一对基板具有配置有多个像素的显示区域。上述光学元件层被配置在上述一对基板之间。上述像素电极及上述存储器被配置于上述像素。上述信号线被供给使上述存储器存储的数字信号。上述开关元件将上述存储器与上述信号线连接。上述扫描线被供给控制上述开关元件的扫描信号。上述第1驱动器单元被配置在上述显示区域的周围的外围区域,对上述多个信号线的每个信号线供给上述数字信号。上述第2驱动器单元被配置在上述外围区域,对上述多个扫描线的每个扫描线供给上述扫描信号。在该显示装置中,上述第1驱动器单元的至少一部分被配置在上述显示区域与上述第2驱动器单元之间。

根据这样的构成,能够提供能够窄框化的数字模式的显示装置。

附图说明

图1是表示一个实施方式的显示装置的整体构成的一例的图。

图2是表示上述显示装置的电路构成的一例的图。

图3是表示上述显示装置具备的副像素的等效电路的一例的图。

图4是表示上述显示装置的存储期间中的动作的一例的时序图。

图5是表示上述显示装置的显示期间中的动作的一例的时序图。

图6是表示上述显示装置具备的第1电路单元的概略的构成的图。

图7是表示上述显示装置具备的第2电路单元的概略的构成的图。

图8是表示外围区域所包括的第1区域中上述显示装置具备的第1及第2驱动器单元能够应用的电路布局的一例的图。

图9是表示第1区域中上述第1及第2驱动器单元能够应用的电路布局的另一个例子的图。

图10是表示外围区域所包括的第2区域中上述第2驱动器单元能够应用的电路布局的一例的图。

图11是表示第1区域能够应用的电路布局的具体例的图。

图12是将图11的第1电路单元放大表示的图。

图13是将图11的第2电路单元放大表示的图。

具体实施方式

参照附图对一个实施方式进行说明。

另外,揭示的只不过是一例,本领域技术人员关于保证发明的主旨的适当变更而能够容易地想到的例子当然也包含在本发明的范围内。另外,关于附图,为了使说明更明确,有时与实际的形态相比示意地进行表示,但终究是一例,并不限定本发明的解释。在各图中,对于连续地配置的相同或类似的要素,有时省略符号。另外,在本说明书和各图中,对于发挥与有关已出现的图的前述构成要素相同或类似的功能的构成要素附以同一参照符号,有时省略重复的详细的说明。

在本实施方式中,作为显示装置的一例,揭示具备上述的数字模式的功能的液晶显示装置。但是,本实施方式并不妨碍本实施方式揭示的各个技术思想对其他种类的显示装置的应用。作为其他种类的显示装置,假定了有机电致发光(有机el)显示装置等的自发光型的显示装置、或者具有电泳元件等的电子纸型的显示装置等。

首先,使用图1至图5,对显示装置的基本的构成及动作进行叙述。

图1是表示显示装置1的概略构成的一例的俯视图。显示装置1具备第1基板sub1和第2基板sub2。第1基板sub1及第2基板sub2以互相对置的状态贴合。在第1基板sub1与第2基板sub2之间,封入有液晶层(后述的液晶层lc)。该液晶层是光学元件层的一例。作为其他的光学元件层,列举出如上所述的有机el元件、电泳元件及mems(microelectromechanicalsystems:微机电系统)快门元件。

显示装置1具有显示区域da和包围显示区域da的外围区域sa。显示区域da相当于第1基板sub1与第2基板sub2重叠的区域中的、显示图像的区域。在显示区域da配置有像素px。具体而言,在显示区域da,多个像素px沿着第1方向x及第2方向y排列成矩阵状。第1方向x及第2方向y例如互相正交。外围区域sa相当于第1基板sub1与第2基板sub2重叠的区域中的、显示区域da的外侧的区域。

在图1的例子中,显示区域da是正圆形状。但是,显示区域da也可以是椭圆形状、多边形状或者至少一部分包括曲线状的轮廓的形状等其他的形状。另外,在图1的例子中,第1基板sub1、第2基板sub2及外围区域sa也是正圆形。但是,关于这些第1基板sub1、第2基板sub2及外围区域sa,也可以与显示区域da同样地为其他的形状。

显示装置1还具备控制装置2、第1驱动器单元3及第2驱动器单元4。控制装置2是被安装于例如第1基板sub1的集成电路,作为输出基于从外部输入的图像数据进行图像显示所需的各种信号的信号供给源发挥功能。另外,控制装置2也可以不安装于第1基板sub1、第2基板sub2,而经由柔性布线基板等与这些基板连接。

第1驱动器单元3及第2驱动器单元4在外围区域sa中形成于例如第1基板sub1。在图1的例子中,第1驱动器单元3具有沿着显示区域da的下方的缘部(控制装置2侧的缘部)的圆弧形状。另外,第2驱动器单元4具有沿着显示区域da的左方的缘部的圆弧形状。第1驱动器单元3也能够表达为水平驱动器、信号线驱动电路、或者源极驱动器等。第2驱动器单元4也可以表达为垂直驱动器、扫描线驱动电路、或者栅极驱动器等。

外围区域sa被形成于例如第2基板sub2的遮光层遮光。通过设置这样的遮光层,能够防止从外围区域sa漏光、及由形成于外围区域sa的电路及布线引起的光的反射。

第1驱动器单元3具备多个第1电路单元30。第2驱动器单元4具备多个第2电路单元40。

外围区域sa具有第1区域a1和第2区域a2。在第1区域a1,在第2驱动器单元4与显示区域da之间存在第1驱动器单元3的一部分(至少1个第1电路单元30)。另一方面,在第2区域a2,在第2驱动器单元4与显示区域da之间不存在第1驱动器单元3。如果从其他的观点来说,在第1区域a1形成有第1电路单元30和第2电路单元40这双方,在第2区域a2形成有第2电路单元40,未形成第1电路单元30。

图2是表示显示装置1的概略的电路构成的图。这里,为了简化图示,将显示区域da设为矩形状,将各驱动器单元3、4设为直线状。在本实施方式中,像素px包括红色(r)、绿色(g)、蓝色(b)的副像素sp。以下,将红色、绿色、蓝色的副像素sp分别称为副像素spr、spg、spb。另外,在本申请中,有时也将副像素sp简称为“像素”。

在图2的例子中,1个像素px所包括的副像素spr、spg、spb沿第1方向x排列。但是,像素px的布局不限定于图2的例子。例如,像素px可以还包括白色(w)等其他颜色的副像素sp。另外,1个像素px所包括的副像素sp中的至少一部分也可以沿第2方向y排列。另外,像素px也可以包括与同一颜色对应的多个副像素sp。

显示装置1具备多个信号线s和多个扫描线gd。各信号线s及各扫描线gd形成于第1基板sub1。各信号线s分别与对应的第1电路单元30连接。各扫描线gd分别与对应的第2电路单元40连接。各信号线s沿着第2方向y在显示区域da延伸,并沿第1方向x排列。各扫描线gd沿着第1方向x在显示区域da延伸,并沿第2方向y排列。

副像素sp分别具备形成于第1基板sub1的存储器10及像素电极pe。存储器10存储经由信号线s供给的数字信号。像素电极pe与形成于第2基板sub2的共用电极ce对置。共用电极ce也可以形成于第1基板sub1。像素电极pe及共用电极ce能够通过例如铟·锡·氧化物(ito)等透明导电材料形成。共用电极ce遍及多个副像素sp而形成,并经由共用电极线lcm与控制装置2具备的交流驱动电路20连接。

显示装置1具备与各副像素sp对置的滤色器。这些滤色器具有与对置的副像素sp的显示颜色对应的颜色,形成于例如第2基板sub2。

显示装置1能够设为例如反射式的显示装置。在此情况下,在显示区域da形成反射外光的反射层,利用通过该反射层反射的光显示图像。也可以在第2基板sub2的外面侧设置前光灯,利用来自该前光灯的光显示图像。

另外,显示装置1能够设为透射式的显示装置。在此情况下,在第1基板sub1的背面侧设置背光灯,利用来自该背光灯的光显示图像。显示装置1也可以具有反射式和透射式这两种功能。

图3是表示副像素sp的等效电路的一例的图。在各副像素sp的每个副像素sp,配置有上述像素电极pe、上述存储器10、选择控制电路11及存储控制电路12。

选择控制电路11具备输入端与第1驱动线dl1连接的开关元件q1、输入端与第2驱动线dl2连接的开关元件q2。对第1驱动线dl1,从例如控制装置2供给图像的显示信号即第1驱动信号xfrp。对第2驱动线dl2,从交流驱动电路20供给图像的非显示信号即第2驱动信号frp。

并且,选择控制电路11具备将开关元件q1、q2的输出端与像素电极pe连接的选择信号线12a。

在图3中,从交流驱动电路20延伸的布线分支为第2驱动线dl2及共用电极线lcm。即,在该例中,各信号frp、vcom是相同电位。

存储器10具备开关元件q3~q6。在开关元件q3、q5的输入端,连接有第1电源线lp1。对第1电源线lp1,从第2电路单元40供给电源电压vram。在开关元件q4、q6的输入端,连接有被供给电压vss的第2电源线lp2。开关元件q3、q4构成输出端与开关元件q2的控制端连接的第1变换器,开关元件q5、q6构成输出端与开关元件q1的控制端连接的第2变换器。这些变换器反向并联连接,将开关元件q1、q2的任意一方选择性地接通。

第1电路单元30对信号线s供给数字信号sig。存储控制电路12是使存储器10存储对信号线s供给的数字信号sig的电路,且具备开关元件q7。开关元件q7的输入端与信号线s连接,输出端与开关元件q3、q4的控制端连接。在开关元件q7的控制端,连接有扫描线gd。对扫描线gd,从第2电路单元40供给扫描信号gated。

开关元件q1~q7例如都是薄膜晶体管,且形成于第1基板sub1。第1驱动线dl1、第2驱动线dl2、第1电源线lp1、第2电源线lp2、扫描线gd也形成于第1基板sub1,与沿第1方向x排列的多个副像素sp连接。

如以上那样的构成的显示装置1,能够以数字模式驱动各副像素sp。数字模式是基于存储器10存储的数字信号以将副像素sp的亮度单纯地接通断开的黑白进行控制的方式。在以下的说明中,假定如下情况:显示装置1是常黑模式,在存储器10被设定为h电平(高电位电平)时副像素sp被接通(白显示),在存储器10被设定为l电平(低电位电平)时副像素sp被断开(黑显示)。

在数字模式下,存储期间与显示期间反复,在存储期间,将被供给至信号线s的数字信号sig存储于存储器10,在显示期间,将第1驱动信号xfrp及第2驱动信号frp中与存储于存储器10的数字信号(h电平或l电平)对应的一方选择性地向像素电极pe供给。

在以下的说明中,将显示区域da中沿第1方向x排列的一组副像素sp称为水平线。在存储期间,对扫描线gd依次供给扫描脉冲,并且与被供给了扫描脉冲的扫描线gd对应的水平线的数字信号sig被向各信号线s依次供给。由此,按每个水平线,与图像数据对应的数字信号sig被向存储器10依次写入。

图4是表示显示装置1的存储期间中的动作的一例的时序图。在该时序图中,着眼于图3所示的1个副像素sp,表示出数字信号sig、像素电极pe的像素电位pix、共用信号vcom、扫描信号gated、电源电压vram、存储器10中存储的存储器电位ram的变化。

在以下的说明中,将用于对一个水平线写入数字信号sig的期间定义为水平期间th。在水平期间th,信号线s的数字信号sig被设定为应当对存储器10写入的电位。这里,设为,作为h电平的电压vdd与白显示对应,作为l电平的电压vss与黑显示对应。第1电源线lp1的电源电压vram从vdd2下降到vdd1。然后,扫描线gd的扫描信号gated从vss2上升到vdd2时,开关元件q7接通,存储器10与信号线s连接。此时,如图中以箭头表示那样,对信号线s供给的数字信号sig的电平被向存储器10写入。在图4中,例示h电平向存储器10写入的情况。

然后,通过使扫描信号gated下降到vss2从而开关元件q7断开,电源电压vram上升到使开关元件q1、q2接通的电压即vdd2。此时,存储器10的电压也从vdd1上升到vdd2。由此,存储器10将第1电源线lp1与开关元件q1连接,通过电源电压vram将开关元件q1设为接通。另一方面,存储器10将第2电源线lp2与开关元件q2连接,通过电压vss将开关元件q2设为断开。开关元件q1变为接通,从而对选择信号线12a供给第1驱动线dl1的第1驱动信号xfrp。

如果对存储器10供给的电位是与黑显示相当的l电平,则存储器10将第2电源线lp2与开关元件q1连接,通过电压vss将开关元件q1设为断开。另一方面,存储器10将第1电源线lp1与开关元件q2连接,通过电源电压vram将开关元件q2设为接通。开关元件q2成为接通,从而对选择信号线12a供给第2驱动线dl2的第2驱动信号frp。也就是说,存储器10根据所存储的电压,将开关元件q1、q2的任一个排他地设为接通,选择第1驱动线dl1及第2驱动线dl2的任意一方作为选择信号线12a的连接目的地。

图5是表示显示装置1的显示期间中的动作的一例的时序图。在该时序图中,与图4的情况同样地着眼于1个副像素sp。另外,在图4及图5的例子中,示出了使用了帧反转控制的情况,该帧反转控制是指,使像素电极pe及共用电极ce间的电位的极性在配置于显示区域da的全部副像素sp间按每个帧期间tf周期性地反转的控制。构成1帧的各水平线的存储器10的更新,在例如1个帧期间tf期间执行。即,图4所示的一系列的水平期间th,是1个帧期间tf所包括的期间,信号vcom是一定的。另一方面,如图5所示,显示期间由多个帧期间tf构成,按每个帧期间tf,各信号vcom、frp的电位在vss和vdd间变化。第1驱动信号xfrp是与第2驱动信号frp反相的交流信号,按每个帧期间tf在电压vdd、vss间变化。

在显示期间,在通过存储器10将开关元件q1接通的情况下,第1驱动线dl1与像素电极pe连接,在通过存储器10将开关元件q2接通的情况下,第2驱动线dl2与像素电极pe连接。在图5中,例示了第1驱动线dl1与像素电极pe连接,由此像素电位pix被设定为第1驱动信号xfrp的情况。在此情况下,在像素电极pe与共用电极ce之间产生电位差,副像素sp成为白显示。另一方面,在第2驱动线dl2与像素电极pe连接的情况下,在像素电极pe与共用电极ce之间不产生电位差,副像素sp成为黑显示。

通过以上的动作,各副像素sp成为白显示或黑显示,图像被显示在显示区域da。

接下来,使用图6及图7,对第1电路单元30及第2电路单元40进行说明。

图6是表示第1电路单元30的概略的构成的图。该图所示的第1电路单元30,是对与红色对应的2个副像素spr1、spr2、与绿色对应的2个副像素spg1、spg2、与蓝色对应的2个副像素spb1、spb2的每个副像素供给数字信号sig的电路单元。例如,副像素spr1、spg1、spb1包含于1个像素px,副像素spr2、spg2、spb2包含于与该像素px在第1方向x上相邻的其他的像素px。

第1电路单元30具备第1移位寄存器31、第1闩锁电路32、第2闩锁电路33及第1缓冲电路34。第1闩锁电路32具备存储器元件ma1~ma6。第2闩锁电路33具备存储器元件mb1~mb6。第1缓冲电路34具备缓冲元件ba1~ba6。

第1移位寄存器31与第1闩锁电路32通过2条第1连接线cl1连接。存储器元件ma1~ma6分别经由第2连接线cl2与存储器元件mb1~mb6连接。存储器元件mb1~mb6分别经由第3连接线cl3与缓冲元件ba1~ba6连接。各缓冲元件ba1~ba6上分别连接有向副像素spr1、spg1、spb1、spr2、spg2、spb2延伸的信号线s。

第1移位寄存器31、第1闩锁电路32、第2闩锁电路33及第1缓冲电路34,将电压vdd1、vss作为驱动电源而动作。在重置信号xrst输入时,第1移位寄存器31将输出out、xout清除为断开电位。在时钟hck输入时,第1移位寄存器31取入前级的第1电路单元30的第1移位寄存器31(以下,称为前级寄存器)的输出数据di,将该输出数据di闩锁。此时,如果前级寄存器的输出数据di是h电平,则第1移位寄存器31的输出out成为h电平,输出xout成为l电平。反之,如果前级寄存器的输出数据是l电平,则第1移位寄存器31的输出out成为l电平,输出xout成为h电平。

第1移位寄存器31的输出out被向下一级的第1电路单元30的第1移位寄存器31输出。并且,第1移位寄存器31的输出out和xout作为闩锁脉冲,向存储器元件ma1~ma6供给。

在图6的例子中,在第1移位寄存器31与第1闩锁电路32之间数据总线dbl延伸。数据总线dbl也可以在第1闩锁电路32与第2闩锁电路33之间延伸。数据总线dbl包括被供给影像数据r1、g1、b1、r2、g2、b2这6条布线。影像数据r1、g1、b1、r2、g2、b2,分别是表示对副像素spr1、spg1、spb1、spr2、spg2、spb2供给的数字信号sig的数据。

在对第1移位寄存器31输入了h电平的输出数据di时,对例如数据总线dbl供给的影像数据r1、g1、b1、r2、g2、b2被闩锁在存储器元件ma1~ma6中。

对存储器元件mb1~mb6输入定时脉冲ds、xds。通过定时脉冲ds、xds,存储器元件mb1~mb6将被闩锁于存储器元件ma1~ma6的影像数据同时闩锁。这样从第1闩锁电路32对第2闩锁电路33转送影像数据的定时,在例如全部第1电路单元30间相同。由此,沿第1方向x排列的各副像素sp(水平线)的影像数据齐聚于各第1电路单元30的第2闩锁电路33。

缓冲元件ba1~ba6分别将与存储器元件mb1~mb6闩锁了的影像数据对应的数字信号sig输出至信号线s。由此,与通过各第1电路单元30的第2闩锁电路33闩锁的影像数据对应的数字信号sig一齐向各信号线s供给,执行对各副像素sp的存储器10的数据写入。在这样供给数字信号sig期间,在第1闩锁电路32中下一个水平线的影像数据r1、g1、b1、r2、g2、b2被闩锁。

根据以上的构成,通过1个第1电路单元30能够处理2个像素px的影像数据。因此,能够降低第1驱动器单元3的驱动频率。另外,能够在第2闩锁电路33的影像数据被供给至信号线s期间通过第1闩锁电路32将下一水平线的影像数据闩锁,所以能够提高处理效率。

另外,第1电路单元30也可以是仅包含1个闩锁电路的构成。另外,第1电路单元30既可以是仅对1个像素px所包括的副像素sp供给数字信号sig的构成,也可以是对3个以上的像素px所包括的副像素sp供给数字信号sig的构成。

图7是表示第2电路单元40的概略的构成的图。第2电路单元40具备第2移位寄存器41、2个第2缓冲电路42a、42b、电源电路43。第2移位寄存器41与第2缓冲电路42a、42b及电源电路43通过第4连接线cl4连接。

第2移位寄存器41及第2缓冲电路42a、42b将电压vdd2、vss作为驱动电源而动作。电源电路43将电压vdd1、vdd2作为驱动电源而动作。在重置信号xrst输入时,第2移位寄存器41将输出out、xout清除为例如断开电位。在时钟vck输入时,第2移位寄存器41取入前级的第2电路单元40的第2移位寄存器41(以下,称为前级寄存器)的输出数据di,并将该输出数据di闩锁。例如,如果前级寄存器的输出数据di是h电平,则第2移位寄存器41的输出out成为h电平,输出xout成为l电平。另一方面,如果前级寄存器的输出数据di是l电平,则第2移位寄存器41的输出out成为l电平,输出xout成为h电平。

第2移位寄存器41的输出out、xout被向第2缓冲电路42a、42b供给,并且被向下一级的第2电路单元40的第2移位寄存器41输出。另外,输出out、xout被向电源电路43供给。电源电路43根据输出out、xout的状态,将上述的电源电压vram设定为h电平或l电平。

对第2缓冲电路42a供给使能信号xenb1。对第2缓冲电路42b供给使能信号xenb2。第2缓冲电路42a,相应于例如输出out是h电平且输出xout是l电平并且被输入了使能信号xenb1的情况,对与第2缓冲电路42a连接的扫描线gd供给h电平的扫描信号gated。第2缓冲电路42b,相应于例如输出out是h电平且输出xout是l电平并且被供给了使能信号xenb2的情况,对与第2缓冲电路42b连接的扫描线gd供给h电平的扫描信号gated。在与被供给了h电平的扫描信号gated的扫描线gd连接的副像素sp中,开关元件q7被接通。因此,在这些副像素sp中,能够将对信号线s供给的数字信号sig向存储器10写入。

在如以上那样的构成的第2电路单元40中,在1级的第2移位寄存器41闩锁了驱动用的数据的情况下,能够通过使能信号xenb1、xenb2按顺序地驱动2条扫描线gd。也就是说,不需要按各个扫描线gd准备第2移位寄存器41,就能够缓和第2移位寄存器41的驱动频率。

在一般的显示装置中,显示区域da是具有沿着第1方向x的边部和沿着第2方向y的边部的矩形状。在此情况下,通常将第1驱动器单元3沿着第1方向x直线状地配置,并将第2驱动器单元4沿着第2方向y直线状地配置。各驱动器单元3、4沿着显示区域da,所以能够遍布全长使各驱动器单元3、4与显示区域da接近。

与此相对,在如图1那样显示区域da是圆形的情况下,在将各驱动器单元3、4直线状配置时,会在显示区域da与各驱动器单元3、4之间产生浪费的空间。因此,在本实施方式中,如图1所示那样将各驱动器单元3、4设为沿着显示区域da的圆弧状。并且,通过如第1区域a1那样,将第1驱动器单元3的至少一部分配置在第2驱动器单元4与显示区域da之间,防止外围区域sa中的浪费空间的产生而谋求窄框化。

但是,在第1区域a1中,需要使从第2驱动器单元4向显示区域da延伸的扫描线gd等的布线通到第1驱动器单元3的区域。另外,在将各驱动器单元3、4设为圆弧状时,需要将这些驱动器单元内的布线适当弯曲。鉴于此,需要使各驱动器单元3、4的电路布局高效化。

图8是表示各驱动器单元3、4能够应用的电路布局的一例的图。在该图中,示出了第1区域a1的附近处的外围区域sa及显示区域da的概略的构成。

第1驱动器单元3具备沿着显示区域da圆弧状排列的多个第1电路单元30。在图8中,1个第1电路单元30上连接有1条信号线s,但也可以连接有更多的信号线s(如例如图6那样为6条信号线s)。

第2驱动器单元4具备沿着第1驱动器单元3及显示区域da圆弧状排列的多个第2电路单元40。在图8中,在1个第2电路单元40上连接有1条扫描线gd,但也可以连接有更多的扫描线gd(如例如图7那样为2条扫描线gd)。

第1电路单元30被分为2个电路。在以下的说明中,将这2个电路中的一方称为水平电路h1,将另一方称为水平电路h2。例如,水平电路h1包括图6所示的第1移位寄存器31、第1闩锁电路32、第2闩锁电路33及第1缓冲电路34中的至少1个,水平电路h2包括剩余的。另外,例如水平电路h1包括存储器元件ma1~ma3,水平电路h2包括存储器元件ma4~ma6等,也可以用更细分化的单位的电路元件定义水平电路h1、h2。除此之外,第1电路单元30的分法是任意的,能够根据第1电路单元30的构成应用各种各样的形态。并且,第1电路单元30也可以分为3个以上的水平电路。

在图8的例子中,水平电路h1、h2沿第2方向y直线状排列。并且,在水平电路h1、h2间,沿第1方向x延伸的扫描线gd延伸存在。水平电路h1、h2通过被设置在与扫描线gd不同的层的连接线互相电连接。

在不将第1电路单元30分为多个水平电路的情况下,需要以避开第1电路单元30的方式使扫描线gd弯曲。因此,在第1电路单元30的周围需要用于盘绕扫描线gd的空间。与此相对,在图8的例子中,能够不使第1电路单元30弯曲而使扫描线gd朝向显示区域da伸展。因此,能够使扫描线gd所用的空间止于最小限,所以能够使外围区域sa的布局高效化。

图9是表示各驱动器单元3、4能够应用的电路布局的另一个例子的图。在该图的例子中,进一步地,第2电路单元40被分为2个电路。在以下的说明中,将这2个电路中的一方称为垂直电路v1,将另一方称为垂直电路v2。垂直电路v1、v2通过1个或多个连接线互相电连接。

例如,垂直电路v1包括图7所示的第2移位寄存器41、第2缓冲电路42a、42b及电源电路43中的至少1个,垂直电路v2包括剩余的。除此之外,第2电路单元40的分法是任意的,能够根据第2电路单元40的构成应用各种各样的形态。第2电路单元40也可以分为3个以上的垂直电路。

在图9的例子中,水平电路h1、h2与图8的情况同样地沿第2方向y排列。但是,水平电路h1、h2在第1方向x上互相错开而配置。具体而言,水平电路h1比水平电路h2向图中的左方向(从显示区域da离开的方向)偏移。在此,2个电路“在第1方向x上互相错开”意味着,例如,将一方的电路的第1方向x上的中心与另一方的电路的第1方向x上的中心连结的线段与第2方向y不平行。

通过这样使水平电路h1、h2错开,能够使外围区域sa的布局进一步高效化。例如,在图8的例子中,在第1电路单元30的周围可能产生区域50那样的空间,但在图9的例子中,能够将该区域有效地活用而布局第1电路单元30。

垂直电路v1、v2沿第1方向x排列。并且,垂直电路v1、v2在第2方向y上互相错开而配置。具体而言,垂直电路v1与垂直电路v2相比向图中的下方向偏移。在此,2个电路“在第2方向y上互相错开”意味着,例如,将一方的电路的第2方向y上的中心与另一方的电路的第2方向y上的中心相连的线段,与第1方向x不平行。

接下来,对第2区域a2中的电路布局进行说明。图10是表示第2区域a2中第2驱动器单元4能够应用的电路布局的一例的图。该第2驱动器单元4与图8的第2驱动器单元4对应。即,第2电路单元40未被分为多个垂直电路。但是,第2电路单元40也可以与图9同样地被分为多个垂直电路。例如,即使在如图9那样在第1区域a1中将第2电路单元40分为垂直电路v1、v2的情况下,也可以在第2区域a2不将第2电路单元40分开。

在第2区域a2中,在第2驱动器单元4与显示区域da之间不存在第1驱动器单元3。因此,与图1及图10相比,能够使第2驱动器单元4靠近显示区域da。例如,将第1区域a1中的第2电路单元40与显示区域da间的距离设为第1距离,将第2区域a2中的第2电路单元40与显示区域da间的距离设为第2距离。在此情况下,第2距离能够比所述第1距离小。

在此,使用图11对第1区域a1能够应用的电路布局的具体例进行说明。在该图中,除了示出了第1区域a1(外围区域sa)以外,也示出了在显示区域da排列的副像素sp的一部分。

在图11中,示出了4个第1电路单元30和3个第2电路单元40。在第1电路单元30与显示区域da之间,被供给第1驱动信号xfrp的第1布线wl1与被供给第2驱动信号frp的第2布线wl2延伸。第1布线wl1上连接例如图3所示的第1驱动线dl1。第2布线wl2上连接例如图3所示的第2驱动线dl2。在图11的例子中,在第1电路单元30与显示区域da之间,进一步有被供给电压vss的第3布线wl3与被供给电压vdd1的第4布线wl4延伸。这些布线wl3、wl4的电压vss、vdd1也被供给至副像素sp,被用于存储器10的驱动。布线wl1~wl4沿着显示区域da弯曲。在图11中,布线wl1~wl4台阶状地弯曲,与1个级对应的第1电路单元30的数量不是相同数量。具体而言,与位于图11中央的布线wl1~wl4的级(第1级)对应的第1电路单元30的数量是2个(hu1和hu2)。另一方面,与同该级相邻的级(第2级)对应的第1电路单元30的数量是1个。通过使与各级对应的第1电路单元30的数量不同,实现空间的高效化。另外,与第1级及第2级相邻配置的第1电路单元30的数量分别不限于2个及1个,也可以是其他的数量。

在外围区域sa,被供给共用信号vcom的护环60沿着例如外围区域sa的外周缘环状地配置。护环60承担防止从外部供给的静电等对外围区域sa的各电路造成影响的作用。各电路单元30、40被配置在护环60与显示区域da间。

在第1布线wl1与显示区域da间,沿着显示区域da的轮廓,配置有伪像素dsp。伪像素dsp例如在俯视时是与副像素sp相同的形状,以与副像素sp相同的间距排列。例如,伪像素dsp具备像素电极pe、栅极电路11,但至少不具备存储器10。对伪像素dsp的像素电极pe始终供给非显示信号即第2驱动信号frp。即,伪像素dsp是始终为黑显示而且不显示图像的像素。

通过1个第1电路单元30驱动的像素串(信号线)存在多个,在图11中为6个。在该6条信号线s中,与各信号线s连接的伪像素dsp的数量不同。另外,在对相邻的第1电路单元30进行比较的情况下,与各信号线s连接的平均的伪像素dsp的数量不同。具体而言,在图11中,同与第1电路单元30相当的hu1对应的信号线s上所连接的第1区域a1的平均伪像素dsp的数量是1.6个(8/5)。另一方面,同与第1电路单元30相当的hu2对应的信号线s上所连接的第1区域a1的平均伪像素dsp的数量是0.6个(3/5)。在显示区域da的边缘整体,伪像素dsp不规则地配置,填补第1布线w1与显示区域da间的空间。

图12是将图11的第1电路单元30放大表示的图。另外,图13是将图11的第2电路单元40放大表示的图。图12所示的第1电路单元30具备水平电路h1(第1电路)、水平电路h2(第2电路)及水平电路h3(第3电路)。水平电路h1包括第1移位寄存器31。水平电路h2包括第1闩锁电路32。水平电路h3包括第2闩锁电路33和第1缓冲电路34。水平电路h1、h2通过上述的第1连接线cl1连接,水平电路h2、h3通过上述的第2连接线cl2连接。另外,在水平电路h3中,第2闩锁电路33与第1缓冲电路34通过上述的第3连接线cl3连接。

在水平电路h1上,连接有将电压vss、vdd1、时钟hck及重置信号xrst向第1移位寄存器31供给的布线。在水平电路h2上连接有将电压vss、vdd1向第1闩锁电路32供给的布线。在水平电路h3上,连接有将电压vss、vdd1及定时脉冲ds、xds向第2闩锁电路33及第1缓冲电路34供给的布线。在图11及图12中,为了简化,适当以1条线段表示与水平电路h1~h3连接的多个布线。

图13所示的第2电路单元40具备垂直电路v1(第4电路)和垂直电路v2(第5电路)。垂直电路v1包括第2移位寄存器41。垂直电路v2包括第2缓冲电路42a、42b和电源电路43。垂直电路v1、v2通过上述的第4连接线cl4连接。第2缓冲电路42a、42b上分别连接有扫描线gd,电源电路43上连接有供给电源电压vram的第1电源线lp1。

在垂直电路v1上,连接有将电压vss、vdd2、时钟vck及重置信号xrst向第2移位寄存器41供给的布线。在垂直电路v2上,连接有将电压vss、vdd1、vdd2及使能信号enb1、enb2向第2缓冲电路42a、42b及电源电路43供给的布线。在图11及图13中,为了简化,适当用1条线段表示与垂直电路v1、v2连接的多个布线。

如图12所示,在水平电路h1、h2之间,与第2电路单元40连接的2条扫描线gd(第1扫描线)及第1电源线lp1沿第1方向x延伸。在水平电路h2、h3间,与其他的第2电路单元40连接的2条扫描线gd(第2扫描线)及第1电源线lp1沿第1方向x延伸。在水平电路h3与第4布线wl4间,进一步有与其他的第2电路单元40连接的2条扫描线gd及第1电源线lp1沿第1方向x延伸。并且,在水平电路h1、h2间,数据总线dbl沿第1方向x延伸。

在水平电路h1、h2间延伸的扫描线gd、第1电源线lp1及数据总线dbl,在俯视时与第1连接线cl1交叉。在水平电路h2、h3间延伸的扫描线gd及第1电源线lp1,在俯视时与第2连接线cl2交叉。

在图12的例子中,信号线s与第1缓冲电路34,经由与第1缓冲电路34连接的引出线sa连接。在水平电路h3与第4布线wl4间延伸的扫描线gd及第1电源线lp1在俯视时与引出线sa交叉。并且,各布线wl1~wl4在俯视时也与引出线sa交叉。

水平电路h1~h3沿第2方向y排列。并且,水平电路h1~h3在第1方向x上互相错开。具体而言,水平电路h2与水平电路h3相比位于靠图中的左方向,水平电路h1与水平电路h2相比位于更靠左方向。在通过这样使水平电路h1~h3错开而产生的区域,各布线从第1方向x向第2方向y弯曲。

在图12的例子中,信号线s和水平电路h3(第1缓冲电路34)的位置,在第1方向x上错开。引出线sa在与第1方向x及第2方向y这双方相交的方向上倾斜延伸。这样,通过使信号线s与水平电路h3的位置错开,外围区域sa中的电路布局的自由度进一步提高。即,第1电路单元30无需一定配置在连接目的地的信号线s的延长线上。另外,在图12的例子中,第2连接线cl2也在与第1方向x及第2方向y这双方相交的方向上倾斜延伸。如果如引出线sa、第2连接线cl2那样使布线倾斜,则与使这些布线沿着第1方向x及第2方向y弯曲的情况相比,能够缩短这些布线的长度。由此,能够更有效地活用外围区域sa的空间。

在图13的例子中,垂直电路v1、v2沿第1方向x排列,并且在第2方向y上互相错开。在通过这样使垂直电路v1、v2错开而产生的区域,各布线从第1方向x向第2方向y弯曲。

另外,图11至图13所示的各布线在例如第1基板sub1的第1层及第2层上用金属材料、ito等导电材料形成。在第1层与第2层间,配置有绝缘层。在图11至图13中交叉的2条布线,一方形成于第1层,另一方形成于第2层。因此,这些布线并不电连接。

例如,扫描线gd及第1电源线lp1形成于第1层。另外,信号线s、各布线wl1~wl4及数据总线dbl等的其他的布线形成于第2层。例如第1连接线cl1需要避开形成于第1层的扫描线gd及第1电源线lp1和形成于第2层的数据总线dbl。在这样的情况下,第1连接线cl1中的、与扫描线gd及第1电源线lp1交叉的部分形成于第2层,与数据总线dbl交叉的部分形成于第1层,并通过设置于绝缘层的接触孔将这2个部分连接即可。

另外,不仅第1层及第2层这2层,也可以将更多的层设置于第1基板sub1,并分散于这些层中形成各布线。

引出线sa具有与在水平电路h3与第4布线wl4间延伸的扫描线gd及第1电源线lp1交叉的第1部分sa1、及与各布线wl1~wl4交叉的第2部分sa2。第1部分sa1从水平电路h3一直延伸到扫描线gd及第4布线wl4间的接触位置。第2部分sa2从上述接触位置一直延伸到信号线s。第1部分sa1为了避开形成于第1层的扫描线gd及第1电源线lp1而形成于第2层。第2部分sa2为了避开形成于第2层的各布线wl1~wl4而形成于第1层。第1部分sa1及第2部分sa2通过上述接触位置连接。

根据图12可知,假定采用了引出线sa与第2方向y平行地延伸并与在其前存在的信号线s连接的构成的情况下,引出线sa在扫描线gd及第1电源线lp1与各布线wl1~wl4交叉的区域通过。扫描线gd及第1电源线lp1与各布线wl1~wl4为了避免互相电接触,而形成于不同的层。因此,为了在该区域中进一步穿通引出线sa,需要用于形成引出线sa的新的层。与此相对,如果如图12那样使引出线sa倾斜来避开扫描线gd及第1电源线lp1与各布线wl1~wl4交叉的区域,则不需要设置新的层。

如以上说明的本实施方式那样,通过将第1驱动器单元3的至少一部分配置在第2驱动器单元4与显示区域da间,能够防止外围区域sa中的浪费的空间的产生,而谋求窄框化。

并且,通过将第1电路单元30分为多个水平电路并在各水平电路间穿通扫描线gd、数据总线dbl等,能够使外围区域sa的电路布局高效化。

另外,通过使各水平电路错开而配置,能够使外围区域sa的电路布局进一步高效化。通过将第2电路单元40分为多个垂直电路并使这些垂直电路错开配置,也能够获得同样的效果。

除此之外,根据本实施方式,能够获得已经叙述的各种效果。

对本发明的一个实施方式进行了说明,但该实施方式是作为例子提示的,没有限定发明的范围的意图。该新的实施方式能够以除此之外的各种各样的方式实施,在不脱离发明的主旨的范围内,能够进行各种省略、置换、变更。该实施方式及其变形,包含在发明的范围、主旨中,并且包含在权利要求所记载的发明及其等同的范围中。

例如,在上述实施方式中,公开了数字模式的显示装置。但是,上述实施方式中的外围区域sa的电路布局,也能够应用在经由信号线s对像素电极pe供给模拟的影像信号并获得多灰度的显示图像的模拟模式的显示装置中。并且,上述实施方式中的外围区域sa的电路布局也能够应用在具备数字模式及模拟模式这两种功能的显示装置中。

另外,图6及图7中揭示的各电路单元30、40的构成、图11至图13中揭示的外围区域sa的电路布局只不过是一例。这些图中所示的电路元件、布线既能够适当减少,还能够增加新的电路元件、布线。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1