显示面板和使用该显示面板的电致发光显示器的制作方法

文档序号:16636058发布日期:2019-01-16 07:01阅读:314来源:国知局
显示面板和使用该显示面板的电致发光显示器的制作方法

本发明涉及能够实时补偿各个像素中的驱动元件的电特性的变化的显示面板和使用该显示面板的电致发光显示器。



背景技术:

根据发光层的材料,电致发光显示器大致分为无机发光显示器和有机发光显示器。其中,有源矩阵有机发光显示器包括作为自身发光的典型发光二极管的有机发光二极管(以下称为“oled”),并且具有响应时间快、发光效率高、高亮度、宽视角的优点。

有机发光显示器中的每个像素包括oled、电容器、驱动元件、开关元件等。驱动元件和开关元件可以由mosfet(金属氧化物半导体场效应晶体管)tft(薄膜晶体管)实现。驱动元件根据图像的数据通过借助随图像数据的灰度级变化的栅极-源极电压调节oled中的电流来调整像素的亮度。

当用作驱动元件的晶体管工作在饱和区域时,在驱动元件的漏极与源极之间流动的驱动电流ids表示为:

ids=1/2(μlcw/l)(vgs-vth)2

其中μ是电子迁移率,c是栅极绝缘膜的电容,w是驱动元件的沟道宽度,l是驱动元件的沟道长度。vg是驱动元件的栅极-源极电压,vth是驱动元件的阈值电压(或临界电压)。驱动tft的栅极-源极电压vgs根据数据电压被编程(或设置)。驱动元件的流向oled的漏极-源极电流ids根据编程的栅极-源极电压vgs被确定。

理想地,驱动元件的电特性(例如,阈值电压vth、驱动tft的电子迁移率μ和oled的阈值电压)对于每个像素应该是相同的,这是因为它们用作用于确定oled中的电流的因素。然而,由于包括处理变化、时间变化等的各种原因,电特性可能在像素间变化。像素的电特性的这种变化可能导致图像质量的下降和寿命的降低。

为了补偿驱动元件的电特性的变化,可以应用内部补偿和外部补偿。在内部补偿方法中,可以实时地对每个像素补偿驱动元件的电特性的变化。在外部补偿方法中,通过感测每个像素的驱动电压并且基于感测的电压通过外部电路对输入图像的数据进行调制来补偿像素的驱动元件的电特性的变化。

然而,传统的内部和外部补偿方法具有ir降效应的问题。ir降导致当电流i流过电阻器r时发生的像素的驱动电压的下降。该电压降随着屏幕上的位置而变化。因此,根据显示面板的屏幕上的位置,像素间可能存在亮度差异。



技术实现要素:

本发明致力于提供一种显示面板,其能够补偿各个像素中的驱动元件的电特性的变化,并且使施加至像素的电力的电压降的影响最小化。

根据一个实施例,提供一种显示面板,其在包括有源时段和消隐间隔的帧时段期间显示帧数据,并且基于在消隐间隔中对像素的电特性进行感测的结果来调制输入图像的数据,显示面板包括:子像素,其包括发光元件和用于驱动发光元件的驱动元件,发光元件在驱动阶段期间通过驱动元件中的电流而发光;以及电力切换电路,被配置为在有源时段和消隐间隔中的驱动阶段期间将第一驱动电压提供给子像素,以及在有源时段的数据写入阶段和在消隐间隔的复位阶段、感测阶段和数据写入阶段期间将第二驱动电压提供给子像素。

根据另一个实施例,提供一种电致发光显示器,其包括根据本公开的实施例的显示面板。

附图说明

包括附图以提供对本发明的进一步理解并且附图被并入且构成本申请的一部分,附图示出了本发明的实施方式,并且与说明书一起用于解释本发明的原理。在附图中:

图1是示出根据本发明的示例性实施方式的电致发光显示器的框图;

图2是根据本发明的示例性实施方式的外部补偿电路的电路图;

图3是示出像素阵列的一部分的视图;

图4是示出由ir降引起的电压降的视图;

图5是示出施加至子像素的电容器的两端的电压的视图;

图6至图8是在显示面板的一部分上的log(lineonglass(玻璃上线),即形成在玻璃基底上的配线)线和第二vdd线的一部分的放大图;

图9和图10是示出由vdd线上的ir降引起的电压降的视图;

图11a和图11b是示出根据本发明的示例性实施方式的电源电路与显示面板之间的vdd路径的视图;

图12是示出根据本发明的示例性实施方式的第一和第二vdd线的视图;

图13是示出其中所有像素线上的像素由公共vdd驱动的示例的视图;

图14是示出其中感测阶段中施加至像素线的vdd和驱动阶段中施加至像素线的vdd分开的示例的视图;

图15是示出根据本发明的示例性实施方式的vdd切换电路和像素电路的电路图;

图16是示出垂直消隐间隔中的子像素感测阶段的波形图;

图17是示出在垂直消隐间隔中将先前帧数据重新写入子像素的示例的视图;

图18是示出有源时段的子像素数据写入阶段的波形图;

图19是示出有源时段的数据写入阶段和驱动阶段的电路图;

图20是示出在数据写入阶段和驱动阶段中施加至像素电路的vdd以及存储电容器的电压的视图;

图21是示出在垂直消隐间隔的复位阶段和感测阶段中像素电路如何工作的电路图;以及

图22是示出有源时段和垂直消隐间隔的视图。

具体实施方式

通过参考以下示例性实施方式的详细描述和附图,可以更容易地理解本发明的各个方面和特征以及实现本发明的方法。然而,本发明可以以许多不同的形式实施,并且不应被解释为限于本文所阐述的示例性实施方式。相反,提供这些示例性实施方式使得本公开将是彻底和完整的,并且将向本领域技术人员全面地传达本发明的概念,并且本发明由所附权利要求限定。

附图中所示的用于描述本发明的示例性实施方式的形状、尺寸、比例、角度、数量等仅仅是示例,而不限于附图中所示的那些。在整个说明书中相同的附图标记表示相同的元件。在描述本发明时,将省略对相关公知技术的详细描述,以避免不必要地模糊本发明。

当使用术语“包括”、“具有”、“由...组成”等时,只要没有使用术语“仅”,则可以添加其他部分。除非明确说明,单数形式可以解释为复数形式。

即使没有明确说明,元件也可被解释为包括误差容限。

当使用术语“上”、“上方”、“下面”、“旁边”等来描述两个部分之间的位置关系时,只要没有使用术语“紧接”或“直接”,则可以将一个或多个部分定位在这两个部分之间。

应当理解,尽管术语第一、第二等可以用于描述各种元件,但这些元件的功能或结构不应该受这些术语的限制。

本发明的各种示例性实施方式的特征可以部分地或全部地彼此耦合或组合,并且可以在技术上以各种方式相互作用或一起工作。示例性实施方式可以独立地或彼此结合地执行。

在本发明的电致发光显示器中,像素电路可以包括n型tft(nmos)和p型tft(pmos)中的一种或更多种。tft是具有栅极、源极和漏极的三电极器件。源极是向晶体管提供载流子的电极。tft中的载流子从源极流动。漏极是载流子离开tft的电极。也就是说,tft中的载流子从源极流至漏极。在n型tft的情况下,载流子是电子,因此源极电压低于漏极电压,使得电子从源极向漏极流动。在n型tft中,电流从漏极向源极流动。在p型tft(pmos)的情况下,载流子是空穴,因此源极电压高于漏极电压,使得空穴从源极向漏极流动。在p型tft中,由于空穴从源极向漏极流动,所以电流从源极向漏极流动。应当注意,tft的源极和漏极位置不固定。例如,源极和漏极可以根据所施加的电压互换。因此,本发明不应受到tft的源极和漏极的限制。在下面的描述中,tft的源极和漏极将被称为第一电极和第二电极。

施加至像素电路的栅极信号在栅极导通电压与栅极关断电压之间摆动。栅极导通电压被设置为高于tft的阈值电压,并且栅极关断电压被设置为低于tft的阈值电压。tft响应于栅极导通电压而导通,并响应于栅极关断电压而关断。在n型tft中,栅极导通电压可以是栅极高电压vgh,并且栅极关断电压可以是栅极低电压vgl。在p型tft中,栅极导通电压可以是栅极低电压vgl,并且栅极关断电压可以是栅极高电压vgh。

在下文中,将参照附图详细描述本发明的各种示例性实施方式。将关于包括有机发光材料的有机发光显示器来描述以下示例性实施方式。然而,本发明的技术思想不限于有机发光显示器,而是可以应用于包括无机发光材料的无机发光显示器。无机发光显示器的示例可以包括但不限于量子点显示器。

图1是示出根据本发明的示例性实施方式的电致发光显示器的框图。图。图2是根据本发明的示例性实施方式的外部补偿电路的电路图。图3是示出像素阵列的一部分的视图。

参照图1和图2,根据本发明的示例性实施方式的电致发光显示器包括显示面板100和显示面板驱动电路。

显示面板100包括在屏幕上显示输入图像的有源区域aa。像素阵列被布置在有源区域aa中。像素阵列包括信号线和像素。信号线包括数据线102和与数据线102交叉的栅极线104。用于向像素提供电力(例如,vdd、vini和vss)的电源线和电极可以被布置在像素阵列中。像素包括以矩阵形式布置的像素。在图3中,line1和line2表示像素线。像素线line1和line2各自包括像素阵列中的共享栅极线的1个像素线。

每个像素可以被分成用于颜色表示的红色子像素、绿色子像素和蓝色子像素。每个像素还可以包括白色子像素。每个子像素101包括像素电路。像素电路包括发光元件、驱动元件、多个开关元件和电容器。像素电路包括补偿电路,其能够通过使用开关元件来实时地补偿各个像素中的驱动元件的电特性的变化。驱动元件和开关元件可以由pmostft来实现,但不限于此。

显示面板100还可以包括:vdd线,用于将像素驱动电压vdd提供至子像素101;vini配线,用于向子像素101提供复位电压vini以使像素电路复位;vss配线和vss电极,用于向子像素101提供低电势供电电压vss;被施加vgh的vgh配线;被施加vgl的vgl配线等。vdd线被分成施加vdd1的第一vdd线31和施加vdd2的第二vdd线32。

供电电压(例如,vdd、vini和vss)从电源电路150产生。电源电路150通过使用dc-dc转换器、电荷泵、调节器等来产生用于驱动像素所需的功率。电源电路150可以被实现为但不限于pmic(电源模块集成电路)。供电电压可以设置为但不限于vdd=vdd1=vdd2=4.5v,vss=-2.5v,vini=-3.5v,vgh=7.0v,并且vgl=-5.5v。供电电压可以根据显示面板100的驱动特性或型号而变化。

可以在显示面板100的屏幕上设置触摸传感器(未示出)。可以使用触摸传感器或通过像素来感测触摸输入。触摸传感器可以实现为设置在显示面板的屏幕上的单元上型触摸传感器或外挂式触摸传感器,或者内置于像素阵列中的单元内式触摸传感器。

显示面板驱动电路包括数据驱动器110、栅极驱动器120、vdd切换电路30等。显示面板驱动电路还可以包括设置在数据驱动器110与数据线102之间的去多路复用器112。

在定时控制器(tcon)130的控制下,显示面板驱动电路将输入图像的数据写入显示面板100的像素。显示面板驱动电路还可以包括用于驱动触摸传感器的触摸传感器驱动器。图1中省略了触摸传感器驱动器。在移动装置中,显示面板驱动电路、定时控制器130和电源电路150可以集成在单个集成电路中。

同一像素线上的相邻子像素101共同地连接至vdd切换电路30。这意味着相邻的子像素共享单个vdd切换电路30。vdd切换电路30在有源时段at的驱动阶段期间将vdd1提供至子像素101(参见图22),并且在有源时段的数据写入阶段期间以及在垂直消隐间隔vb的复位阶段和感测阶段期间将vdd2提供至子像素101(参见图22)。

有源时段是将数据中的1帧写入屏幕上的所有像素的时间。垂直消隐间隔是在第(n-1)有源时段与第n有源时段之间的给定时间段。在垂直消隐间隔期间,定时控制器130不接收下一帧数据(第n帧数据)。

驱动阶段是将vdd1提供至驱动元件的时间,并且由驱动元件的栅极-源极电压vgs生成的电流ids流向发光二极管。在驱动阶段,子像素的发光元件可以发光。

数据写入阶段是将vdd2提供至存储电容器cst的第一电极的时间,并且从数据驱动器110生成的数据电压vdata被施加至存储电容器cst的第二电极和驱动元件的栅极。

感测阶段被分配在垂直消隐间隔内。用于使子像素复位的复位阶段在感测阶段之前。在感测阶段,子像素的电特性(例如,驱动元件的阈值电压)被感测。

显示面板驱动电路在每个有源时段中将当前帧的数据写入所有子像素。显示面板驱动电路在垂直消隐间隔中感测预设像素线上的子像素的驱动元件的电特性,并将第(n-1)帧数据(即先前帧数据)重新写入所感测的子像素。可以在垂直消隐间隔中感测一个或更多个像素线,然后可以在下一垂直消隐间隔中感测其它像素线。

显示面板驱动电路可以以慢驱动模式工作。在慢驱动模式下,对输入图像进行分析,并且如果输入图像在预设时间段内没有改变,则显示装置的功耗降低。在慢驱动模式下,当静止图像显示超过一定量的时间时,通过降低像素的刷新速率(或帧速率)来延长数据写入像素的间隔,从而降低功耗。慢驱动模式不限于输入静止图像的情况。例如,当显示装置以待机模式工作或者超过给定时间量时没有用户命令或输入图像被输入至显示面板驱动电路时,显示面板驱动电路可以以慢驱动模式工作。

数据驱动器110借助于数模转换器(dac)22将从定时控制器130接收的每帧的输入图像的数据信号(数字数据)转换成模拟数据电压。定时控制器130将由补偿部分131调制的补偿数据传送至数据驱动器110。从数据驱动器110输出的数据电压vdata通过去多路复用器112提供至数据线102。数据驱动器110可以包括图2所示的感测部分20。

去多路复用器112设置在数据驱动器110与数据线102之间,并将从数据驱动器110输出的数据电压vdata分配给数据线102。由于去多路复用器112,数据驱动器110的输出通道的数量可以减少到数据线的数量的一半。

在定时控制器130的控制下,栅极驱动器120将栅极信号输出至栅极线104。栅极驱动器120可以通过由移位寄存器使信号移位来将栅极信号顺序地提供至栅极线104。栅极信号包括:扫描信号scana(1)至scanb(2),用于选择要写入数据的像素线;以及发光开关信号(以下称为“em信号”)em(1)和em(2),其限定充载数据电压的像素的发光时间。在图3中,scana(1)、scanb(1)和em(1)是提供至第一像素线line1的子像素101的栅极信号。scana(2)、scanb(2)和em(2)是提供至第二像素线line2的子像素101的栅极信号。栅极线104包括:第一栅极线41,其被施加第一扫描信号scana(1)和scana(2);第二栅极线42,其被施加scanb(1)和scanb(2);以及第三栅极线43,其被施加em信号em(1)和em(2)。

可以使用相同的制造工艺将子像素的像素电路、去多路复用器112、栅极驱动器120和电源切换电路140直接形成在显示面板100的基板上。像素电路、去多路复用器112、栅极驱动器120和电源切换电路140的晶体管可以被实现为nmos或pmos晶体管,或者实现为相同类型的晶体管。

定时控制器130从主机系统(未示出)接收输入图像的数字数据和与数字数据同步的定时信号。定时信号包括垂直同步信号vsync、水平同步信号hsync、时钟信号dclk和数据使能信号de。主机系统可以是以下中的任何一个:tv(电视)系统、机顶盒、导航系统、个人计算机pc、家庭影院系统和移动装置系统。

定时控制器130基于在垂直消隐间隔中接收的子像素感测结果来选择补偿值,通过该补偿值来调制输入图像的数字数据,并将其发送至数据驱动器110。因此,数据驱动器110通过dac22将基于子像素感测结果调制的数据转换成数据电压,并将其输出至数据线102。

定时控制器130可以通过将输入帧频率(hz)乘以i倍(i是大于0的正整数)来控制显示面板驱动器110、112、120和140的操作定时。输入帧频率在ntsc(国家电视标准委员会)系统中为60hz,在pal(逐行倒相)系统中为50hz。在慢驱动模式下,定时控制器130可以将帧频率降低至1hz至30hz的频率,以降低像素的刷新速率。

定时控制器130基于从主机系统接收的定时信号vsync、hsync和de通过生成用于控制数据驱动器110的数据定时控制信号、用于控制去多路复用器112的开关控制信号、以及用于控制栅极驱动器120的栅极定时控制信号来控制显示面板驱动电路的操作定时。从定时控制器130输出的栅极定时控制信号可以通过电平移位器转换成栅极导通电压或栅极关断电压,并被提供至栅极驱动器120。电平移位器将栅极定时控制信号的低电平电压转换成栅极低电压vgl,并将栅极定时控制信号的高电平电压转换成栅极高电压vgh。

栅极驱动器120可以形成在有源区域aa外部的边框区域bz中。vdd切换电路30可以形成在边框区域bz中或分布在有源区域aa内。

通过感测每个像素的电特性并基于感测结果产生用于补偿子像素的电特性的变化的补偿值,在产品出货之前创建查找表。该补偿值可以被分成用于补偿驱动元件的阈值电压的补偿值(偏移)和用于补偿驱动元件的迁移率的补偿值(增益)。补偿值的查找表存储在存储器132上。存储器132可以是但不限于闪速存储器。

当电力施加至电致发光显示器时,来自存储器132的补偿值被发送至定时控制器130的补偿部分131的存储器。补偿部分131的存储器可以是但不限于ddrsdram(双倍数据速率同步动态ram)或sdram。

如图2所示,数据驱动器110包括:dac22;感测部分20;第一开关元件sw1,设置在dac22的输出端与数据线102之间;第二开关元件sw2,用于向数据线102提供vini;以及第三开关元件sw3,设置在数据线102与感测部分20的输入端之间。开关元件sw1、sw2、sw3可以在定时控制器130的控制下导通/断开。

在有源时段中,第一开关元件sw1可以导通,并且将从dac22输出的数据电压vdata提供至数据线102。第一开关元件sw1在垂直消隐间隔期间保持在断开状态。

在垂直消隐间隔的复位阶段,第二开关元件sw2将vini提供至数据线102。在垂直消隐间隔的感测阶段中,第三开关元件sw3导通,以将数据线102连接至感测部分20。第二和第三开关元件sw2和sw3在有源时段期间保持在断开状态。

感测部分20在每一帧的垂直消隐间隔中实时感测子像素的电特性(例如,驱动元件的阈值电压)。感测部分20借助于模数转换器(以下称为“adc”)将子像素感测结果转换成数字数据,并将其发送至补偿部分131。感测部分20可以实现为公知的电压感测电路或电流感测电路。

补偿部分131将从感测部分20接收的子像素感测结果输入至查找表中,基于感测结果选择补偿值,通过补偿值对输入图像的数据进行调制,并且输出经补偿的数据。可以向输入图像的数据添加用于补偿驱动元件的阈值电压的补偿值,并且可以将用于补偿驱动元件的迁移率的补偿值乘以输入图像的数据。从补偿部分131输出的补偿数据被发送至数据驱动器110。因此,根据本发明的电致发光显示器可以通过在每一帧的垂直消隐阶段中实时感测子像素的电特性并基于感测结果补偿输入图像的数据来实时补偿子像素的电特性的变化。

将结合图4至图10来描述影响像素的ir降。

如图4所示,ir降是指当电流i流过电阻r时发生的电压降。在图4中,vext是外部输入电压,并且vin是提供至负载的实际输入电压。vout是已经通过负载的输出电压vout。实际输入电压vin为vin=vext-ir。

像素电路包括存储驱动元件的栅极-源极电压的存储电容器cst。如图5所示,vdd被施加至存储电容器cst的第一电极,并且vdd-vgs=vdd-data-vth被施加至其第二电极。data是与像素的灰度级/输入图像中的数据对应的电压。vgs是驱动元件的栅极-源极电压,并且vth是驱动元件的阈值电压。

图6至图8是显示面板100的一部分上的log线和vdd线的视图。在图6至图8中,“d-ic”表示移动装置的驱动ic。电源电路150、定时控制器130、数据驱动器110等可以集成在驱动icd-ic中。

参照图6至图8,显示面板100中的vdd线包括:log线70,其通过pcb(或fpcb)从电源电路150接收vdd;以及连接至log线70的网格状vdd线72。log线70的电阻比vdd线72的电阻高。

vdd线72包括图7所示的垂直配线72a和图8所示的水平配线72b。垂直配线72a和水平配线72b彼此交叉,在其之间具有绝缘层,并且经由在至少一些交点处穿过绝缘层的接触孔连接在一起。在图8至图10中,接触孔可以形成在位置b、c、d和e处。

通过log线的电阻发生输入ir降。由于log线具有高电阻,所以电压vdd可以因输入ir降而变化。如果驱动位置b、c、d和e处的像素所需的电流分别为ib、ic、id和ie,则log线上位置a处的电流ia为ib+ic+id+ie。因此,位置a处的电压为va=vdd-(ra*ia)=vdd-{ra*(ib+ic+id+ie)}。这里,ir降为ra*(ib+ic+id+ie)。ra是log线在位置a处的电阻。ir降是随着所有像素所需的电流量而变化的电压,并且由于ir降是随着所有像素所需的电流量而变化的电压,所以输入ir降比vdd线72上的ir降更陡。

vdd线72上的ir降可以被划分为在垂直配线72a上发生的垂直ir降,以及在水平配线72b上发生的水平ir降。如图7所示,垂直ir降是出现在垂直配线72a上的ir降。在分析除了水平配线72b之外的vdd线72上的垂直降时,流过位置b的电流等于位置b处所需的电流ib与位置c处所需的电流ic之和。位置b处的电压vb是vb=va-{rb*(ib+ic)}。rb是位置b处的电阻。

如图8所示,水平ir降是在水平配线72b上出现的ir降。在分析除垂直配线72a之外的vdd线72上的水平降时,流过位置b的电流等于位置b处所需的电流ib与位置d处所需的电流id之和。位置b处的电压vb是vb=va-{rb*(ib+id)}。

在电致发光显示器中,受在其他像素上发生的vdd的ir降的影响,像素的亮度可能变化。例如,如图9所示,当所有像素以白电平接通时,施加至位置p1处的接通像素的vdd中的电压降较陡。相反,当一些像素接通而大多数像素断开时,施加至位置p1处的接通像素的vdd的电压降相对较浅。

恒定电流需要通过像素的驱动元件流向发光元件,以便所有像素在相同的灰度级下发射具有相同亮度的光。在高ppi(像素每英寸)模式的情况下,如图10所示,vdd线的电阻较高,并且随着其下降到显示面板100上的较低位置p1和p2,ir降变得较陡。ir降根据显示面板上的位置引起施加至驱动元件的vdd的电压降并且引起流过发光元件的电流的变化,这可能导致不均匀的亮度。

当vdd施加至显示面板100上的顶部位置po时,ir降使得vdd在中间位置p1处下降至vdd-α,并在底部位置p2处进一步下降至vdd-β。

在本发明的电致发光显示器中,vdd分为驱动阶段的vdd=vdd1和感测阶段及数据写入阶段的vdd=vdd2,并且子像素的电特性的变化由外部补偿来补偿。在本发明中,在数据在有源时段中被写入子像素并且子像素的电特性在垂直消隐间隔中被感测的情况下,vdd(=vdd2)被施加至子像素。因此,本发明的电致发光显示器在感测和数据写入阶段中没有ir降的影响的情况下防止各个子像素的驱动元件的栅极-源极电压vgs变化,并且能够准确地感测各个像素的驱动元件的电特性,这是因为在感测阶段没有ir降的影响。本发明的电致发光显示器能够通过基于子像素感测结果补偿vdd线上的ir降并补偿输入图像数据来在屏幕上以均匀亮度显示图像,而不需要额外开发用于补偿ir降的算法或补偿电路。

图11a和11b是示出根据本发明的示例性实施方式的电源电路150与显示面板100之间的vdd路径的视图。

如图11a所示,本发明的电源电路150可以通过单独的输出通道输出vdd1和vdd2,并将其提供至显示面板100。vdd1通过电源电路150的第一输出端ch1提供,并被提供至pcb上的第一vdd线132。pcb上的第一vdd线132连接至显示面板100上的第一vdd线31。vdd2通过电源电路150的第二输出端ch2提供,并被提供至pcb上的第二vdd线路134。pcb上的第二vdd线134连接至显示面板100上的第二vdd线32。尽管在图11a的情况下vdd1和vdd2可以以相同的电压电平从电源电路150输出,它们也可以以不同的电平输出。电压vdd1和vdd2可以根据显示面板的驱动特性或应用来确定。

如图11b所示,本发明的电源电路150可以通过单个通道输出vdd1和vdd2,并将其提供至显示面板100。通过电源电路150的第一输出端ch1输出的vdd被提供至pcb上的单个配线50。单个配线50被分成两个分支配线136和138。施加至第一分支配线136的vdd被提供至显示面板100上的第一vdd线31。施加至第二分支配线138的vdd2被提供至显示面板100上的第二vdd线32。

图11b中的单个输入配线50应设计为具有最小电阻。流过单个输入配线50的电阻rt的电流it为it=i1+i2。节点x处的电压等于(vx)=rt*it=rt*(i1+i2)。流过第一分支配线136的电流i1可以导致在数据写入阶段和感测阶段中提供至子像素的vdd1的变化。因此,单个输入配线50的电阻rt应设置为小于分支配线46和48的电阻r1和r2的1%,以将通过分支配线i1的电流i1所引起的vdd2的变化抑制成小于1%。然而,本发明不限于此。

图12是示出根据本发明的示例性实施方式的第一和第二vdd线的视图。

参照图12,第一vdd线31在显示图像的有源区域aa中的像素阵列上以网格状图案形成,并连接至所有子像素。vdd切换电路30将在驱动阶段中被施加vdd1的第一vdd线31连接至子像素。vdd切换电路30在驱动阶段将第二vdd线32与子像素断开。

第二vdd线32包括形成在各个像素线上的多个vdd线321至324。vdd线321至324在像素线间分开。在数据写入和感测阶段,vdd切换电路30将第一像素线上的子像素101连接至被施加vdd2的2-1vdd线321。vdd切换电路30将第二像素线上的子像素101连接至被施加vdd2的2-2vdd线322。在数据写入和感测阶段,vdd切换电路30依次将第二vdd线321至324顺序地连接至各个像素线。vdd切换电路30将第一vdd线31与在数据写入和感测阶段中操作的子像素断开。

图13是示出其中所有像素线上的像素由公共vdd驱动的示例的视图。图14是示出在感测阶段中施加至像素线的vdd和在驱动阶段中施加至像素线的vdd分开的示例的视图。

如图13所示,从电源电路150输出的公共vdd被通过输入电阻rin提供至在驱动阶段中操作的子像素132。此外,公共vdd通过输入电阻rin提供至在复位阶段、感测阶段或数据写入阶段中操作的子像素131。在这种情况下,施加至在复位阶段、感测阶段或数据写入阶段中操作的子像素131的vdd的ir降被在驱动阶段中操作的子像素132增加。在图13中,“idr”是流过在驱动阶段中操作的子像素132的驱动元件的电流,并且“isc”是流过在复位阶段、感测阶段或数据写入阶段中操作的子像素131的驱动元件的电流。如果isc=idr,则提供至图13所示的子像素131的电压vsc是vsc=vddpmic–(isc*n*m*子像素的数量*rin)。这里,vddpmic是从电源电路150输出的vdd。n*m是显示面板100的分辨率。

参照图14,电源电路150通过使用vdd开关元件在复位阶段、感测阶段或数据写入阶段中将vdd2提供至第二vdd线32。当vdd2被通过第二vdd线32提供至布置在像素线上的子像素时,驱动阶段的vdd1被提供至除了被施加vdd2的像素线之外的其它像素线上的子像素。

如图14所示,从电源电路150输出的vdd2通过第一输入电阻rin1提供至在复位阶段、感测阶段或数据写入阶段中操作的子像素141。从电源电路150输出的用于驱动阶段的vdd1被通过第二输入电阻rin2提供至在驱动阶段中操作的子像素142。假设isc=idr,则提供至图14所示的子像素141的电压vsc是vsc=vddpmic–(isc*rin1)。因此,从图14看出,由于提供至子像素141的vdd2不受其他子像素的影响,所以不存在由ir降引起的电压降。

图15是示出根据本发明的示例性实施方式的vdd切换电路和像素电路的电路图。图16是示出垂直消隐间隔中的子像素感测阶段的波形图。图17是示出在垂直消隐间隔中将先前帧数据重新写入子像素的示例的视图。图18是示出有源时段中的子像素数据写入阶段的波形图。

参照图15至图18,vdd切换电路30包括连接至相邻的第一和第二子像素101a和101b的第一和第二开关元件m1和m2。第一子像素101a和第二子像素101b连接至不同的数据线102并且共同连接至多个栅极线41至43。

在本发明中,vdd切换电路30的vdd开关元件m1和m2被第一和第二子像素101a和101b共享,因此vdd切换电路30所需的开关元件的数量可以减小并且vdd切换电路30所需的面积可以减小。

像素电路包括发光元件el、驱动元件dt、存储电容器cst和多个开关元件t1至t4。vdd开关元件m1和m2以及开关元件t1至t4以及像素电路的驱动元件dt可以由pmostft实现。

子像素的发光元件el在电流ids流过驱动元件dt的驱动阶段drv中发光。除了有源时段at的数据写入阶段wra以及垂直消隐间隔vb的复位阶段ini、感测阶段sen和数据写入阶段wrv之外,驱动阶段drv占据1帧中的大部分。

如图16所示,垂直消隐间隔vb包括复位阶段ini、感测阶段sen、数据写入阶段wrv和驱动阶段drv。如图18所示,有源时段at包括数据写入阶段wra和驱动阶段drv。在垂直消隐间隔vb之后的有源时段at中感测的子像素的数据写入阶段wra中,当前帧数据被写入子像素。另一方面,在垂直消隐间隔vb的数据写入阶段wrv中,先前的帧数据被重新写入子像素。这意味着写入先前有源时段at中感测的子像素的数据和在垂直消隐间隔vb中写入的数据相同。

第一vdd开关元件m1在驱动阶段drv中响应于em信号em(n)导通。第一vdd开关元件m1将第一vdd线31连接至驱动阶段drv的子像素,并将vdd1提供至子像素的驱动元件dt和存储电容器cst。第一vdd开关元件m1包括:栅极,其连接至被施加em信号em(n)的第三栅极线43;第一电极,其连接至第一vdd线31;以及第二电极,其连接至像素电路的驱动元件dt和存储电容器cst。

第二vdd开关元件m2响应于第一扫描信号scana(n)而导通。第二vdd开关元件m2将第二vdd线32连接至数据写入阶段或感测阶段的子像素,并将vdd2提供至子像素的驱动元件dt和存储电容器cst。第二vdd开关元件m2包括:栅极,其连接至被施加第一扫描信号scana(n)的第一栅极线41;第一电极,其连接至第二vdd线32;以及第二电极,其连接至像素电路的驱动元件dt和存储电容器cst。

像素电路的发光元件el可以被实现为oled。oled包括在阳极和阴极之间形成的有机化合物层。有机化合物层可以包括但不限于空穴注入层hil、空穴传输层htl、发光层eml、电子传输层etl和电子注入层eil。当oled接通时,穿过空穴传输层htl的空穴和穿过电子传输层etl的电子移动到发光层eml,形成激子。因此,发光层eml产生可见光。oled通过在驱动阶段drv中产生并由驱动元件dt的栅极-源极电压vgs调节的电流发光。oled的阳极经由第三节点n3连接至第三和第四开关元件t3和t4。oled的阴极连接至被施加vss的vss电极。在驱动阶段,oled的电流路径通过像素电路的第一vdd开关元件m1和第三开关元件t3被切换。

存储电容器cst的第一电极在数据写入阶段和感测阶段中通过vdd切换电路30连接至第二vdd线32,并且在驱动阶段中通过vdd切换电路30连接至第一vdd线31。存储电容器cst的第二电极经由第一节点n1连接至驱动元件dt的栅极、第一开关元件t1的第一电极和第二开关元件t2的第二电极。

第一开关元件t1在感测阶段响应于第二扫描信号scanb(n)导通。在感测阶段第一开关元件t1将第一节点n1连接至第二节点n2。第二节点n2连接至第一开关元件t2的第二电极、驱动元件d2的第二电极和第三开关元件t3的第一电极。第一开关元件t1包括:栅极,其连接至被被施加第二扫描信号scanb(n)的第二栅极线42;第一电极,其连接至第一节点n1;以及第二电极,其连接至第二节点n2。

第二开关元件t2在有源时段at的数据写入阶段wra以及垂直消隐间隔vb的复位阶段ini、感测阶段sen和数据写入阶段wrv中响应于第一扫描信号scana(n)导通,并将数据线102连接至第一节点n1。第二开关元件t2包括:栅极,其连接至被施加第一扫描信号scana(n)的第一栅极线41;第一电极,其连接至数据线102;以及第二电极,其连接至第一节点n1。

第三开关元件t3在驱动阶段drv中响应于em信号em(n)导通,并将第二节点n2连接至第三节点n3。第三开关元件t3包括:栅极,其连接至被施加em信号em(n)的第三栅极线43;第一电极,其连接至第二节点n2;以及第二电极,其经由第三节点n3连接至发光元件el的阳极。

第四开关元件t4在有源时段at的数据写入阶段wra以及垂直消隐间隔vb的复位阶段ini、感测阶段sen和数据写入阶段wrv中响应于第一扫描信号scana(n)导通,并将vini配线连接至第三节点n3。第四开关元件t4在复位阶段ini、感测阶段sen以及数据写入阶段wra和wrv中将vini配线连接至发光元件el的阳极,以使发光元件el的寄生电容放电,从而防止子像素的运动模糊。第四开关元件t4包括:栅极,其连接至第一栅极线41;第一电极,其连接至vini配线;以及第二电极,其连接至第三节点n3。

参照图16和图17,在垂直消隐间隔vb中,生成第一扫描信号scana(n)作为限定复位阶段ini、感测阶段sen和数据写入阶段wrv的栅极导通电压的脉冲。在垂直消隐间隔vb中,生成第二扫描信号scanb(n)作为限定感测阶段sen的栅极导通电压的脉冲。第二扫描信号scanb(n)仅在感测阶段sen中的栅极导通电压下生成,并且在垂直消隐间隔vb的剩余时间期间和有源时段at期间保持在栅极关断电压。生成em信号em(n)作为在垂直消隐间隔vb的复位阶段ini、感测阶段sen和数据写入阶段wrv中的栅极关断电压的脉冲,并在驱动阶段drv中在栅极导通电压下生成。

如图21所示,在复位阶段ini中,像素电路的第二vdd开关元件m2和第二开关元件t2和第四开关元件t4响应于第一扫描信号scana(n)导通。在复位阶段ini中,vini被提供至数据线102。因此,在复位阶段ini中,像素电路的存储电容器cst的第一电极和驱动元件dt的第一电极被复位为vdd2减去ir降,并且第一节点n1和第三节点n3被复位为vini。

如图21所示,在感测阶段sen中,像素电路的第二vdd开关元件m2和第一、第二和第四开关元件t1、t2和t4响应于扫描信号scana(n)和scanb(n)导通。在感测阶段ini中,vdd2减去ir降被提供至像素电路的存储电容器cst的第一电极和驱动元件dt的第一电极,并且它们保持导通直到驱动元件dt的栅极-源极电压vgs达到阈值电压vth并且阈值电压vth被存储在存储电容器cst中。在感测阶段sen中感测的驱动元件dt的阈值电压vth通过第一和第二开关元件t1和t2以及数据线102被转换成感测部分20中的数字数据,然后被传送至补偿部分131。

在数据写入阶段wrv中,像素电路的第二vdd开关元件m2和第一、第二和第四开关元件t1、t2和t4响应于第一扫描信号scana(n)导通。在数据写入阶段wrv中,先前帧的数据电压vdata被提供至数据线102,并且输入图像的数据被写入子像素。在数据写入阶段wrv中,通过将数据电压vdata补偿等于驱动元件dt的阈值电压vth的量而产生的数据电压vdata+vth被存储在存储电容器cst中。在数据写入阶段wrv中,驱动元件dt的vgs变为存储在存储电容器cst中的电压vdata+vth。在数据写入阶段wrv中,写入子像素的数据与先前的有源时段的先前帧数据相同。该数据是如图17所示的先前帧数据。

在垂直消隐间隔vb的驱动阶段drv中,像素电路的第一vdd开关元件m1和第三开关元件t3响应于em信号em(n)导通。在这种情况下,驱动元件dt通过栅极-源极电压vgs生成电流ids。发光元件el通过来自驱动元件dt的电流ids接通并发光。在驱动阶段drv中提供至像素电路的vdd1包括由ir降引起的电压降α。在驱动阶段drv中,当vdd1-α施加至存储电容器cst的第一电极和驱动元件dt的第一电极时,第一节点n1处的电压减小α,导致驱动元件dt的vgs没有变化。因此,在驱动阶段drv中发光元件el在不受ir降的影响的情况下被驱动。

参照图17,在第(n-1)有源阶段vb(n-1)期间,先前帧数据被写入子像素pix(n)。子像素pix(n)是要在垂直消隐间隔vb中感测的任意子像素。当在第(n-1)有源时段at(n-1)期间将数据写入所有像素之后,当子像素pix(n)被复位然后在第(n-1)垂直消隐间隔vb(n-1)中被感测时,数据被从子像素pix(n)擦除,因此子像素pix(n)关断。在存在垂直消隐间隔vb(n-1)的1帧期间,在垂直消隐间隔vb(n-1)的感测阶段sen之后,应将与先前帧数据相同的数据重新写入子像素pix(n),使得所感测的子像素pix(n)的亮度可以保持恒定。

参照图18,有源时段at包括由第一扫描信号scana(n)限定的数据写入阶段wra和由em信号em(n)限定的驱动阶段wra。

在有源时段at中,生成第一扫描信号scana(n)作为限定大约1个水平时间的数据写入阶段wra的栅极导通电压的脉冲。在数据写入阶段wra中,第二扫描信号scanb(n)和em信号em(n)是栅极关断电压。第二扫描信号scanb(n)在有源时段at期间被保持在栅极关断电压。如图19所示,第二vdd开关元件m2和第二开关元件t2在数据写入阶段wrv中导通。在数据写入阶段wrv中,将当前帧数据的数据电压vdata提供至数据线102,并将数据写入子像素。数据电压vdata等于vdd-(data-vth)。data是与数据中的灰度级对应的电压。因此,vdd2被施加至存储电容器cst和驱动元件dt的第一电极,并且数据电压vdata被提供至连接至存储电容器cst的第二电极的第一节点和驱动元件的栅极。

在有源时段at的驱动阶段drv中,如图19所示,第一vdd开关元件m1和第三开关元件t3响应于em信号em(n)导通。在这种情况下,驱动元件dt通过栅极-源极电压vgs产生电流ids。发光元件el通过来自驱动元件dt的电流ids接通并发光。在驱动阶段drv中被提供至像素电路的vdd1包括由ir降引起的电压降α。在驱动阶段drv中,当向存储电容器cst的第一电极和驱动元件dt的第一电极施加vdd1-α时,第一节点n1处的电压减小α,导致驱动元件dt的vgs没有变化。因此,在驱动阶段drv中发光元件el在不受ir降的影响的情况下被驱动。

图20是示出在数据写入阶段wra或wrb以及驱动阶段drv施加至像素电路的vdd和存储电容器的电压的视图。

参照图20,vdd2=vdd被施加至存储电容器cst的第一电极和驱动元件dt的第一电极,并且vdata=vdd-(data-vth)被施加至存储电容器cst的第二电极。因此,存储电容器cst的电压为vgs=data+vth。

在驱动阶段drv中,vdd1=vdd-α(其为vdd减去由ir降引起的电压降α)被施加至存储电容器cst的第一电极和驱动元件dt的第一电极,并且由于第一和第二开关元件t1和t2断开,存储电容器cst的第二电极浮置。由于第一节点n1浮置,所以当存储电容器cst的第一电极电压改变α时,存储电容器cst的第二电极电压改变α。因此,存储电容器cst的两端之间的电势差保持不变,即使驱动阶段drv中的vdd变化亦如此。因此,vgs保持在与感测阶段中存储的电压相同的电压。

图22是示出根据由vesa(视频电子标准协会)制定的显示定时标准的有源时段和垂直消隐间隔的视图。

参见图22,垂直同步信号vsync限定1帧。水平同步信号hsync限定1个水平时间。数据使能信号de限定包括要在屏幕上显示的像素dta的有效数据的持续时间。

数据使能信号de与要在显示面板100的像素阵列上显示的有效数据同步。数据使能信号de的1个脉冲间隔为1个水平时间,并且数据使能信号de的高逻辑部分表示1个像素线的数据输入定时。1个水平时间是将数据写入显示面板100上的像素的1个像素线所需的时间。

定时控制器130在有源时段at期间接收数据使能信号de和输入图像的数据。在垂直消隐间隔vb期间不提供数据使能信号de和输入图像数据。在有源时段at期间,定时控制器130接收要写入所有像素的1帧数据。1帧是有源时段at和垂直消隐间隔vb之和。

从数据使能信号de可以看出,在垂直消隐间隔vb期间显示装置没有接收到输入数据。垂直消隐间隔vb包括垂直同步时间vs、垂直前沿fp和垂直后沿bp。垂直同步时间vs是从vsync的下降沿到上升沿的时间,其表示图像的开始(或结束)定时。垂直前沿fp是最后一个de的下降沿(即一帧的最后一行的数据定时)与垂直消隐间隔vb的开始之间的时间。垂直后沿bp是垂直消隐间隔vb的结束与第一de的上升沿之间的时间,其是一帧的第一行的数据定时。

如上所述,在本发明中,驱动电压vdd被划分为用于驱动阶段的vdd=vdd1和用于感测阶段和数据写入阶段的vdd=vdd2,并且通过外部补偿来补偿子像素的电特性的变化。在本发明中,当数据在有源时段中被写入子像素并且子像素的电特性在垂直消隐间隔中被感测时,vdd(=vdd1)被施加至子像素。因此,本发明的电致发光显示器在感测和数据写入阶段中在没有ir降的影响的情况下防止各个子像素的驱动元件的栅极-源极电压vgs的变化,并且能够准确地感测各个子像素的驱动元件的电特性,这是因为在感测阶段中没有ir降的影响。

虽然已经参考其多个说明性实施方式描述了实施方式,但是应当理解,本领域技术人员可以设计出许多其它修改和实施方式,这些修改和实施方式将落入本公开的原理的范围内。更具体地,在本公开、附图和所附权利要求的范围内,可以对主题组合布置的组成部分和/或布置进行各种变化和修改。除了组成部分和/或布置中的变化和修改之外,替代用途对于本领域技术人员也是明显的。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1