放电电路、放电方法以及显示装置与流程

文档序号:14837947发布日期:2018-06-30 13:13阅读:393来源:国知局
放电电路、放电方法以及显示装置与流程

本公开的实施例涉及一种放电电路、放电方法以及显示装置。



背景技术:

随着液晶显示技术的发展,薄膜晶体管液晶显示器(Thin Film Transistor Liquid Crystal Display,TFT-LCD)因具有高分辨率、省电、机身轻薄等优势,而广泛应用于液晶电视、移动电话、计算机等电子产品。

在TFT-LCD正常工作时,需要对每个像素进行充电,从而显示图像。在关机后,残留在像素中的电荷消失较慢,从而导致TFT-LCD出现残影现象,严重的甚至导致液晶极化。目前,主要采用TFT-LCD的驱动集成电路上的关机残影消除(XON)功能来解决残像问题。



技术实现要素:

本公开至少一实施例提供一种放电电路,包括:检测子电路、开关子电路和放电控制子电路。所述检测子电路被配置为检测显示装置的工作状态,并根据所述显示装置的工作状态生成并输出控制信号;所述开关子电路包括第一输出端和第二输出端,且被配置为:接收所述控制信号;在所述控制信号为第一极性时,从所述第一输出端输出显示电压信号,从所述第二输出端输出扫描指示信号作为所述放电控制子电路的放电输入信号;以及在所述控制信号为第二极性时,从所述第二输出端输出所述显示电压信号作为所述放电控制子电路的放电输入信号;所述放电控制子电路与所述开关子电路的第二输出端电连接,且被配置为:从所述开关子电路的第二输出端接收所述放电输入信号;以及根据所述放电输入信号生成并输出放电控制信号。

例如,在本公开一实施例提供的放电电路中,在所述控制信号为第一极性时,所述控制信号为第一类电平信号,所述开关子电路被配置将所述显示电压信号输出至时序控制器和源极驱动器,所述开关子电路被配置将所述扫描指示信号输出至所述放电控制子电路,所述扫描指示信号为第一类电平信号;在所述控制信号为第二极性时,所述控制信号为第二类电平信号,所述开关子电路被配置将所述显示电压信号输出至所述放电控制子电路,所述显示电压信号为第二类电平信号。

例如,在本公开一实施例提供的放电电路中,所述开关子电路包括开关元件,所述开关元件包括控制端、输入端、所述第一输出端和所述第二输出端;所述开关元件的控制端被配置为接收所述控制信号,所述开关元件的输入端被配置为接收所述显示电压信号,所述开关元件的第一输出端与所述时序控制器和所述源极驱动器电连接;在所述控制信号为第一类电平信号时,所述开关元件在所述控制信号的控制下,电连接所述输入端与所述第一输出端;以及在所述控制信号为第二类电平信号时,所述开关元件在所述控制信号的控制下,电连接所述输入端与所述第二输出端。

例如,在本公开一实施例提供的放电电路中,所述开关元件为继电元件,所述继电元件包括动触点、第一静触点和第二静触点,所述动触点为所述开关元件的输入端,所述第一静触点为所述开关元件的第一输出端,所述第二静触点为所述开关元件的第二输出端。

例如,在本公开一实施例提供的放电电路中,所述放电控制子电路包括非门,所述非门的输入端被配置为接收所述放电输入信号,所述非门的输出端被配置为输出所述放电控制信号。

例如,在本公开一实施例提供的放电电路中,所述放电控制子电路包括与非门,所述与非门的第一输入端被配置为接收逻辑输入电压信号,所述与非门的第二输入端被配置为接收所述放电输入信号,所述与非门的输出端被配置为输出所述放电控制信号。

例如,在本公开一实施例提供的放电电路中,所述显示装置的工作状态包括关机状态、休眠状态和显示状态,在所述显示状态时,所述控制信号为所述第一极性,在所述关机状态和休眠状态时,所述控制信号为所述第二极性。

本公开至少一实施例还提供一种显示装置,包括上述任一项所述的放电电路。

例如,本公开一实施例提供的显示装置还包括显示面板和栅极驱动器,所述显示面板包括像素单元,所述放电电路被配置为生成并输出所述放电控制信号至所述栅极驱动器,所述栅极驱动器被配置为在所述放电控制信号为第一类电平信号时,输出第一组驱动信号以控制所述像素单元进行放电。

例如,在本公开一实施例提供的显示装置中,所述栅极驱动器还被配置为在所述放电控制信号为第二类电平信号时,输出第二组驱动信号以控制所述像素单元正常显示。

本公开至少一实施例还提供一种放电方法,包括:检测显示装置的工作状态,根据所述显示装置的工作状态生成控制信号;根据所述控制信号,通过开关子电路生成放电输入信号,其中,在所述控制信号为第一极性时,所述放电输入信号为扫描指示信号,在所述控制信号为第二极性时,所述放电输入信号为显示电压信号;以及根据所述放电输入信号,通过放电控制子电路生成并输出放电控制信号。

例如,本公开一实施例提供的放电方法还包括:在所述控制信号为第一极性时,输出所述显示电压信号至时序控制器和源极驱动器;在所述控制信号为第一极性时,所述控制信号为第一类电平信号,所述扫描指示信号为第一类电平信号,所述放电控制信号为第二类电平信号;在所述控制信号为第二极性时,所述控制信号为第二类电平信号,所述显示电压信号为第二类电平信号,所述放电控制信号为第一类电平信号。

例如,在本公开一实施例提供的放电方法中,根据所述放电输入信号,通过放电控制子电路生成并输出所述放电控制信号,包括:对所述放电输入信号进行反相,以得到所述放电控制信号。

例如,本公开一实施例提供的放电方法还包括:判断所述放电控制信号是否为第一类电平信号,在所述放电控制信号为第一类电平信号时,输出第一组驱动信号以控制显示装置中的所有像素单元进行放电,在所述放电控制信号为第二类电平信号时,输出第二组驱动信号以控制显示装置中的所有像素单元正常显示。

例如,在本公开一实施例提供的放电方法中,所述显示装置的工作状态包括关机状态、休眠状态和显示状态,在所述显示状态时,所述控制信号为所述第一极性,在所述关机状态和休眠状态时,所述控制信号为所述第二极性。

附图说明

为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。

图1为一种XON信号生成电路示意图;

图2为本公开一实施例提供的一种放电电路的示意性框图;

图3为本公开一实施例提供的一种放电电路的示意性结构图;

图4A为本公开一实施例提供的一种开关子电路处于第一开关状态下的结构示意图;

图4B为本公开一实施例提供的一种开关子电路处于第二开关状态下的结构示意图;

图5A为本公开一实施例提供的又一种开关子电路的结构示意图;

图5B为本公开一实施例提供的另一种开关子电路的结构示意图;

图6A为本公开一实施例提供的一种放电控制子电路的示意图;

图6B为本公开一实施例提供的另一种放电控制子电路的示意图;

图7为本公开一实施例提供的一种显示装置的示意性框图;

图8为本公开一实施例提供的一种栅极驱动器中的放电功能电路的示意图;以及

图9为本公开一实施例提供的一种放电方法的示意性流程图。

具体实施方式

为了使得本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。

除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。

为了保持本公开实施例的以下说明清楚且简明,本公开省略了已知功能和已知部件的详细说明。

XON功能主要是指:在关机时,当逻辑输入电压信号VDD(例如,2.5V)下降到某一数值(例如,2V)时,开启XON功能,即产生XON信号,XON信号控制像素单元中的薄膜晶体管开启,从而像素单元开始放电。

图1示出了一种XON信号生成电路示意图。如图1所示,该XON信号生成电路包括电压比较器OP、第一电阻R1和第二电阻R2。电压比较器OP的反相输入端被配置为接收参考电压信号Vref,电压比较器OP的同相输入端被配置为接收消影电压信号VXON。消影电压信号VXON通过第一电阻R1和第二电阻R2从逻辑输入电压信号VDD分压得到。在显示面板正常工作时,电源端为显示面板提供逻辑输入电压信号VDD,在这种情况下,VXON>Vref,从而电压比较器OP输出高电平信号,即,此时XON信号为高电平信号,栅极驱动器的输出端的VGL正常输出,即栅极驱动器的一个输出端输出VGH,其余输出端输出VGL,从而控制薄膜晶体管正常工作。

在关机时,电源端不再向显示面板输出逻辑输入电压信号VDD,从而逻辑输入电压信号VDD开始掉电。当VXON<Vref时,电压比较器OP输出低电平信号,即,此时XON信号为低电平信号。在XON信号为低电平信号时,对于COG(Chip On Glass)产品,XON信号被传输给栅极驱动器,栅极驱动器接收到该XON信号后,控制输出开启信号,以同时开启显示面板中的所有的薄膜晶体管,像素内的电荷通过薄膜晶体管流出,因不同像素中的电荷的极性相反,从而像素内的电荷被中和,最终达到消除关机残影的目的。对于GOA(Gate Driver on array)产品,栅极驱动器中的电平转换器在接收到XON信号后,将栅极驱动器的输出端输出的VGL拉高到VGH(在正常显示时,在某一扫描时刻,只有一个输出端输出VGH,其余输出端输出VGL),从而同时开启显示面板中的所有的薄膜晶体管,像素内的电荷通过薄膜晶体管流出,因不同像素中的电荷的极性相反,从而像素内的电荷被中和,最终达到消除关机残影的目的。例如,VGL为薄膜晶体管的关闭电压信号,VGL一般为-10V至0V之间,VGH为薄膜晶体管的开启电压信号,VGH一般为10V以上。

目前,XON功能存在一定缺陷(例如,放电时间不足,薄膜晶体管打开后再次关闭等),从而导致像素单元放电不完全,显示面板仍然出现关机残影现象。另一方面,XON功能只能在关机的瞬间进行像素放电操作,而对于氧化物薄膜晶体管,由于其电荷保持性能较好,常规的XON功能无法完全使像素中的残留电荷中和。因此,采用氧化物薄膜晶体管的显示面板更容易产生关机残影现象。

本公开至少一实施例提供一种放电电路、放电方法以及显示装置,其能够有效延长像素单元的放电时间,且在关机或休眠状态都能够进行放电操作,同时能够避免晶体管打开后再次关闭等现象,从而有效释放像素单元中的像素电极上的残留电荷,减轻或消除关机残影现象。

需要说明的是,在本公开中,第一极性和第二极性表示电平信号的相位相反,大小可以相同。例如,当控制信号为第一极性时,控制信号为第一类电平信号,当控制信号为第二极性时,控制信号为第二类电平信号,第一类电平信号和第二类电平信号大小相同,相位相反,第一类电平信号例如可以为低电平信号,而第二类电平信号可以为高电平信号。

下面对本公开的实施例进行详细说明,但是本公开并不限于这些具体的实施例。

图2为本公开一实施例提供的一种放电电路的示意性框图,图3为本公开一实施例提供的一种放电电路的示意性结构图。

例如,如图2和图3所示,本公开实施例提供的放电电路100包括检测子电路10、开关子电路11和放电控制子电路12。检测子电路10被配置为检测显示装置的工作状态,并根据显示装置的工作状态生成并输出控制信号X。开关子电路11可以包括第一输出端O1和第二输出端O2。开关子电路11被配置为:接收控制信号X;在控制信号X为第一极性时,从第一输出端O1输出显示电压信号Vd,从第二输出端O2输出扫描指示信号作为放电控制子电路12的放电输入信号VX;在控制信号X为第二极性时,从第二输出端O2输出显示电压信号Vd作为放电控制子电路12的放电输入信号VX。放电控制子电路12与开关子电路11的第二输出端O2电连接,且放电控制子电路12被配置为:从开关子电路11的第二输出端O2接收放电输入信号VX;以及根据放电输入信号VX生成并输出放电控制信号XON。

例如,本公开提供的放电电路可以适用于COG产品、GOA产品等。

例如,控制信号X可以由显示装置的外部提供,即检测子电路10可以设置在显示装置的外部,例如,集成在主机(CPU)中。又例如,控制信号X也可以由显示装置内部的集成电路芯片提供,即检测子电路10可以设置在显示装置的集成电路芯片中。

例如,显示装置的工作状态可以包括关机状态、休眠状态和显示状态等。在显示状态时,控制信号X为第一极性;在关机状态和休眠状态时,控制信号X为第二极性。

例如,当检测子电路10检测到显示装置的处于显示状态时,则检测子电路10可以生成并输出控制信号X,且控制信号X为第一极性;当检测子电路10检测到显示装置的处于关机状态或休眠状态时,检测子电路10可以生成并输出控制信号X,且控制信号X为第二极性。例如,检测子电路10可以根据CPU的指示信号判断显示装置的工作状态。例如,当检测子电路10检测到CPU发出指示显示装置进入正常显示状态的信号时,则表示显示装置处于显示状态;而当检测子电路10检测到CPU发出指示显示装置进入关机状态或休眠状态的信号时,则表示显示装置处于关机状态或休眠状态。CPU的指示信号例如可以通过物理按键、鼠标点击选择或手指触摸选择等方式发出。

需要说明的是,显示装置的工作状态还可以包括锁定状态、待机状态等。在各工作状态下,控制信号X的极性可以根据实际应用设置,本公开对此不作限制。

例如,当检测子电路10检测到显示装置的处于关机状态或休眠状态时,该检测子电路10即可生成并输出控制信号X,从而放电控制子电路12可以生成并输出放电控制信号XON,以开启XON功能,控制像素单元进行放电。因此,该放电电路不用等到逻辑输入电压信号下降到特定值(例如2V)时才开启XON功能,从而可以有效延长像素单元中的像素电极的放电时间。

例如,检测子电路10可以利用硬件电路实现。又例如,检测子电路10也可以通过FPGA、DSP、CMU等信号处理器实现。检测子电路10例如可以包括处理器和存储器,处理器执行存储器中存储的软件程序实现检测显示装置的工作状态的功能。

例如,在控制信号X为第一极性时,控制信号X可以为第一类电平信号(例如,低电平信号)。在控制信号X为第二极性时,控制信号X可以为第二类电平信号(例如,高电平信号)。根据实际应用需求,检测子电路10可以调节生成的控制信号X的持续时间。例如,在控制信号X为第二极性时,控制信号X的持续时间可以为5秒、10秒等,即高电平信号的持续时间可以为5秒、10秒等。

例如,控制信号X可以控制放电输入信号VX的持续时间,从而控制放电控制信号XON的持续时间。又例如,放电控制信号XON可以通过时序来控制,即可以通过时序控制像素放电,而不是仅仅依靠掉电瞬间来控制像素放电。利用时序来控制像素放电则可以控制晶体管的打开时间,保证晶体管打开后不会再次关闭,从而有效释放像素电极上的残留电荷。

需要说明的是,根据开关子电路11的具体结构,在控制信号X为第一极性时,控制信号X也可以为高电平信号。而在控制信号X为第二极性时,控制信号X为低电平信号。本公开在此不作限定。

例如,在控制信号X为第一极性时,开关子电路11被配置将显示电压信号输出至源极驱动器13和时序控制器14,从而显示装置实现正常显示功能;开关子电路11还被配置将扫描指示信号输出至放电控制子电路12,以控制放电控制子电路12停止工作,此时,放电控制子电路12例如可以不输出放电控制信号XON或者输出高电平的放电控制信号XON,即此时XON功能关闭。例如,扫描指示信号表示显示装置正处于正常显示状态,而不是处于关机状态或休眠状态。在控制信号X为第二极性时,开关子电路11被配置将显示电压信号Vd输出至放电控制子电路12,从而显示装置实现放电功能;开关子电路11还被配置将放电指示信号输出至源极驱动器13和时序控制器14,以控制源极驱动器13和时序控制器14停止工作。

例如,在控制信号X为第一极性时,扫描指示信号为低电平信号,输出至源极驱动器13和时序控制器14的显示电压信号Vd为高电平信号。在控制信号X为第二极性时,放电指示信号为低电平信号,输出至放电控制子电路12的显示电压信号Vd为高电平信号。

例如,扫描指示信号表示显示装置的栅极驱动器按照预设的扫描方式进行扫描操作,即表示显示装置的各像素单元进行正常显示。

例如,放电指示信号表示显示装置处于放电状态,即表示显示装置的各像素单元进行放电。

例如,显示电压信号Vd表示显示装置中各像素单元的灰阶电压,即显示电压信号Vd可以控制显示装置中各像素单元的显示亮度。例如,显示电压信号Vd可以为1.8V。但不限于此,显示电压信号Vd的值可以根据实际应用具体设置。

例如,如图2和图3所示,开关子电路11可以包括开关元件,开关元件可以包括控制端C、输入端In、第一输出端O1和第二输出端O2。开关元件的控制端C可以与检测子电路10的输出端电连接,从而接收控制信号X。开关元件的输入端In被配置为接收显示电压信号Vd。开关元件的第一输出端O1可以与源极驱动器13和时序控制器14电连接。开关元件的第二输出端O2可以与放电控制子电路12电连接。在控制信号X为低电平信号时,开关元件在控制信号X的控制下电连接输入端In与第一输出端O1,从而开关元件可以将显示电压信号Vd(例如,高电平信号)传输至源极驱动器13和时序控制器14,以控制显示装置实现正常显示功能。此时,开关元件的第二输出端O2可以悬空,即此时第二输出端O2可以输出扫描指示信号(例如,低电平信号)至放电控制子电路12。

在控制信号X为高电平信号时,开关元件在控制信号X的控制下电连接输入端In与第二输出端O2,由此开关元件可以将显示电压信号Vd(例如,高电平信号)传输至放电控制子电路12,放电控制子电路12根据显示电压信号Vd生成并输出放电控制信号XON,从而控制显示装置进行放电操作。此时,开关元件的第一输出端O1可以悬空,即此时第一输出端O1可以输出放电指示信号(例如,低电平信号)至源极驱动器13和时序控制器14。

图4A为本公开一实施例提供的一种开关子电路处于第一开关状态下的结构示意图;图4B为图4A的开关子电路处于第二开关状态下的结构示意图。

例如,在一个示例中,如图4A和4B所示,开关元件可以包括继电元件J,继电元件J包括动触点3、第一静触点1和第二静触点2。动触点3可以为开关元件的输入端In,第一静触点1可以为开关元件的第一输出端O1,第二静触点2可以为开关元件的第二输出端O2。例如,控制信号X用于控制继电元件J中的线圈的通电或断电。当线圈不通电时,动触点3可以与第一静触点1接触;当线圈通电时,动触点3与第二静触点2接触。

例如,如图4A所示,在控制信号X为第一极性时(例如在控制信号X为低电平信号时),此时开关子电路11处于第一开关状态,在控制信号X的控制下,继电元件J中的线圈断电,继电元件J电连接动触点3与第一静触点1,而继电元件J的第二静触点2悬空。由此,继电元件J可以将显示电压信号Vd传输到源极驱动器13和时序控制器14。此时,第二静触点2的电位为低电压,即为低电压的扫描指示信号。

例如,如图4B所示,在控制信号X为第二极性时(例如,在控制信号X为高电平信号时),此时开关子电路11处于第二开关状态,在控制信号X的控制下,继电元件J中的线圈通电,继电元件J电连接动触点3与第二静触点2,而继电元件J的第一静触点1悬空。由此,继电元件J可以将显示电压信号Vd传输到放电控制子电路12。此时,第一静触点1的电位为低电压,即为低电压的放电指示信号。

综上所述,继电元件J在控制信号X的控制下可以分时将显示电压信号Vd传输至不同的电路中。

例如,继电元件J可以为各种类型的继电器,例如,电磁继电器、固体继电器等。

图5A为本公开一实施例提供的又一种开关子电路的结构示意图;图5B为本公开一实施例提供的另一种开关子电路的结构示意图。

例如,如图5A所示,开关元件可以包括第一晶体管M1和第二晶体管M2。第一晶体管M1的控制极和第二晶体管M2的控制极可以为开关元件的控制端C,第一晶体管M1第一极和第二晶体管M2的第一极可以为开关元件的输入端In,第一晶体管M1的第二极可以为开关元件的第一输出端O1,第二晶体管M2的第二极可以为开关元件的第二输出端O2。

例如,第一晶体管M1的第一极被配置为接收显示电压信号Vd,第一晶体管M1的第二极被配置为与源极驱动器13和时序控制器14电连接,第一晶体管M1的控制极被配置为接收控制信号X。第二晶体管M2的第一极被配置为接收显示电压信号Vd,第二晶体管M2的第二极被配置为与放电控制子电路12电连接,第二晶体管M2的控制极被配置为接收控制信号X。

例如,第一晶体管M1和第二晶体管M2均为薄膜晶体管、场效应晶体管或其他特性相同的开关器件。

例如,第一晶体管M1和第二晶体管M2的类型相反。如图5A所示,在一个示例中,第一晶体管M1为P型晶体管,而第二晶体管M2为N型晶体管。在控制信号X为低电平信号时,第一晶体管M1导通,第二晶体管M2截止,显示电压信号Vd经由第一晶体管M1传输至源极驱动器13和时序控制器14。此时,第二晶体管M2的第二极的电位为低电压,即为低电压的扫描指示信号。在控制信号X为高电平信号时,第一晶体管M1截止,第二晶体管M2导通,显示电压信号Vd经由第二晶体管M2传输至放电控制子电路12。此时,第一晶体管M1的第二极的电位为低电压,即为低电压的放电指示信号。

例如,第一晶体管M1和第二晶体管M2的类型也可以相同。如图5B所示,在另一个示例中,开关元件还可以包括第一反相器111,而第一晶体管M1和第二晶体管M2均为N型晶体管。第一反相器111的输入端被配置为接收控制信号X,第一反相器111的输出端可以与第一晶体管M1的控制极电连接。

在控制信号X为低电平信号时,第二晶体管M2的控制极接收该低电平的控制信号X,从而第二晶体管M2截止,第一反相器111将低电平信号转换为高电平信号并传输至第一晶体管M1的控制极,从而第一晶体管M1导通。在控制信号X为高电平信号时,第二晶体管M2的控制极接收该高电平的控制信号X,从而第二晶体管M2导通,第一反相器111将该高电平信号转换为低电平信号并传输至第一晶体管M1的控制极,从而第一晶体管M1截止。

值得注意的是,第一晶体管M1和第二晶体管M2也可以均为P型晶体管,在这种情况下,第一反相器111的输出端与第二晶体管M2的控制极电连接。

需要说明的是,在本公开的实施例中,为了区分晶体管,除作为控制极的栅极,直接描述了其中一极为第一极,另一极为第二极,所以本公开实施例中全部或部分晶体管的第一极和第二极根据需要是可以互换的。例如,对于N型晶体管,晶体管的第一极可以为源极,第二极可以为漏极;或者,对于P型晶体管,晶体管的第一极为漏极,第二极为源极。

图6A为本公开一实施例提供的一种放电控制子电路的示意图,图6B为本公开一实施例提供的另一种放电控制子电路的示意图。

例如,在一个示例中,如图6A所示,放电控制子电路12可以包括非门121。非门121的输入端被配置为接收放电输入信号VX,非门121的输出端被配置为输出放电控制信号XON。例如,放电控制信号XON为放电输入信号VX的非。

例如,在控制信号X为第一极性时,放电输入信号VX为扫描指示信号,且扫描指示信号为低电平信号,即放电输入信号VX为低电平信号。经过非门121对放电输入信号VX进行转换后,放电控制信号XON为高电平信号。在控制信号X为第二极性时,放电输入信号VX为显示电压信号Vd,且显示电压信号Vd为高电平信号,即放电输入信号VX为高电平信号。经过非门121对放电输入信号VX进行转换后,放电控制信号XON为低电平信号。

例如,如图6B所示,在另一个示例中,放电控制子电路12可以包括与非门122。与非门122的第一输入端被配置为接收逻辑输入电压信号VDDIN,与非门122的第二输入端被配置为接收放电输入信号VX,与非门122的输出端被配置为输出放电控制信号XON。

例如,逻辑输入电压信号VDDIN为显示装置的外部供电电压。逻辑输入电压信号VDDIN可以由电源电压提供。逻辑输入电压信号VDDIN可以为高电平信号。

例如,在控制信号X为第一极性时,放电输入信号VX为扫描指示信号,且扫描指示信号为低电平信号,即放电输入信号VX为低电平信号。由于逻辑输入电压信号VDDIN为高电平信号,经过与非门122对放电输入信号VX和逻辑输入电压信号VDDIN进行处理后,放电控制信号XON为高电平信号。在控制信号X为第二极性时,放电输入信号VX为显示电压信号Vd,且显示电压信号Vd为高电平信号,即放电输入信号VX为高电平信号。经过与非门122对放电输入信号VX和逻辑输入电压信号VDDIN进行处理后,放电控制信号XON为低电平信号。

例如,当放电控制信号XON为高电平信号时,显示装置的XON功能关闭,显示装置正常工作。当放电控制信号XON为低电平信号时,显示装置的XON功能开启,显示装置的栅极驱动器的所有输出端均输出开启电压信号,以开启显示装置上的所有开关晶体管,从而像素电极的残留电荷释放中和,显示装置实现放电操作。

图7为本公开一实施例提供的一种显示装置的示意性框图,图8为本公开一实施例提供的一种栅极驱动器中的放电功能电路的示意图。

例如,如图7所示,本公开实施例提供的显示装置50包括上述任一项所述的放电电路100。当放电电路100的检测子电路检测到显示装置50的处于关机状态或休眠状态时,该放电电路100即可生成并输出放电控制信号,从而开启XON功能,控制像素单元进行放电,而不用等到电压下降到特定值(例如2V)时才开启XON功能,从而有效延长像素单元的放电时间。

该显示装置能够有效延长像素单元的放电时间,且在关机或休眠状态都能够进行放电操作,同时能够避免晶体管打开后再次关闭等现象,从而有效释放像素单元中的像素电极上的残留电荷,减轻或消除关机残影现象。

例如,如图7所示,显示装置50还包括显示面板200和栅极驱动器300。显示面板200用于显示图像。显示面板200上设置有多行多列的像素单元201。放电电路100被配置为生成并输出放电控制信号至栅极驱动器300。栅极驱动器300被配置为在放电控制信号为第一类电平信号时,输出第一组驱动信号以控制像素单元201进行放电。栅极驱动器300还被配置为在放电控制信号为第二类电平信号时,输出第二组驱动信号以控制像素单元201正常显示。在控制信号为第一极性时,放电控制信号为第二类电平信号,在控制信号为第二极性时,放电控制信号为第一类电平信号。也就是说,在控制信号为第一极性时,像素单元201正常显示;在控制信号为第二极性时,像素单元201进行放电操作。

例如,如图7所示,每个像素单元201包括像素电极和与像素电极电连接的开关晶体管。开关晶体管例如与像素电极一一对应电连接。栅极驱动器300被配置为向开关晶体管的控制极提供驱动信号,从而控制开关晶体管导通或截止。像素电极201和开关晶体管202的配置与本领域技术人员所了解的普通显示装置中的配置相似或相同,本公开在此不再赘述。

例如,如图7所示,栅极驱动器300可以包括放电功能电路301,放电功能电路301被配置为接收放电电路100输出的放电控制信号XON,并根据放电控制信号XON控制栅极驱动器300分时输出第一组驱动信号和第二组驱动信号。

例如,如图8所示,放电功能电路301可以包括电容C1、第三晶体管M3、第四晶体管M4和第二反相器3011(例如,第二反相器3011可以为非门)。第三晶体管M3的第一极被配置为接收开关晶体管的关闭电压信号VGL,第三晶体管M3的第二极被配置为与开关晶体管电连接,第三晶体管M3的控制极被配置为接收放电控制信号XON。第四晶体管M4的第一极被配置为接收开关晶体管的开启电压信号VGH,第四晶体管M4的第二极被配置为与开关晶体管电连接,第四晶体管M4的控制极被配置为与第二反相器3011的输出端电连接,第二反相器3011的输入端被配置为接收放电控制信号XON。电容C1用于稳定第三晶体管M3和第四晶体管M4的控制极的电压信号。

当放电控制信号XON为第一类电平信号(例如,低电平信号)时,第三晶体管M3的控制极接收该低电平的放电控制信号XON,从而第三晶体管M3截止,第二反相器3011将低电平信号转换为高电平信号并传输至第四晶体管M4的控制极,从而第四晶体管M4导通。此时,放电功能电路301输出的信号VGLOUT表示第一组驱动信号,即栅极驱动器300输出第一组驱动信号,第一组驱动信号可以控制显示装置50中的所有开关晶体管开启,从而控制像素单元中的像素电极上的残留电荷释放,以实现放电操作。

在放电控制信号XON为第二类电平信号(例如,高电平信号)时,第三晶体管M3的控制极接收该高电平的放电控制信号XON,从而第三晶体管M3导通,第二反相器3011将该高电平信号转换为低电平信号并传输至第四晶体管M4的控制极,从而第四晶体管M4截止。此时,放电功能电路301输出的信号VGLOUT表示第二组驱动信号,即栅极驱动器300输出第二组驱动信号,第二组驱动信号可以控制显示装置50中的所有开关晶体管正常工作,从而控制显示装置50正常显示。

例如,第一组驱动信号均为开关晶体管的开启电压信号VGH,从而控制显示面板200中的所有像素单元201中的开关晶体管均处于开启状态,由此像素单元进行放电操作。第二组驱动信号可以同时包括开关晶体管的开启电压信号VGH和关闭电压信号VGL。例如,显示装置50预设的扫描方式为逐行扫描,在放电控制信号XON为高电平信号时,在某一扫描时刻,栅极驱动器300只有一个输出端输出开启电压信号VGH,从而控制一行像素单元201中的开关晶体管处于开启状态,其余输出端则输出关闭电压信号VGL,从而控制其余行像素单元201中的开关晶体管处于关闭状态,由此实现逐行扫描操作,像素单元201正常显示。即在某一扫描时刻,第二组驱动信号可以包括一个开启电压信号VGH和多个关闭电压信号VGL。但不限于此,第二组驱动信号中的开启电压信号VGH和关闭电压信号VGL的数量可以根据显示装置50预设的扫描方式确定,本公开对此不作具体限制。

例如,第三晶体管M3和第四晶体管M4均为薄膜晶体管、场效应晶体管或其他特性相同的开关器件。

例如,第三晶体管M3和第四晶体管M4的类型可以相同。例如,在图8所示的示例中,第三晶体管M3和第四晶体管M4均为N型晶体管。但不限于此,第三晶体管M3和第四晶体管M4的类型也可以相反。

例如,开关晶体管也可以为薄膜晶体管、场效应晶体管或其他特性相同的开关器件。

例如,如图7所示,显示装置50还包括源极驱动器13和时序控制器14。源极驱动器13配置为接收从放电电路100传输的显示电压信号Vd,并向显示面板200提供该显示电压信号Vd。时序控制器14被配置为向栅极驱动器300和源极驱动器13提供控制指令和/或时序信号,以使栅极驱动器300和源极驱动器13协同工作。

例如,显示面板200可以为液晶显示面板、有机发光二极管显示面板等。

例如,显示面板200可以为矩形面板、圆形面板、椭圆形面板或多边形面板等。另外,显示面板200不仅可以为平面面板,也可以为曲面面板,甚至球面面板。

例如,显示面板200还可以具备触控功能,即显示面板200可以为触控显示面板。

例如,源极驱动器13和栅极驱动器320可以分别由各自的专用集成电路芯片或者可以通过半导体制备工艺直接制备在显示面板200上来实现。

例如,显示装置50可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。

图9为本公开一实施例提供的一种放电方法的示意性流程图。

例如,如图9所示,本公开实施例提供的放电方法可以包括以下步骤:

步骤S10:检测显示装置的工作状态,根据显示装置的工作状态生成控制信号;

步骤S20:根据控制信号,通过开关子电路生成放电输入信号,其中,在控制信号为第一极性时,放电输入信号为扫描指示信号,在控制信号为第二极性时,放电输入信号为显示电压信号;以及

步骤S30:根据放电输入信号,通过放电控制子电路生成并输出放电控制信号。

例如,在步骤S10中,显示装置的工作状态包括关机状态、休眠状态和显示状态。在显示状态时,控制信号为第一极性;在关机状态和休眠状态时,控制信号为第二极性。

例如,在步骤S20中,在控制信号为第一极性时,控制信号为第一类电平信号(例如,低电平信号),扫描指示信号为第一类电平信号(例如,低电平信号),即放电输入信号为第一类电平信号(例如,低电平信号)。在控制信号为第二极性时,控制信号为第二类电平信号(例如,高电平信号),显示电压信号为第二类电平信号(例如,高电平信号),即放电输入信号为第二类电平信号(例如,高电平信号)。

例如,在步骤S20中,放电方法还包括:在控制信号为第一极性时,输出显示电压信号至时序控制器和源极驱动器。

例如,在步骤S30中,根据放电输入信号,通过放电控制子电路生成并输出放电控制信号包括:对放电输入信号进行反相,以得到放电控制信号。

需要说明的是,关于开关子电路、放电子电路的具体结构和功能等可以参考上述放电电路的实施例中的相关描述,在此不再赘述。

例如,在控制信号为第一极性时,放电输入信号为第一类电平信号(例如,低电平信号),对放电输入信号进行反相后得到的放电控制信号为第二类电平信号(例如,高电平信号)。在控制信号为第二极性时,放电输入信号为第二类电平信号(例如,高电平信号),对放电输入信号进行反相后得到的放电控制信号为第一类电平信号(例如,低电平信号)。

例如,当放电控制信号为第二类电平信号(例如,高电平信号),显示装置的XON功能关闭,显示装置正常工作。当放电控制信号为第一类电平信号(例如,低电平信号)时,显示装置的XON功能开启,像素电极上的残留电荷释放中和,显示装置实现放电操作。

需要说明的是,步骤S10的具体操作过程可以参考放电电路的实施例中的检测子电路的工作过程,步骤S20的具体操作过程可以参考放电电路的实施例中的开关子电路的工作过程,步骤S30的具体操作过程可以参考放电电路的实施例中的放电控制子电路的工作过程,重复之处不再赘述。

例如,如图9所示,放电方法还包括:

步骤S40:判断放电控制信号是否为第一类电平信号(例如,低电平信号),

在放电控制信号为第一类电平信号(例如,低电平信号)时,执行步骤S401:输出第一组驱动信号以控制显示装置中的所有像素单元进行放电,

在放电控制信号为第二类电平信号(例如,高电平信号)时,执行步骤S402:输出第二组驱动信号以控制显示装置中的所有像素单元正常显示。

需要说明的是,步骤S40、步骤S401和步骤S402的具体操作过程可以参考显示装置的实施例中的栅极驱动器300的工作过程,重复之处不再赘述。

对于本公开,还有以下几点需要说明:

(1)本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。

(2)为了清晰起见,在用于描述本公开的实施例的附图中,层或区域的厚度被放大或缩小,即这些附图并非按照实际的比例绘制。

(3)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。

以上所述仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,本公开的保护范围应以所述权利要求的保护范围为准。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1