一种显示面板和显示装置的制作方法

文档序号:16046226发布日期:2018-11-24 10:53阅读:183来源:国知局

本发明实施例涉及显示技术领域,尤其涉及一种显示面板和显示装置。

背景技术

随着显示技术的发展,显示装置会带有越来越多的功能。为了实现相应的功能,可能需要对显示面板的局部显示区域进行驱动显示,例如显示面板的显示区还包括异形显示区,由移位寄存器向显示区的扫描线提供扫描信号,以打开显示区的像素。如果仅需要驱动异形显示区进行显示,不仅驱动异形显示区的移位寄存器工作,其他驱动除异形显示区之外的区域的移位寄存器也会工作,即所有移位寄存器均会工作,增加了显示面板的功耗。



技术实现要素:

本发明提供一种显示面板和显示装置,以降低显示面板的功耗。

第一方面,本发明实施例提供了一种显示面板,包括显示区域和非显示区域;

所述显示面板还包括设置于所述非显示区域的多个级联的移位寄存器,以及设置于所述显示区的多条扫描线;所述移位寄存器与对应的所述扫描线连接;所述移位寄存器包括多个第一移位寄存器和多个第二移位寄存器,所述第一移位寄存器能够执行单向扫描,所述第二移位寄存器能够执行双向扫描;

所述显示区域包括第一显示区域和第二显示区域,所述第一显示区域的扫描线连接所述第一移位寄存器,所述第二显示区域的至少部分所述扫描线连接所述第二移位寄存器。

第二方面,本发明实施例还提供了一种显示装置,包括本发明任意实施例提供的显示面板。

本发明本实施例的技术方案,第一移位寄存器能够执行单向扫描,第二移位寄存器能够执行双向扫描。当需要第一显示区域和第二显示区域均显示时,可以触发控制各第一移位寄存器按第一方向进行扫描,第一移位寄存器扫描完成之后,完成扫描的最后一级第一移位寄存器可以触发第二移位寄存器输出扫描信号,各第二移位寄存器按第一方向进行扫描。当只需要第二移位寄存器进行扫描时完成第二显示区域显示的功能或者其他功能,例如第二移位寄存器驱动指纹传感单元,进行指纹识别,可以触发控制各第二移位寄存器按第二方向进行扫描,第二方向与第一方向互为相反方向,此过程只有第二移位寄存器工作,显示面板功耗降低。

附图说明

图1为现有技术提供的一种显示面板的结构示意图;

图2为现有技术提供的另一种显示面板的结构示意图;

图3为本发明实施例提供的一种显示面板的结构示意图;

图4为本发明实施例提供的另一种显示面板的结构示意图;

图5为本发明实施例提供的另一种显示面板的结构示意图;

图6为本发明实施例提供的另一种显示面板的结构示意图;

图7为本发明实施例提供的另一种显示面板的结构示意图;

图8为本发明实施例提供的另一种显示面板的结构示意图;

图9为本发明实施例提供的另一种显示面板的结构示意图;

图10为本发明实施例提供的另一种显示面板的结构示意图;

图11为本发明实施例提供的另一种显示面板的结构示意图;

图12为本发明实施例提供的另一种显示面板的结构示意图;

图13为本发明实施例提供的另一种显示面板的结构示意图;

图14为本发明实施例提供的一种第一移位寄存器的结构示意图;

图15为本发明实施例提供的一种第二移位寄存器的结构示意图;

图16为本发明实施例提供的一种第一移位寄存器的电路原理图;

图17为本发明实施例提供的一种第一移位寄存器的时序图;

图18为本发明实施例提供的一种第二移位寄存器的电路原理图;

图19为本发明实施例提供的一种第二移位寄存器的时序图;

图20为本发明实施例提供的另一种第一移位寄存器的电路原理图;

图21为本发明实施例提供的另一种第二移位寄存器的电路原理图;

图22为本发明实施例提供的另一种显示面板的结构示意图;

图23为本发明实施例提供的另一种第二移位寄存器的结构示意图;

图24为本发明实施例提供的另一种第二移位寄存器的电路原理图;

图25为本发明实施例提供的另一种第二移位寄存器的时序图;

图26为本发明实施例提供的一种显示装置。

具体实施方式

下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。

图1为现有技术提供的一种显示面板的结构示意图,如图1所示,现有的面内指纹识别的显示面板,显示面板包括显示区120和非显示区110。在显示区120内除了像素单元外,还包括指纹识别模块121,指纹识别模块包括多个阵列排布的指纹识别单元,用于识别指纹。在非显示区110内,包括用于驱动像素单元的第一扫描驱动电路111,还包括用于驱动指纹识别模块121的第二扫描驱动电路112。第一扫描驱动电路111和第二扫描驱动电路112均通过驱动扫描线113与其对应的像素单元或指纹识别模块121连接。额外设置第二扫描驱动电路112增加了显示面板上总的扫描驱动电路的个数,以致增加了显示面板的边框宽度。

图2为现有技术提供的另一种显示面板的结构示意图,如图2所示,显示面板包括正常显示区20的异形显示区21,显示面板不仅包括用于驱动正常显示区20的第三扫描驱动电路22,还包括用于驱动异形显示区21的第四扫描驱动电路23。第三扫描驱动电路22和第四扫描驱动电路23均通过驱动扫描线25与其对应的像素单元连接。当显示面板仅需要异形显示区21进行显示时,显示面板内的用于驱动异形显示区21的第四扫描驱动电路23和用于驱动正常显示区20的第三扫描驱动电路22均需要工作,从而增加了显示面板的功耗,并且对于异形显示区21而言,在一帧的显示时间内,用于驱动正常显示区20的第三扫描驱动电路22的驱动时间比较长,异形显示区21的空白时间比较长。

图3为本发明实施例提供的一种显示面板的结构示意图,如图3所示,该显示面板10包括显示区域和非显示区域。显示面板还包括设置于非显示区域的多个级联的移位寄存器,以及设置于显示区的多条扫描线30,移位寄存器与对应的扫描线30连接。移位寄存器包括多个第一移位寄存器201和多个第二移位寄存器202,第一移位寄存器201能够执行单向扫描,第二移位寄存器202能够执行双向扫描。显示区域包括第一显示区域101和第二显示区域102,第一显示区域101的扫描线30连接第一移位寄存器201,第二显示区域102的至少部分扫描线30连接第二移位寄存器202。

具体地,显示面板还包括多条数据线,以及多个子像素,子像素连接对应的扫描线和数据线,多条扫描线呈多行排布,多条数据线呈多列排布,子像素呈阵列排布。例如一行子像素与一条扫描线连接,一列子像素与一条数据线连接。移位寄存器逐行输出扫描信号至其连接的扫描线11上,在对一行扫描线11输出扫描信号过程,该行扫描线11连接的一行子像素打开,数据线上的数据信号写入该行子像素,该行子像素刷新显示。一般从第一行扫描线11扫描到最后一行扫描线11或者从最后一行扫描线11扫描到第一行扫描线11,也即完成逐行扫描过程,实现对显示画面的刷新显示。多个第一移位寄存器201执行单向扫描,例如多个移位寄存器能够沿a-b方向进行扫描,也就说,沿a-b方向,多个移位寄存器逐级输出扫描信号至其连接的扫描线上。第一移位寄存器能够进行单向扫描,其中,单向扫描的方向可以是第一个第一移位寄存器201至最后一个第一移位寄存器201依次输出扫描信号,驱动与之电连接的扫描线的扫描方向。或者单向扫描的方向也可以是最后一个第一移位寄存器201至第一个第一移位寄存器201依次输出扫描信号,驱动与之电连接的扫描线的扫描方向。第二移位寄存器能够进行双向扫描,其中,双向扫描是指不仅能够第一级第二移位寄存器202至最后一级第二移位寄存器202依次输出扫描信号,驱动与之电连接的扫描线,而且可以最后一级第一移位寄存器201至第一级第一移位寄存器201依次输出扫描信号,驱动与之电连接的扫描线。

第二显示区域102可以为异形显示区域,异形显示区域包括具有其他功能的区域,例如,可以包括指纹识别区域。异形显示区域内的像素单元部分可以采用第一移位寄存器201进行驱动,具有其他功能的区域可以采用第二移位寄存器202进行驱动。此时第二显示区域102内的扫描线30部分与第一移位寄存器201连接,部分与第二移位寄存器202连接。多个第二移位寄存器202可以执行双向扫描,既可以实现由第一个第二移位寄存器202至最后一个第二移位寄存器202依次驱动与之对应的异形显示区域的扫描方向,又可以实现由最后一个第二移位寄存器202至第一个第二移位寄存器202依次驱动与之对应的异形显示区域的扫描方向。多个第二移位寄存器202的扫描方向可以在第二显示区域102显示时选择与多个第一移位寄存器201的扫描方向不同,从而可以实现第二显示区域102显示时只有多个第二移位寄存器202驱动对应的第二显示区域102,降低了显示面板的功耗。

示例性地,如图3所示,多个第一移位寄存器能够从沿a-b方向依次输出扫描信号,多个第二移位寄存器不仅能够沿a-b方向依次输出扫描信号,而且能够沿b-a方向依次输出扫描信号。第二显示区域102位于第一显示区域101的之后,因此多个第二移位寄存器202位于最后一个第一移位寄存器201的之后。当显示面板中的第一显示区域101和第二显示区域102均进行显示时,第一触发信号线stv1上的输入触发信号,触发信号一般为脉冲信号,触发信号触发第一级第一移位寄存器输出扫描信号,第一级第一寄存器触发第二级第一移位寄存器输出扫描信号,如此,沿a-b方向,第一级至最后一级第一移位寄存器逐级输出扫描信号至其连接的扫描线上。第一子显示区域进行显示或者刷新显示的内容;当最后一级第一移位寄存器201输出扫描信号,当最后一级第一移位寄存器20输出触发信号至第一级第二移位寄存器202,第一级第二移位寄存器202输出扫描信号,然后多个第二移位寄存器202逐级输出扫描信号,第一子显示区域进行显示或者刷新显示的内容;。当向第二触发信号线stv2输入触发信号,最后一级第二移位寄存器输出扫描信号,最后一级第二移位寄存器还触发其上一级第二移位寄存器201输出扫描信号,如此,沿b-a方向,最后一级第二移位寄存器至第一级第二移位寄存器201逐级输出扫描信号,实现对第二字显示区域的显示或者显示内容的刷新。当第一级第二移位寄存器输出扫描信号之后,由于第一移位寄存器只能进行从a-b方向的单项扫描,不会触发最后一级第一移位寄存器输出扫描信号,各第一移位寄存器均不输出扫描信号,可以实现只在第二子显示区域显示内容,而且只在第二子显示区显示内容时,只有与第二子显示区中的扫描线连接的第二移位寄存器工作,不必所有的移位寄存器工作(不必第一移位寄存器和第二移位寄存器均工作),降低功耗。即当只有第二显示区域102显示时,显示面板的扫描方向选择由下到上(从b到a)。此时多个第二移位寄存器202由最后一级第二移位寄存器202至第级第二移位寄存器202依次驱动与之电连接的扫描线,此时多个第一移位寄存器201的扫描方向与第二移位寄存器202的扫描方向相反,此时只有多个第二移位寄存器202驱动与之连接的扫描线所在的第二显示区域102进行显示,降低了显示面板的功耗。当需要各个显示区域显示时,可以选择从上到下(从a到b)扫描。

本实施例的技术方案,第一移位寄存器能够执行单向扫描,第二移位寄存器能够执行双向扫描。当需要第一显示区域和第二显示区域均显示时,可以触发控制各第一移位寄存器按第一方向进行扫描,第一移位寄存器扫描完成之后,完成扫描的最后一级第一移位寄存器可以触发第二移位寄存器输出扫描信号,各第二移位寄存器按第一方向进行扫描。当只需要第二移位寄存器进行扫描时完成第二显示区域显示的功能或者其他功能,例如第二移位寄存器驱动指纹传感单元,进行指纹识别,可以触发控制各第二移位寄存器按第二方向进行扫描,第二方向与第一方向互为相反方向,此过程只有第二移位寄存器工作,显示面板功耗降低。

本发明实施例提供的显示面板可以是异形显示面板,第二子显示区域为异行显示面板的异行区域。示例性地,图4为本发明实施例提供的另一种显示面板的结构示意图,如图4所示,第二显示区域102位于第一显示区域101的上方,多个第二移位寄存器202位于第一个第一移位寄存器201的上方,共有m级第一移位寄存器201和n级第二移位寄存器201,m和n均为大于1的整数,第一移位寄存器m可表示第m级第一移位寄存器。第二显示区域102为异形显示区域。当显示面板中的第一显示区域101和第二显示区域102均进行显示时,显示面板的扫描方向选择由下到上。此时多个第一移位寄存器201和多个第二移位寄存器202具有相同的扫描方向。多个第一移位寄存器201由最后一级第一移位寄存器201至第级第一移位寄存器201依次输出扫信号至其电连接的扫描线30上,当第一级第一移位寄存器201输出扫描信号后,触发驱动最后一级第二移位寄存器202输出扫描信号,然后多个第二移位寄存器202从最后一级至第一级依次输出扫描信号。当只有第二显示区域102进行显示时,显示面板的扫描方向选择由上到下。此时多个第二移位寄存器202由第一级第二移位寄存器202至最后一级第二移位寄存器202依次输出扫描信号至第二显示区域102内的扫描线30上,因第一移位寄存器一般只能进行单向扫描,最后一级第二移位寄存器(第n级第二移位寄存器)输出扫描信号后,第一移位寄存器不工作,此时只有多个第二移位寄存器202驱动与其对应的第二显示区域102进行显示,降低了显示面板的功耗。

在上述技术方案的基础上,图5为本发明实施例提供的另一种显示面板的结构示意图,如图5所示,第二显示区域102包括指纹识别区域103,指纹识别区域103包括多个指纹识别单元。与第二显示区域102的扫描线30连接的移位寄存器还用于向指纹识别单元提供控制信号。

具体地,与第二显示区域102的扫描线30连接的移位寄存器可以有多种连接方式。示例性地,如图5所示,第一显示区域102内的扫描线30与第一移位寄存器201连接,第一移位寄存器用于向第一显示区域101内的扫描线提供扫描信号。第二移位寄存器与第二显示区域102内的扫描线电连接,用于向第二显示区域102内的扫描线提供扫描信号。部分或者全部第二移位寄存器还用于向指纹识别单元提供控制信号,驱动指纹识别区域103进行指纹识别。图6为本发明实施例提供的另一种显示面板的结构示意图,如图6所示,与第二显示区域102的扫描线30连接的第二移位寄存器既为像素单元形成的显示区域提供扫描信号,又为指纹识别单元提供控制信号。图5中的第二移位寄存器包括一个输出端,该输出端为扫描提供扫描信号,还为指纹识别区域的指纹识别单元提供控制信号,即扫描信号作还作为驱动指纹识别单元的控制信号。与图5所示的显示面板中的第二移位寄存器不同的是,图6中的第二移位寄存器包括两个输出端,一个输出端连接扫描线30,另一个输出端连接指纹识别区域的指纹识别单元,驱动指纹识别区域的指纹识别单元进行指纹识别。如此可以保证能够进行指纹识别的基础上,还可以降低对扫描线上扫描信号信号的影响,提高显示效果。

需要说明的是,指纹识别区域103在第二显示区域102内的位置不做限定。

在上述各技术方案的基础上,与第一显示区域101的扫描线30连接的各移位寄存器位于第一显示区域101的一侧,或者位于第一显示区域101相对的两侧。

具体地,当与第一显示区域101的扫描线30连接的各移位寄存器位于第一显示区域101的一侧时,如图3至图6所示,各移位寄存器逐行连接第一显示区域101的扫描线30,逐行驱动第一显示区域101显示。图7为本发明实施例提供的另一种显示面板的结构示意图,如图7所示,与第一显示区域101的扫描线30连接的各移位寄存器位于第一显示区域101相对的两侧。两侧的第一移位寄存器201交错驱动第一显示区域101内的扫描线30。示例性地,第一显示区域101一侧的第一移位寄存器201用于为第一显示区域101的奇数行扫描线30提供扫描信号,第一显示区域101的另一侧的第一移位寄存器201用于为第一显示区域101的偶数行扫描线30提供扫描信号。或者,第一显示区域101一侧的第一移位寄存器201用于为第一显示区域101的偶数行扫描线线提供扫描信号,第一显示区域101的另一侧的第一移位寄存器201用于为第一显示区域101的奇数行扫描线提供扫描信号。

在上述各技术方案的基础上,继续参考图7,与第二显示区域102的扫描线30连接的各移位寄存器均为第二移位寄存器202,并设置于第二显示区域102的一侧或者相对的两侧。

具体地,当第二显示区域102的扫描线30连接的各移位寄存器均为第二移位寄存器202时,可以实现第二移位寄存器202驱动第二显示区域102显示时降低显示面板的功耗。第二移位寄存器202可以设置于第二显示区域102的一侧,如图3至6所示,此时第二移位寄存器202逐行连接第二显示区域102的扫描线,逐行驱动第二显示区域102。第二移位寄存器202可以设置于第二显示区域102相对的两侧,如图7所示,两侧的第二移位寄存器202交错驱动第二显示区域102内的扫描线。示例性地,第二显示区域102一侧的第二移位寄存器202用于为第二显示区域102的奇数行扫描线提供扫描信号或控制信号,第二显示区域102的另一侧的第二移位寄存器202用于为第二显示区域102的偶数行扫描线提供扫描信号或控制信号。或者,第二显示区域102一侧的第二移位寄存器202用于为第二显示区域102的偶数行扫描线提供扫描信号和/或控制信号,第二显示区域102的另一侧的第一移位寄存器202用于为第二显示区域102的奇数行显示单元提供扫描信号和/或控制信号,控制信号可以用于驱动指纹识别单元。

在上述各技术方案的基础上,继续参考图5至图7,各第一移位寄存器201构成至少一组第一移位寄存器组210,每组第一移位寄存器组210内的各第一移位寄存器201级联。各第二移位寄存器202构成至少一组第二移位寄存器组220;每组第二移位寄存器组220中的各第二移位寄存器202级联。

在显示区域的同一侧,一组第一移位寄存器组210的第一级第一移位寄存器201与一组第二移位寄存器组220的最后一级第二移位寄存器202级联;或者,一组第一移位寄存器组210的最后一级第一移位寄存器201与一组第二移位寄存器组220的第一级第二移位寄存器202级联。

具体地,如图5至图7所示,当第一移位寄存器201均位于显示区域的一侧时,各第一移位寄存器201构成一组第一移位寄存器组210,第一移位寄存器组210内的各第一移位寄存器201级联。当第一移位寄存器201位于显示区域相对的两侧时,各第一移位寄存器201可以构成两组第一移位寄存器组210。显示区域的一侧的第一移位寄存器201为一组第一移位寄存器组210,显示区域的另一侧的第一移位寄存器201为另一组第一移位寄存器组210,每组内的第一移位寄存器201级联。同理,当第二移位寄存器均202位于显示区域的一侧时,各第二移位寄存器202构成一组第二移位寄存器组220,第二移位寄存器组220内的各第二移位寄存器220级联。当第二移位寄存器202位于显示区域相对的两侧时,各第二移位寄存器202可以构成两组第二移位寄存器组220,每组第二移位寄存器组220内的各第二移位寄存器202级联。

另外,显示区的同一侧的第一移位寄存器组210和第二移位寄存器组220之间采用级联的方式连接。示例性地,如图7所示,多个第二移位寄存器202位于最后一个第一移位寄存器201的下方时,显示区域同一侧的第一移位寄存器组210的最后一级第一移位寄存器201与第二移位寄存器组220的第一级第二移位寄存器202连接。图8为本发明实施例提供的另一种显示面板的结构示意图,如图8所示,多个第二移位寄存器202位于第一个第一移位寄存器201的上方时,显示区域同一侧的第一移位寄存器组210的第一级第一移位寄存器201与第二移位寄存器组220的最后一级第二移位寄存器202连接。

上述的技术方案,各第一移位寄存器构成至少一组第一移位寄存器组,每组第一移位寄存器组内的各第一移位寄存器级联。各第二移位寄存器构成至少一组第二移位寄存器组,每组第二移位寄存器组中的各所述第二移位寄存器级联。在显示区域的同一侧,一组第一移位寄存器组的第一级第一移位寄存器与一组第二移位寄存器组的最后一级第二移位寄存器级联,或者,一组第一移位寄存器组的最后一级第一移位寄存器与一组第二移位寄存器组的第一级第二移位寄存器级联,可以实现多个第一移位寄存器和多个第二移位寄存器的级联。

在上述各技术方案的基础上,图9为本发明实施例提供的另一种显示面板的结构示意图,如图9所示,可以设置第一移位寄存器组210的个数为两个,分别位于显示区域的第一侧和第二侧,第二移位寄存器组220位于显示区域的第二侧,第一侧和第二侧相对设置。具体地,第一侧的第一移位寄存器组210与第二侧的第一移位寄存器组210交错驱动第一显示区域101。第二移位寄存器组220中的第二移位寄存器202驱动与之连接的第二显示区域102。示例性地,如图9所示,第二移位寄存器组220中的第二移位寄存器202与指纹识别区域103连接,因此第二移位寄存器202驱动第二显示区域102内的指纹识别区域103。

图10为本发明实施例提供的另一种显示面板的结构示意图,如图10所示,第一移位寄存器201包括第一触发信号输入端inf1和第一触发信号输出端next1,第二移位寄存器202包括第二触发信号输入端inf2、第三触发信号输入端inb和第二触发信号输出端next2。任意相邻的两级第一移位寄存器201,后一级第一移位寄存器201的第一触发信号输入端inf1与前一级第一移位寄存器的第一触发信号输出端next1连接。任意相邻的两级第二移位寄存器202,后一级第二移位寄存器202的第二触发信号输入端inf2与前一级第二移位寄存器202的第二触发信号输出端next2连接,后一级第二移位寄存器202的第二触发信号输出端next2与前一级第二移位寄存器的第三触发信号输入端inb连接。

该显示面板还包括第一起始信号线stv1和第二起始信号线stv2。在显示区域的同一侧,第一级第一移位寄存器201的第一触发信号输入端inf1与第一起始信号线stv1连接;第一级第二移位寄存器202的第二触发信号输入端inf2与最后一级第一移位寄存器201的第一触发信号输出端next1连接,最后一级第二移位寄存器202的第三触发信号输入端inb与第二起始信号线stv2连接。

具体地,如图10所示,多级第一移位寄存器201相邻的两级,后一级第一移位寄存器201的第一触发信号输入端inf1与前一级第一移位寄存器的第一触发信号输出端next1连接,实现多级第一移位寄存器201的单向级联,因此第一移位寄存器201单向扫描。示例性地,第一移位寄存器2的第一触发信号输入端inf1与第一移位寄存器1的第一触发信号输出端next1连接,因此第一移位寄存器1驱动后,其第一触发信号输出端next1输出第一触发信号,第一移位寄存器2才会驱动,即根据其第一触发信号端next1输出的第一触发信号输出扫描信号。以此类推,实现多级第一移位寄存器201的扫描方向是从第一移位寄存器1至第一移位寄存器n的扫描方向。多级第二移位寄存器202相邻的两级,后一级第二移位寄存器202的第二触发信号输入端inf2与前一级第二移位寄存器202的第二触发信号输出端next2连接,同样实现多级第二移位寄存器202从第二移位寄存器1至第二移位寄存器m的扫描方向。而后一级第二移位寄存器202的第二触发信号输出端next2与前一级第二移位寄存器的第三触发信号输入端inb连接,可以实现多级第二移位寄存器202从第二移位寄存器m至第二移位寄存器1的扫描方向。示例性地,第二移位寄存器2的第二触发信号输入端inf2与第二移位寄存器1的第二触发信号输出端next2连接,因此只有第二移位寄存器1经第二触发信号输入端inf2驱动后,第二触发信号输出端next2输出第二触发信号,第二移位寄存器2才会经第二触发信号输入端inf2驱动。以此类推,实现多级第二移位寄存器202的扫描方向是从第二移位寄存器1至第二移位寄存器m的扫描方向。而第二移位寄存器3的第二触发信号输出端next2与第二移位寄存器2的第三触发信号输入端inb连接,因此,只有第二移位寄存器3经第三触发信号输入端inb驱动,第二触发信号输出端next2输出第三触发信号时,第二移位寄存器2才会经第三触发信号输入端inb驱动。以此类推,实现多级第二移位寄存器2的扫描方向是第二移位寄存器m至第二移位寄存器1的扫描方向。

当显示面板的第一显示区101和第二显示区102均进行显示时,第一起始信号线stv1输出有效的第一起始信号,第二起始信号线stv2输出无效的第二起始信号。此时显示面板的扫描方向由上到下。第一起始信号驱动第一级第一移位寄存器201,级联的移位寄存器的扫描方向从第一级第一移位寄存器201至最后一级的第二移位寄存器202。当显示面板的第一显示区101进行显示时,第一起始信号线stv1输出有效的第一起始信号,第二起始信号线stv2输出无效的第二起始信号。此时显示面板的扫描方向由上到下。第一起始信号驱动第一级第一移位寄存器201,级联的第一移位寄存器的扫描方向从第一级第一移位寄存器201至最后一级的第一移位寄存器201。当显示面板的第二显示区102进行显示时,第一起始信号线stv1输出无效的第一起始信号,第二起始信号线stv2输出有效的第二起始信号。此时显示面板的扫描方向由下到上。第二起始信号驱动最后一级第二移位寄存器202,级联的第二移位寄存器202的扫描方向从最后一级第二移位寄存器202至第一级的第二移位寄存器202,实现第二显示区102显示时只有第二显示区102对应的第二移位寄存器202触发驱动,从而降低了显示面板的功耗。

一般情况下,第一起始信号和第二起始信号的有效状态互为反相信号。示例性地,当第一起始信号的有效状态为高电平时,第二起始信号的有效状态为低电平,或者,当第一起始信号的有效状态为低电平时,第二起始信号的有效状态为高电平。

需要说明的是,如图10所示,第一起始信号线stv1和第二起始信号线stv2可以为同一信号线,可以通过控制同一信号线的电平值实现对级联的移位寄存器的扫描方向的控制。

图11为本发明实施例提供的另一种显示面板的结构示意图,如图11所示,此时第二显示区域102位于第一显示区域101的上方,第二移位寄存器202位于第一移位寄存器201的上方,其连接关系与图10的连接关系相同。当显示面板的第一显示区101和第二显示区102均进行显示时,此时显示面板的扫描方向由下到上。多级移位寄存器的扫描方向与图10相同。当当显示面板的第一显示区101进行显示时,此时显示面板的扫描方向同样为由下到上。当显示面板的第二显示区102进行显示时,此时显示面板的扫描方向由上到下。

图12为本发明实施例提供的另一种显示面板的结构示意图,如图12所示,显示区域的两侧分别包括第二移位寄存器202和第一移位寄存器201。显示区域的每一侧的多级移位寄存器的连接方式与图10中的移位寄存器的连接方式相同。当第二移位寄存器202位于第一移位寄存器201的下方时,显示区域的每一侧的多级移位寄存器的扫描方向与图10中的移位寄存器的扫描方向相同。当第二移位寄存器202位于第一移位寄存器201的上方时,显示区域的每一侧的多级移位寄存器的扫描方向与图11中的移位寄存器的扫描方向相同。

图13为本发明实施例提供的另一种显示面板的结构示意图,如图13所示,显示区域的两侧均包括第一移位寄存器201,在显示区域的第二侧包括第二移位寄存器202。此时该显示面板还包括第三起始信号线stv3。第三起始信号线stv3位于显示区域的第一侧,第一起始信号线stv1和第二起始信号线stv2位于显示区域的第二侧。在显示区域的第一侧,第一级第一移位寄存器201的第一触发信号输入端inf1与第三起始信号stv3线连接。

具体地,如图13所示,显示区域的第二侧包括多级第一移位寄存器201和多级第二移位寄存器202,同时包括第一起始信号线stv1和第二起始信号线stv2。因此,显示区域的第二侧的多级移位寄存器的连接关系与图10至图12相同。而显示区域的第一侧只包括多级第一移位寄存器201,多级第一移位寄存器201的连接方式同样为级联,即任意相邻的两级第一移位寄存器201,后一级第一移位寄存器201的第一触发信号输入端inf1与前一级第一移位寄存器的第一触发信号输出端next1连接。而第一级第一移位寄存器201的第一触发信号输入端inf1与第一起始信号线stv3连接,实现对多级第一移位寄存器201的启动。

在上述各技术方案的基础上,继续参考图10至图13,该显示面板还包括第一时钟信号线clk1和第二时钟信号线clk2。移位寄存器还包括第一时钟信号输入端in1和第二时钟信号输入端in2,相邻两级移位寄存器的第一时钟信号输入端in1和第二时钟信号输入端in2分别与第一时钟信号线clk1和第二时钟信号线clk2交替电连接。

具体地,显示面板一侧的多级移位寄存器共有n+m级。可以设置奇数级移位寄存器的第一时钟信号输入端in1与第一时钟信号线clk1连接,偶数级移位寄存器的第二时钟信号输入端in2与第二时钟信号线clk2连接,如图10至图13所示。或者,也可以设置偶数级移位寄存器的第一时钟信号输入端in1与第一时钟信号线clk1连接,奇数级移位寄存器的第二时钟信号输入端in2与第二时钟信号线clk2连接。实现相邻两级移位寄存器的第一时钟信号输入端in1和第二时钟信号输入端in2分别与第一时钟信号线clk1和第二时钟信号线clk2交替电连接。

在上述各技术方案的基础上,该显示面板还包括第一控制信号线和第二控制信号线。图14为本发明实施例提供的一种第一移位寄存器的结构示意图,如图15所示,第一移位寄存器201包括第一输入模块310、第一移位模块320以及第一使能和输出模块330。第一输入模块310包括第一输入端in1和第二输入端in2。第一输入模块310的第一输入端in1与第一控制信号线ctrl1连接,第一输入模块的第二输入端in2作为第一移位寄存器201的第一触发信号输入端inf1,第一输入模块310用于输出移位控制信号。第一移位模块320包括第一时钟信号输入端ck1、第一输入端in3和输出端out2。第一移位模块320的输入端in3与第一输入模块310的输出端out1连接,第一移位模块320的第一时钟信号输入端ck1作为第一移位寄存器201的第一时钟信号输入端in1,第一移位模块320用于根据其第一输入端in3输入的移位控制信号以及第一时钟信号输入端ck1输入的时钟信号输出移位信号。第一使能和输出模块330包括第二时钟信号输入端ck2、输入端in4和输出端out3。第一使能模块330的第二时钟信号输入端ck2作为第一移位寄存器201的第二时钟信号输入端in2,第一使能和输出模块330的输入端in4与第一移位模块320的输出端out2连接,第一使能和输出模块330的输出端out3作为第一移位寄存器201的输出端gout1。第一使能和输出模块330用于根据其输入端in4输入的移位信号以及第二时钟信号输入端ck2输入的时钟信号输出扫描信号。

当第一输入模块310的第一输入端in1和第一输入模块310的第二输入端in2输入触发信号时,第一输入模块用于输出移位控制信号,第一移位模块320的输出端out2输出移位信号,同时第一移位模块320还包括第二输出端out4,作为第一移位寄存器201的第一次级触发信号输出端next1,输出次级触发信号。第一使能和输出模块330接收移位信号,并根据第二时钟信号输入端ck2输入的时钟信号输出扫描信号。

在上述技术方案的基础上,图15为本发明实施例提供的一种第二移位寄存器的结构示意图,如图15所示,第二移位寄存器202包括第二输入模块410、第二移位模块420和第二使能和输出模块430。第二输入模块410包括第一输入端in5、第二输入端in6、第三输入端in7、第四输入端in8和输出端out5。第二输入模块410的第一输入端in5与第一控制信号线ctrl1连接,第二输入模块410的第二输入端in6作为第二移位寄存器202的第二触发信号输入端inf2,第二输入模块410的第三输入端in7与第二控制信号线ctrl2连接,第二输入模块410的第四输入端in8作为第二移位寄存器202的第三触发信号输入端inb。第二输入模块410的输出端out5用于输出移位控制信号。第二移位模块420包括第一时钟信号输入端ck1、第一输入端in9和输出端out6。第二移位模块420的输入端in9与第二输入模块410的输出端out5连接,第二移位模块420的第一时钟信号输入端ck1作为第二移位寄存器202的第一时钟信号输入端in1,第二移位模块420用于根据其第一输入端in9输入的移位控制信号以及第一时钟信号输入端ck1输入的时钟信号输出移位信号。第二使能和输出模块430包括第二时钟信号输入端ck2、输入端in10和输出端out7。第二使能模块430的第二时钟信号输入端ck2作为第二移位寄存器202的第二时钟信号输入端in2,第二使能和输出模块430的输入端in10与第二移位模块420的输出端out6连接,第二使能和输出模块430的输出端out7作为第二移位寄存器202的输出端gout2。第二使能模块430用于根据其输入端in10输入的移位信号以及第二时钟信号输入端ck2输入的时钟信号输出扫描信号。

具体地,参考图13和图15当第二输入模块410的第一输入端in5和第二输入模块410的第二输入端in6输入触发信号时,多级第二移位寄存器202的扫描方向是从上一级第二移位寄存器202至下一级第二移位寄存器202的扫描方向。当第二输入模块410的第三输入端in7和第二输入模块410的第四输入端in8输入触发信号时,多级第二移位寄存器202的扫描方向是从下一级第二移位寄存器202至上一级第二移位寄存器202的扫描方向。因此,可以通过控制第二输入模块410的第一输入端in5、第二输入端in6、第三输入端in7和第四输入端in8输入的信号控制第二移位寄存器202的扫描方向。当第二输入模块410输出移位控制信号后,第二移位模块420和第二使能和输出模块430的工作过程与第一移位模块320和第一使能和输出模块330类似。

在上述技术方案的基础上,图16为本发明实施例提供的一种第一移位寄存器的电路原理图,如图16所示,第一移位寄存器的第一输入模块310还包括第一晶体管t1和第二晶体管t2。第一晶体管t1的第一极与第一触发信号输入端inf1连接,第一晶体管t1的第二极与第二晶体管t2的第一极电连接,第一晶体管t1的栅极以及第二晶体管t2的栅极与第一输入模块的第一输入端in1连接,即与第一控制信号线ctrl1连接。

第一移位寄存器的第一移位模块320还包括第一反相器inv1、第二反相器inv2、第一时钟反相器ckinv1和第二时钟反相器ckinv2。第一反相器inv1的输入端与第一时钟信号输入端ck1连接,第一时钟反相器ckinv1的输入端与第一晶体管t1的第二极电连接,第一时钟反相器ckinv1的第一控制端与第一反相器的输出端inv1电连接,第一时钟反相器ckinv1的第二控制端与第一时钟信号输入端ck1电连接,第一时钟反相器ckinv1的输出端与第二时钟反相器ckinv2的输出端电连接。第二时钟反相器ckinv2的输入端与第二反相器inv2的输出端电连接,第二时钟反相器ckinv2的第一控制端与第一时钟信号输入端ck1电连接,第二时钟反相器ckinv2的第二控制端与第一反相器inv1的输出端电连接。第二反相器inv2的输入端与第一时钟反相器ckinv1的输出端连接,第二反相器inv2的输出端与第一移位寄存器的第一触发信号输出端next1连接。

第一移位寄存器的第一使能和输出模块330还包括第一与非门nand1和至少一个第三反相器inv3。第一与非门nand1的第一输入端与第二时钟信号输入端ck2电连接,第一与非门nand1的第二输入端与第二反相器inv2的输出端电连接,至少一个第三反相器inv3顺次串联于第一与非门nand1的输出端和第一移位寄存器的输出端gout1之间。

图17为本发明实施例提供的一种第一移位寄存器的时序图。结合图16和图17说明第一移位寄存器的工作原理。inf1表示第一触发信号输入端inf1输入的信号,ctrl1表示第一控制信号线ctrl1输入的信号,clk1表示第一时钟信号线clk1输入的信号,clk2表示第二时钟信号线clk2输入的信号,next1表示第一触发信号输出端next1输出的信号,gout1表示第一移位寄存器输出端gout1输出的信号。

在t11阶段,第一控制信号线ctrl1输入高电平,第一触发信号输入端inf1输入高电平,第一时钟信号输入端ck1输入高电平信号。第一晶体管t1处于导通状态,第一触发信号输入端inf1输入的高电平信号传输至第一时钟反相器ckinv1的输入端。此时第一时钟反相器ckinv1等效于一个反相器,第二时钟反相器ckinv2处于高阻态,第二时钟反相器ckinv2的输入端和输出端断开。第一触发信号输入端inf1输入的触发信号通过第一时钟反相器ckinv1和第二反相器inv2传输至第一触发信号输出端next1。第一触发信号输出端next1输出高电平信号。第二时钟信号输入端ck2输入低电平信号,经过第一与非门nand1和第三反相器inv3的作用,第一移位寄存器的输出端gout1输出低电平信号。

在t12阶段,第一时钟信号输入端ck1输入低电平信号,第二时钟信号输入端ck2输入高电平信号。第一时钟反相器ckinv1等效于处于高阻态,第一时钟反相器ckinv1的输入端和输出端断开。第二时钟反相器ckinv2等效于一个反相器,第二时钟反相器ckinv2和第二反相器inv2的连接方式等效于两个反向并联的反相器,第一触发信号输出端next1输出高电平信号。经过第一与非门nand1和第三反相器inv3的作用,第一移位寄存器的输出端gout1输出高电平信号。

在t12之后阶段,第一控制信号线ctrl1输入高电平,第一触发信号输入端inf1输入低电平,第一晶体管t1处于导通状态,第一触发信号输入端inf1输入的低电平信号传输至第一时钟反相器ckinv1的输入端。第一时钟信号输入端ck1输入高电平信号,第一时钟反相器ckinv1等效于一个反相器,第二时钟反相器ckinv2处于高阻态,第二时钟反相器ckinv2的输入端和输出端断开。第一触发信号输入端inf1输入的触发信号通过第一时钟反相器ckinv1和第二反相器inv2传输至第一触发信号输出端next1。第一触发信号输出端next1输出低电平信号。第二时钟信号输入端ck2输入低电平信号,经过第一与非门nand1和第三反相器inv3的作用,第一移位寄存器的输出端输出低电平信号。

m和n一般为正整数,取奇数。

在上述技术方案的基础上,图18为本发明实施例提供的一种第二移位寄存器的电路原理图,如图18所示,第二移位寄存器的第二输入模块410还包括第三晶体管t3、第四晶体管t4、第五晶体管t5和第六晶体管t6。第三晶体管t3的第一极以及第四晶体管t4的第一极与第二触发信号输入端inf2连接,第三晶体管t3的第二极与第四晶体管t4的第二极连接,第三晶体管t3的栅极以及第五晶体管t5的栅极与第一控制信号线ctrl1连接,第四晶体管t4的栅极以及第六晶体管t6的栅极与第二控制信号线ctrl2连接。第五晶体管t5的第一极以及六晶体管t6的第一极与第三触发信号输入端inb连接,第五晶体管t5的的第二极以及第六晶体管t6的第二极与第三晶体管t3的第二极连接。

第二移位寄存器的第二移位模块420还包括第四反相器inv4、第五反相器inv5、第三时钟反相器ckinv3和第四时钟反相器ckinv4。第四反相器inv4的输入端与第一时钟信号输入端ck1连接,第三时钟反相器ckinv3的输入端与第三晶体管t3的第二极电连接,第三时钟反相器ckinv3的第一控制端与第四反相器inv4的输出端电连接,第三时钟反相器ckinv3的第二控制端与第一时钟信号输入端ck1电连接,第三时钟反相器ckinv3的输出端与第四时钟反相器ckinv4的输出端电连接。第四时钟反相器ckinv4的输入端与第五反相器inv5的输出端电连接,第四时钟反相器ckinv4的第一控制端与第一时钟信号输入端ck1电连接,第四时钟反相器ckinv4的第二控制端与第四反相器inv4的输出端电连接。第五反相器inv5的输入端与第三时钟反相器ckinv3的输出端连接,第五反相器inv5的输出端与第二移位寄存器的第二触发信号输出端next2连接。

第二移位寄存器的第二使能和输出模块430还包括第二与非门nand2和至少一个第六反相器inv6。第二与非门nand2的第一输入端与第二时钟信号输入端ck2电连接,第二与非门nand2的第二输入端与第五反相器inv5的输出端电连接,至少一个第六反相器inv6顺次串联于第二与非门nand2的输出端和第二移位寄存器的输出端gout2之间。

图19为本发明实施例提供的一种第二移位寄存器的时序图。结合图18和图19说明第二移位寄存器的工作原理。inf2表示第一触发信号输入端inf2输入的信号,inb表示第一触发信号输入端inb输入的信号,ctrl1表示第一控制信号线ctrl1输入的信号,ctrl2表示第二控制信号线ctrl2输入的信号,clk1表示第一时钟信号线clk1输入的信号,clk2表示第二时钟信号线clk2输入的信号,next2表示第一触发信号输出端next2输出的信号,gout2表示第一移位寄存器输出端gout2输出的信号。其中21和t22可表示第二移位寄存器沿第一方向扫描的控制时序阶段,t23和t24可表示第二移位寄存器沿第二方向扫描的控制时序阶段,第一方向和第二方向互为相反方向。控制第二移位寄存器沿第一方向扫描,ctrl1为高电平,ctrl2为低电平;控制第二移位寄存器沿第二方向扫描,ctrl1为低电平,ctrl2为高电平。

在t21阶段,第一控制信号线ctrl1输入高电平,第二控制信号线ctrl2输入低电平,第二触发信号输入端inf2输入高电平,第一时钟信号输入端ck1输入高电平信号。第三晶体管t3和第四晶体管t4处于导通状态,第二触发信号输入端inf2输入的高电平信号传输至第三时钟反相器ckinv3的输入端。此时第三时钟反相器ckinv3等效于一个反相器,第四时钟反相器ckinv4处于高阻态,第四时钟反相器ckinv4的输入端和输出端断开。第二触发信号输入端inf2输入的触发信号通过第三时钟反相器ckinv3和第四反相器inv4传输至第二触发信号输出端next2,第二触发信号输出端next2输出高电平信号。第二时钟信号输入端ck2输入低电平信号,经过第二与非门nand2和第六反相器inv6的作用,第二移位寄存器的输出端gout2输出低电平信号。

在t22阶段,第一时钟信号输入端ck1输入低电平信号,第二时钟信号输入端ck2输入高电平信号。第三时钟反相器ckinv3等效于处于高阻态,第三时钟反相器ckinv3的输入端和输出端断开。第四时钟反相器ckinv4等效于一个反相器,第四时钟反相器ckinv4和第四反相器inv4的连接方式等效于两个反向并联的反相器,第二触发信号输出端next2输出高电平信号。经过第二与非门nand2和第六反相器inv6的作用,第二移位寄存器的输出端gout2输出高电平信号。

在t23阶段,第一控制信号线ctrl1输入低电平,第二控制信号线ctrl2输入高电平,第三触发信号输入端inb输入高电平,第一时钟信号输入端ck1输入高电平信号。第五晶体管t5和第六晶体管t6处于导通状态,第三触发信号输入端inb输入的高电平信号传输至第三时钟反相器ckinv3的输入端。此时第三时钟反相器ckinv3等效于一个反相器,第四时钟反相器ckinv4处于高阻态,第四时钟反相器ckinv4的输入端和输出端断开。第二触发信号输入端inf2输入的触发信号通过第三时钟反相器ckinv3和第四反相器inv4传输至第二触发信号输出端next2,第二触发信号输出端next2输出高电平信号。第二时钟信号输入端ck2输入低电平信号,经过第二与非门nand2和第六反相器inv6的作用,第二移位寄存器的输出端gout2输出低电平信号。

在t24阶段,第一时钟信号输入端ck1输入低电平信号,第二时钟信号输入端ck2输入高电平信号。第三时钟反相器ckinv3等效于处于高阻态,第三时钟反相器ckinv3的输入端和输出端断开。第四时钟反相器ckinv4等效于一个反相器,第四时钟反相器ckinv4和第四反相器inv4的连接方式等效于两个反向并联的反相器,第二触发信号输出端next2输出高电平信号。经过第二与非门nand2和第六反相器inv6的作用,第二移位寄存器的输出端gout2输出高电平信号。

上述的过程中,t21阶段和t22阶段可以实现多级第二移位寄存器202的扫描方向是从上一级第二移位寄存器202至下一级第二移位寄存器的扫描方向。t23阶段和t24阶段可以实现多级第二移位寄存器202的扫描方向是从下一级第二移位寄存器202至上一级第二移位寄存器的扫描方向。

在上述技术方案的基础上,图20为本发明实施例提供的另一种第一移位寄存器的电路原理图,显示面板还包括栅极全开控制信号线gas。第一使能和输出模块330还包括第一与门and1,第一与门and1连接于第一与非门nand1与第一个第三反相器inv3之间。第一与门and1的第一输入端与第一与非门nand1的输出端连接,第一与门and1的第二输入端与栅极全开控制信号线gas连接,第一与门and1的输出端与第一个第三反相器inv3的输入端连接。图21为本发明实施例提供的另一种第二移位寄存器的电路原理图,第二使能和输出模块430还包括第二与门and2,第二与门and2连接于第二与非门nand2与第一个第六反相器inv6之间。第二与门and2的第一输入端与第二与非门nand2的输出端连接,第二与门and2的第二输入端与栅极全开控制信号线gas连接,第二与门and2的输出端与第一个第六反相器inv6的输入端连接。

具体地,当显示面板在一帧的驱动过程中,栅极全开控制信号线gas输出的栅极全开控制信号为高电平时,第一与门and1输出的电平为第一与非门nand1的电平,第二与门and2输出的电平为第二与非门nand2的电平,此时第一与门and1和第二与门and2均不起作用。当显示面板的一帧驱动结束之后,下一帧驱动开始之前,栅极全开控制信号线gas输出的栅极全开控制信号为低电平时,无论第一与非门nand1输出高电平或低电平,第一与门and1均输出低电平,经过第三反相器inv3的作用,第二移位寄存器的输出端gout2输出高电平。或者,无论第二与非门nand2输出高电平或低电平,第二与门and2均输出低电平,经过第六反相器inv6的作用,第二移位寄存器的输出端gout2输出高电平。因此可以对第一移位寄存器和第二移位寄存器充分放电,避免了画面残影和画面的抖动,提高了显示质量。

图22为本发明实施例提供的另一种显示面板的结构示意图,图23为本发明实施例提供的另一种第二移位寄存器的结构示意图。如图22和图23所示,显示面板还包括第三时钟信号线clk3。第二移位寄存器202包括第三时钟信号输入端in3、第一输出端gout21和第二输出端gout22。第一输出端gout21与第二显示区域102的扫描线30连接,第二输出端gout22与指纹识别单元连接。

在显示面板上,还包括第三控制信号线ctrl3和第四控制信号线ctrl4。第二移位寄存器还包括第三输入模块510、第三移位模块520以及第三使能和输出模块530。第三输入模块包括第一输入端in11、第二输入端in12、第三输入端in13和第四输入端in14。第三输入模块510的第一输入端in11与第三控制信号线ctrl3连接,第三输入模块510的第二输入端in12作为第二移位寄存器202的第二触发信号输入端inf2,第三输入模块510的第三输入端in13与第四控制信号线ctrl4连接,第三输入模块510的第四输入端in14作为第二移位寄存器的第三触发信号输入端inb。第三输入模块用于输出移位控制信号。第三移位模块520包括第一时钟信号输入端ck1、第一输入端in15和输出端out9。第三移位模块520的输入端in15与第三输入模块510的输出端out8连接,第三移位模块520用于根据其第一输入端in15输入的移位控制信号以及第一时钟信号输入端ck1输入的时钟信号输出移位信号。第三使能和输出模块530包括第二时钟信号输入端ck2、第三时钟信号输入端ck3、输入端in16、第一输出端out11和第二输出端out12。第三使能和输出模块530的第二时钟信号输入端ck2与第二时钟信号线clk2连接,第三使能和输出模块530的第三时钟信号输入端ck3与第三时钟信号线clk3连接,第三使能模块和输出模块530的输入端与第三移位模块520的输出端out9连接。第三使能和输出模块530用于根据其输入端in16输入的移位信号以及第二时钟信号输入端ck2输入的时钟信号,在其第一输出端out11输出扫描信号。以及根据其输入端in16和第三时钟信号输入端ck3输入的时钟信号,在其第二输出端out12输出控制信号。第三使能和输出模块530的第一输出端out11作为第二移位寄存器的第一输出端gout21,第三使能和输出模块530的第二输出端out12作为第二移位寄存器的第二输出端gout22。

具体地,当第三输入模块510的第一输入端in11和第三输入模块510的第二输入端in12输入触发信号时,多级第二移位寄存器202的扫描方向是从上一级第二移位寄存器202至下一级第二移位寄存器的扫描方向,其第一输出端out11输出扫描信号。此时通过设置第一时钟信号输入端ck1和第二时钟信号输入端ck2控制扫描信号的电平值。当第三输入模块510的第三输入端in13和第三输入模块510的第四输入端in14输入触发信号时,多级第二移位寄存器202的扫描方向是从下一级第二移位寄存器202至上一级第二移位寄存器的扫描方向,其第二输出端out12输出控制信号。此时通过设置第一时钟信号输入端ck1和第三时钟信号输入端ck3控制扫描信号的电平值。

在上述技术方案的基础上,图24为本发明实施例提供的另一种第二移位寄存器的电路原理图。可用于图22中所示的显示面板的第二移位寄存器,如图24所示,第二移位寄存器的第三输入模块510还包括第七晶体管t7、第八晶体管t8、第九晶体管t9和第十晶体管t10。第七晶体管t7的第一极以及第八晶体管t8的第一极与第二触发信号输入端inf2连接,第七晶体管t7的第二极与第八晶体管t8的第二极连接;第七晶体管t7的栅极以及第九晶体管t9的栅极与第三控制信号线ctrl3连接,第八晶体管t8的栅极以及第十晶体管t10的栅极与第四控制信号线ctrl4连接。第九晶体管t9的第一极以及第十晶体管t10的第一极与第三触发信号输入端inb连接;第九晶体管t9的的第二极以及第十晶体管t10的第二极与第七晶体管t7的第二极连接。

第二移位寄存器的第三移位模块520还包括第七反相器inv7、第八反相器inv8、第五时钟反相器ckinv5和第六时钟反相器ckinv6。第七反相器inv7的输入端与第一时钟信号输入端ck1连接;第五时钟反相器ckinv5的输入端与第七晶体管t7的第二极电连接,第五时钟反相器ckinv5的第一控制端与第七反相器inv7的输出端电连接,第五时钟反相器ckinv5的第二控制端与第一时钟信号输入端ck1电连接,第五时钟反相器ckinv5的输出端与第六时钟反相器ckinv6的输出端电连接。第六时钟反相器ckinv6的输入端与第七反相器inv7的输出端电连接,第六时钟反相器ckinv6的第一控制端与第一时钟信号输入端ck1电连接,第六时钟反相器ckinv6的第二控制端与第八反相器inv8的输出端电连接。第八反相器inv8的输入端与第五时钟反相器ckinv5的输出端连接,第八反相器inv8的输出端作为第二移位寄存器的第二触发信号输出端next2。

第二移位寄存器的第三使能和输出模块530还包括第三与非门nand3、第四与非门nand4、至少一个第九反相器inv9和至少一个第十反相器inv10。第三与非门nand3的第一输入端与第二时钟信号输入端ck2电连接,第三与非门nand3的第二输入端与第八反相器inv8的输出端电连接,至少一个第九反相器inv9顺次串联于第三与非门nand3的输出端和第二移位寄存器的第一输出端gout21之间。第四与非门nand4的第一输入端与第三时钟信号输入端ck3电连接,第四与非门nand4的第二输入端与第八反相器inv8的输出端电连接,至少一个第十反相器inv10顺次串联于第四与非门nand4的输出端和第二移位寄存器的第二输出端gout22之间。

图25为本发明实施例提供的另一种第二移位寄存器的时序图。结合图24和图25说明第二移位寄存器的工作原理。inf2表示第一触发信号输入端inf2输入的信号,inb表示第一触发信号输入端inb输入的信号,ctrl3表示第三控制信号线ctrl3输入的信号,ctrl4表示第四控制信号线ctrl4输入的信号,clk1表示第一时钟信号线clk1输入的信号,clk2表示第二时钟信号线clk2输入的信号,clk3表示第二时钟信号线clk3输入的信号,next2表示第一触发信号输出端next2输出的信号,gout21表示第二移位寄存器的第一输出端gout21输出的信号,gout22表示第二移位寄存器的第二输出端gout22输出的信号。其中t31、t32和t33可表示第二移位寄存器沿第一方向扫描的控制时序阶段,t34、t35和t36可表示第二移位寄存器沿第二方向扫描的控制时序阶段,第一方向和第二方向互为相反方向。控制第二移位寄存器沿第一方向扫描,ctrl3为高电平,ctrl4为低电平;控制第二移位寄存器沿第二方向扫描,ctrl3为低电平,ctrl4为高电平。

在t31阶段,第三控制信号线ctrl3输入高电平,第四控制信号线ctrl4输入低电平,第二触发信号输入端inf2输入高电平,第一时钟信号输入端ck1输入高电平信号。第七晶体管t7和第八晶体管t8处于导通状态,第二触发信号输入端inf2输入的高电平信号传输至第五时钟反相器ckinv5的输入端。此时第五时钟反相器ckinv5等效于一个反相器,第六时钟反相器ckinv6处于高阻态,第六时钟反相器ckinv6的输入端和输出端断开。第二触发信号输入端inf2输入的触发信号通过第五时钟反相器ckinv5和第八反相器inv8传输至第二触发信号输出端next2,第二触发信号输出端next2输出高电平信号。第二时钟信号输入端ck2输入低电平信号,第三时钟信号输入端ck3输入高电平信号,经过第三与非门nand3和第九反相器inv9的作用,第二移位寄存器的第一输出端gout21输出低电平信号。经过第四与非门nand4和第十反相器inv10的作用,第二移位寄存器的第二输出端gout22输出高平信号。

在t32阶段,第二时钟信号输入端ck2输入高电平信号,第三时钟信号输入端ck3输入低电平信号,第二移位寄存器的第一输出端gout21输出高电平信号,第二移位寄存器的第二输出端gout22输出低电平信号。

在t33阶段,第一时钟信号输入端ck1输入低电平信号,第二时钟信号输入端ck2输入高电平信号,第三时钟信号输入端ck3输入低电平信号,第二移位寄存器的第一输出端gout21输出高电平信号,第二移位寄存器的第二输出端gout22输出低电平信号。

在t34阶段,第三控制信号线ctrl3输入低电平,第四控制信号线ctrl4输入高电平,第三触发信号输入端inb输入高电平,第一时钟信号输入端ck1输入高电平信号。第九晶体管t9和第十晶体管t10处于导通状态,第三触发信号输入端inb输入的高电平信号传输至第五时钟反相器ckinv5的输入端。此时第五时钟反相器ckinv5等效于一个反相器,第六时钟反相器ckinv6处于高阻态,第六时钟反相器ckinv6的输入端和输出端断开。第二触发信号输入端inf2输入的触发信号通过第五时钟反相器ckinv5和第八反相器inv8传输至第二触发信号输出端next2,第二触发信号输出端next2输出高电平信号。第二时钟信号输入端ck2输入低电平信号,第三时钟信号输入端ck3输入高电平信号,第二移位寄存器的第一输出端gout21输出低电平信号。第二移位寄存器的第二输出端gout22输出高电平信号。

在t35阶段,第二时钟信号输入端ck2输入高电平信号,第三时钟信号输入端ck3输入低电平信号,第二移位寄存器的第一输出端gout21输出高电平信号,第二移位寄存器的第二输出端gout22输出低低平信号。

在t36阶段,第一时钟信号输入端ck1输入低电平信号,第二时钟信号输入端ck2输入高电平信号,第三时钟信号输入端ck3输入低电平信号,第二移位寄存器的第一输出端gout21输出高电平信号,第二移位寄存器的第二输出端gout22输出低电平信号。

上述的过程中,t31阶段至t33阶段可以实现多级第二移位寄存器202的扫描方向是从上一级第二移位寄存器202至下一级第二移位寄存器的扫描方向。此时可以通过控制第一时钟信号输入端ck1输入的信号和第二时钟信号输入端ck2输入的信号控制第二移位寄存器的第一输出端gout21输出的扫描信号的电平值。t34阶段至t36阶段可以实现多级第二移位寄存器202的扫描方向是从下一级第二移位寄存器202至上一级第二移位寄存器的扫描方向。此时可以通过控制第一时钟信号输入端ck1输入的信号和第三时钟信号输入端ck3输入的信号控制第二移位寄存器的第二输出端gout22输出的控制信号的电平值。

图26为本发明实施例提供的一种显示装置,该显示装置包括本发明任意技术方案提供的显示面板。

注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1