驱动电路的制作方法

文档序号:16475246发布日期:2019-01-02 23:31阅读:106来源:国知局

本发明是有关于一种驱动电路,特别是有关于一种应用在电平移位器的驱动电路。



背景技术:

有源矩阵液晶显示器包括在每个像素中的作为开关元件的薄膜晶体管(tft)。有源矩阵液晶显示器可制造得比阴极射线管(crt)小,并因而可应用于便携式信息设备、办公设备和计算机等的显示单元。此外,有源矩阵液晶显示器可应用于电视机,并因而快速地取代阴极射线管。

液晶显示器包括液晶显示面板、给液晶显示面板提供光的背光单元、用于将数据电压提供给液晶显示面板的数据线的数据驱动电路,用于将栅极脉冲(即扫描脉冲)提供给液晶显示面板的栅极线(即扫描线)的栅极驱动电路、用于控制所述数据驱动电路和栅极驱动电路等的操作时序的时序控制器。液晶显示器还包括电源装置,所述电源装置用于产生液晶显示面板的数据电压、tft的导通电压vgh和截止电压vgl以及数据驱动电路和栅极驱动电路和时序控制器的电源电压vcc。

液晶显示器的电源装置被集成到一个集成电路(ic)中。以下将嵌入有电源装置的ic称为功率1c。当液晶显示器的功率开关打开时,功率ic的输入电压vin升高。

液晶显示器的功率ic具有欠压锁定(undervoltagelockout,uvlo)模块。当功率ic的输入电压vin达到uvlo模块的先前预定的电平时,功率ic产生内部逻辑电压vl并启动内部逻辑。当内部逻辑启动时功率ic产生输出电压vout。

液晶显示器的栅极驱动电路包括电平移位器和移位寄存器。随着面板内栅极(gip)工艺技术的发展,移位寄存器可与tft阵列一道形成在基板上,在所述基板上形成有液晶显示面板的tft阵列。电平移位器可形成在印刷电路板(pcb)上,所述印刷电路板与液晶显示面板的基板电连接。电平移位器在时序控制器的控制下输出在栅高电压vgh与栅低电压vgl之间摆动的时钟信号。栅高电压vgh的电压被设定为等于或大于tft的阈值电压,所述tft被包括在液晶显示面板的tft阵列中。栅低电压vgl的电压被设定为小于tft的阈值电压,所述tft被包括在液晶显示面板的tft阵列中。移位寄存器顺序地移位从电平移位器接收的时钟信号,并将栅极脉冲顺序地提供给液晶显示面板的栅极线。

然而,当栅高电压vgh上升时间太快时,即栅高电压vgh的电压还未到达正确的电压,使得输出至uvlo模块的电压会下降,导致所述电平移位器输出异常。



技术实现要素:

本发明的目的在于提供一种驱动电路,利用延迟模块的设计,能够确保电压比较器在电压达到预设的电压值以后才开始工作,以避免电平移位器输出异常。

为达成本发明的前述目的,本发明一实施例提供一种驱动电路,所述驱动电路包括一线性调整器、一放大器模块、一比较器模块及一延迟模块;所述线性调整器具有一输入端及一输出端,其中所述线性调整器的输入端电性连接至一导通电压,所述线性调整器配置用以使所述输出端输出一稳定电压;所述放大器模块具有二输入端及一输出端,其中所述放大器模块的一输入端电性连接所述线性调整器的输出端,所述放大器模块的输出端回授至所述放大器模块的另一输入端,所述放大器模块配置用以接收所述线性调整器输出的所述稳定电压,所述稳定电压通过所述放大器模块降低增益,并且由所述放大器模块的输出端输出一调整电压;所述比较器模块具有二输入端及一输出端,其中所述比较器模块的一输入端电性连接所述导通电压,所述比较器模块的另一输入端配置用以接收所述调整电压,所述输出端电性连接至一待驱动电路,所述比较器模块配置用以将所述导通电压及所述调整电压进行比对,进而由所述比较器模块的输出端输出一驱动电压,以驱动所述待驱动电路;所述延迟模块具有一输入端及一输出端,其中所述延迟模块的输入端电性连接所述线性调整器的输出端,所述比较器模块配置用以接收所述延迟模块的输出端输出的一激活信号;当所述延迟模块的输入端接收的所述稳定电压小于一设定电压,所述激活信号为一低电平,使得所述比较器模块中的电压比较器被关闭,当所述延迟模块的输入端接收的所述稳定电压等于或大于所述设定电压,所述激活信号为一高电平,使得所述电压比较器被开启。

在本发明的一实施例中,所述比较器模块具有所述电压比较器、一第一电阻及一第二电阻,其中所述第二电阻的二端分别电性连接所述导通电压及所述电压比较器的一第一端,所述第一电阻的二端分别电性连接所述电压比较器的第一端及接地,其中所述电压比较器的第一端配置用以接收所述比较器模块的一输入端的分压,所述电压比较器的一第二端为所述比较器模块的另一输入端,所述电压比较器的一输出端为所述比较器模块的输出端。

在本发明的一实施例中,所述电压比较器的第一端为一正相输出端,所述电压比较器的第二端为一反相输入端,所述电压比较器的输出端连接至所述待驱动电路的欠压锁定模块。

在本发明的一实施例中,所述第一电阻的一电阻值及所述第二电阻的一电阻值的比例为1:29。

在本发明的一实施例中,当所述电压比较器的第一端的一电压大于所述电压比较器的第二端的一电压,且所述导通电压大于16v,所述电压比较器的输出端输出一高电平。

在本发明的一实施例中,所述放大器模块具有一运算放大器、一第三电阻、一第四电阻及一第五电阻,其中所述运算放大器的一第一端为所述放大器模块的输入端,所述第五电阻的二端分别电性连接所述运算放大器的一第二端及一输出端,所述第四电阻的二端分别电性连接所述运算放大器的第二端及所述第三电阻,所述第三电阻的二端分别电性连接所述电压比较器的第二端及接地。

在本发明的一实施例中,所述第三电阻的一电阻值及所述第四电阻的一电阻值的比例为1:5。

在本发明的一实施例中,所述运算放大器的第一端为一正相输出端,所述运算放大器的第二端为一反相输入端。

在本发明的一实施例中,所述设定电压为0.5v。

在本发明的一实施例中,所述导通电压为一电平移位器在一时序控制器的控制下输出的一栅高电压。

如上所述,通过所述延迟模块的设计,能够确保所述电压比较器的第二端的电压等于或大于一电压值以后,所述电压比较器才被开启,因而能够确保所述电压比较器的第二端的电压达到所述电压值以后,所述电压比较器才开始工作,以避免所述电平移位器输出异常。

附图说明

图1是本发明驱动电路的一优选实施例的一示意图。

具体实施方式

以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。再者,本发明所提到的方向用语,例如上、下、顶、底、前、后、左、右、内、外、侧面、周围、中央、水平、横向、垂直、纵向、轴向、径向、最上层或最下层等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。

请参照图1所示,为本发明驱动电路的一优选实施例的一示意图。所述驱动电路包括一线性调整器2、一放大器模块3、一比较器模块4及一延迟模块5,本发明将于下文详细说明各实施例上述各组件的细部构造、组装关系及其运作原理。

续参照图1所示,所述线性调整器2具有一输入端21及一输出端22,其中所述线性调整器2的输入端21电性连接至一导通电压vgh,而且所述线性调整器2配置用以使所述输出端22输出一稳定电压,例如:3v电压。在本实施例中,所述导通电压vgh为一电平移位器(未绘示)在一时序控制器的控制下输出的一栅高电压。

续参照图1所示,所述放大器模块3具有二输入端31、32及一输出端33,其中所述放大器模块3的一输入端31电性连接所述线性调整器2的输出端22,所述放大器模块3的输出端33回授至所述放大器模块3的另一输入端32,所述放大器模块3配置用以接收所述线性调整器2输出的所述稳定电压,而且所述稳定电压通过所述放大器模块3降低增益,并且由所述放大器模块3的输出端33输出一调整电压。

续参照图1所示,进一步来说,所述放大器模块3具有一运算放大器34、一第三电阻r3、一第四电阻r4及一第五电阻r5,其中所述运算放大器34的一第一端为所述放大器模块3的输入端31,所述运算放大器34的一输出端为所述放大器模块3的输出端33,所述第五电阻r5的二端分别电性连接所述运算放大器34的一第二端及所述运算放大器34的输出端,所述第四电阻r4的二端分别电性连接所述运算放大器34的第二端及所述第三电阻r3,所述第三电阻r3的二端分别电性连接所述比较器模块4及接地。在本实施例中,所述第三电阻r3的一电阻值及所述第四电阻r4的一电阻值的比例为1:5,例如:所述第三电阻r3为1欧姆,所述第四电阻r4为5欧姆。所述调整电压通过所述第三电阻r3及所述第四电阻r4的分压再输出至所述比较器模块4。另外,所述运算放大器34的第一端为一正相输出端,所述运算放大器34的第二端为一反相输入端。

续参照图1所示,所述比较器模块4具有二输入端41、42及一输出端43,其中所述比较器模块4的一输入端41电性连接所述导通电压vgh,所述比较器模块42的另一输入端电性连接所述放大器模块3的所述第三电阻r3及所述第四电阻r4,所述输出端43电性连接至一待驱动电路(未绘示),在本实施例中,所述电压比较器44的输出端43连接至所述待驱动电路的欠压锁定模块(未绘示),所述比较器模块4配置用以将所述导通电压vgh以及通过所述第三电阻r3及所述第四电阻r4分压之后的所述调整电压进行比对,进而由所述比较器模块4的输出端输出一驱动电压uvlo,以驱动所述欠压锁定模块。

续参照图1所示,进一步来说,所述比较器模块4具有一电压比较器44、一第一电阻r1及一第二电阻r2,其中所述第二电阻r2的二端分别电性连接所述导通电压vgh及所述电压比较器44的一第一端,所述第一电阻r1的二端分别电性连接所述电压比较器44的第一端及接地,其中所述电压比较器44的第一端配置用以接收所述比较器模块4的一输入端41通过所述第一电阻r1及所述第二电阻r2的分压,所述电压比较器44的一第二端为所述比较器模块4的另一输入端42,所述电压比较器44的一输出端为所述比较器模块4的输出端43。在本实施例中,所述电压比较器44的第一端为一正相输出端,所述电压比较器44的第二端为一反相输入端。在实施的过程中,当所述电压比较器44的第一端的一电压大于所述电压比较器44的第二端的一电压,且所述导通电压vgh大于16v,所述电压比较器44的输出端输出一高电平。另外,所述第一电阻r1的一电阻值及所述第二电阻r2的一电阻值的比例为1:29。例如:所述第一电阻r1为1欧姆,所述第二电阻r2为29欧姆。

续参照图1所示,所述延迟模块5具有一输入端51及一输出端52,其中所述延迟模块5的输入端51电性连接所述线性调整器2的输出端22,所述比较器模块4的电压比较器44配置用以接收所述延迟模块5的输出端52输出的一激活信号。所述延迟模块5配置用以依据所述线性调整器2的输出端22的所述稳定电压来产生所述激活信号,以开启或关闭所述电压比较器44。

依据上述的结构,当所述延迟模块5的输入端51接收的所述稳定电压小于一设定电压,所述激活信号为一低电平,使得所述电压比较器44被关闭,当所述延迟模块5的输入端51接收的所述稳定电压等于或大于所述设定电压,所述激活信号为一高电平,使得所述电压比较器44被开启。在本实施例中,所述设定电压为0.5v。进一步来说,当所述导通电压vgh上升速度过快,所述电压比较器44的第一端的电压大于所述电压比较器44的第二端的电压,而且所述电压比较器44的第二端的电压小于0.5v时,所述激活信号为低电平,所述电压比较器44被关闭,所述驱动电压uvlo为低电平,使得所述电平移位器没有输出信号,等到所述电压比较器44的第二端的电压等于或大于0.5v时,所述激活信号为高电平,所述电压比较器44被开启,此时所述电压比较器44的第一端的电压大于所述电压比较器44的第二端的电压,所述导通电压vgh的电压大于16v,所述驱动电压uvlo为高电平,使得所述电平移位器正常输出信号。

如上所述,通过所述延迟模块5的设计,能够确保所述电压比较器44的第二端的电压等于或大于一电压值以后,例如:0.5v,所述电压比较器44才被开启,因而能够确保所述电压比较器44的第二端的电压达到所述电压值之后,例如:0.5v,所述电压比较器44才开始工作,以避免所述电平移位器输出异常。

本发明已由上述相关实施例加以描述,然而上述实施例仅为实施本发明的范例。必需指出的是,已公开的实施例并未限制本发明的范围。相反地,包含于权利要求书的精神及范围的修改及均等设置均包括于本发明的范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1