驱动电路及显示装置的制作方法

文档序号:18003668发布日期:2019-06-25 23:07阅读:135来源:国知局
驱动电路及显示装置的制作方法

本申请涉及显示技术领域,尤其涉及一种驱动电路及显示装置。



背景技术:

栅极驱动电路(gatedriveronarray),简称goa,也就是利用现有薄膜晶体管液晶显示器中的阵列(array)制程将栅极(gate)行扫描驱动信号电路制作在阵列基板上,实现对栅极逐行扫描的驱动方式,栅极驱动电路使得原来在阵列基板上设置的栅极驱动芯片(ic)被省略,达到降低生产成本和实现窄边框的效果。

如图1所示,其为显示器中正常6个时钟信号的栅极驱动电路的时序图。如图2所示,其为输出图1中栅极起始脉冲信号(stv1和stv2)以及时钟信号的时序控制器的框架图。其中,控制信号生成模块(controlsignal)用于接收行缓存模块输出的使能信号并根据该使能信号以输出栅极驱动电路的时钟信号以及控制信号(包括栅极起始脉冲信号),然而行缓存模块的深度(存储量的大小)会影响使能信号的输出从而影响栅极起始脉冲信号(stv1和stv2)与时钟信号ck1之间时序的调整范围,在行缓存模块的深度较小时,栅极起始脉冲信号(stv1和stv2)与时钟信号ck1的时序(输出的时间差)可调整范围越小,在行缓存模块的深度较大时,栅极起始脉冲信号(stv1和stv2)与时钟信号ck1的时序的可调整范围越大,然而行缓存模块只是用于调整栅极起始脉冲信号以及时钟信号ck1之间的时序,行缓存模块的深度较大会造成浪费。



技术实现要素:

鉴于此,本申请的目的在于提供一种驱动电路,该驱动电路输出的驱动用控制信号的时序可调整范围宽,驱动电路工作效率高,还节省驱动电路需要的存储空间。

为实现上述目的,本申请提供一种驱动电路,所述驱动电路包括接收模块、与所述接收模块连接的图像数据处理模块以及与所述接收模块以及所述图像数据处理模块均连接的控制信号生成模块,所述控制信号生成模块用于接收使能信号以产生驱动用控制信号,所述使能信号由所述接收模块以及所述图像数据处理模块中的至少一者输入至所述控制信号生成模块。

在上述驱动电路中,所述驱动电路还包括位于所述接收模块和所述图像处理模块之间的老化控制模块,所述老化控制模块与所述控制信号生成模块连接,所述使能信号由所述接收模块、所述老化控制模块以及所述图像数据处理模块中的至少一者输入至所述控制信号生成模块。

在上述驱动电路中,所述驱动电路还包括与所述图像数据处理模块连接的行缓存模块,所述行缓存模块与所述控制生成信号模块连接,所述使能信号由所述接收模块、所述老化控制模块、所述图像数据处理模块以及所述行缓存模块中的至少一者输入至所述控制信号生成模块。

在上述驱动电路中,所述图像数据处理模块包括过驱动单元以及图像处理单元,所述过驱动单元和/或所述图像处理单元与所述控制信号生成模块连接,所述使能信号由所述接收模块、所述过驱动单元和/或所述图像处理单元、所述老化控制模块以及所述行缓存模块中的至少一者输入至所述控制信号生成模块。

在上述驱动电路中,所述驱动用控制信号包括栅极起始脉冲信号以及栅极时钟移位信号。

在上述驱动电路中,所述控制信号生成模块包括选择单元,所述选择单元用于基于所述栅极起始脉冲信号以及所述栅极时钟移位信号之间的时序以从所述接收模块、所述老化控制模块、所述过驱动单元和/或所述图像处理单元以及所述行缓存模块中选择至少一者向所述控制信号生成模块输入所述使能信号。

在上述驱动电路中,所述控制信号生成模块还包括栅极起始脉冲信号生成单元、栅极时钟移位信号生成单元以及与所述栅极起始脉冲信号生成单元连接的延时单元,所述栅极起始脉冲信号生成单元以及所述栅极时钟移位信号生成单元用于基于输入的所述使能信号以分别输出所述栅极起始脉冲信号以及所述栅极时钟移位信号,所述延时单元用于根据延时参数以使所述栅极起始脉冲信号延时输出从而调整所述栅极起始脉冲信号和所述栅极时钟移位信号之间的时序。

在上述驱动电路中,所述使能信号包括第一使能信号,所述控制信号生成模块用于接收所述第一使能信号并在侦测到所述第一使能信号的第一个上升沿时输出所述栅极起始脉冲信号,并在所述第一使能信号的第一个上升沿之后有效期间的第一预设时间生成所述栅极时钟移位信号,所述第一使能信号是由所述接收模块、所述老化控制模块、所述过驱动单元和/或所述图像处理单元以及所述行缓存模块中的任意一者输出至所述控制信号生成模块。

在上述驱动电路中,所述使能信号包括依次输入至所述控制信号生成模块的第一使能信号和第二使能信号,所述控制信号生成模块用于接收所述第一使能信号并侦测到所述第一使能信号的第一个上升沿时输出所述栅极起始脉冲信号,并在接收所述第二使能信号时输出所述栅极时钟移位信号,所述第一使能信号和所述第二使能信号是由所述接收模块、所述老化控制模块、所述过驱动单元和/或所述图像处理单元以及所述行缓存模块中的不同两者输出至所述控制信号生成模块。

本申请还提供一种显示装置,所述显示装置包括上述驱动电路。该显示装置的驱动电路输出的驱动用控制信号的时序可调整范围宽,工作效率高,还节省驱动电路所需的存储空间,提高显示装置工作效率的同时,减低制造成本。

有益效果:本申请提供一种驱动电路及显示装置,该驱动电路通过使接收模块以及图像数据处理模块均与控制信号生成模块连接以使驱动电路输出的驱动用控制信号的时序可调整范围更宽的同时,驱动电路工作效率高,还节省驱动电路需要的存储空间。

附图说明

图1为显示器中正常6个时钟信号的栅极驱动电路的时序图;

图2为输出图1所示栅极起始脉冲信号以及栅极移位时钟信号的时序控制器的框架图;

图3为本申请实施例驱动电路的第一种框架图;

图4为本申请实施例驱动电路的第二种框架图;

图5为本申请实施例驱动电路的第三种框架图;

图6为图5中图像数据处理模块的框架图;

图7为图5中控制信号生成模块的框架图。

具体实施方式

下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。

请参阅图3,其为本申请实施例驱动电路的第一种框架图,驱动电路包括接收模块10、图像数据处理模块11以及控制信号生成模块13。

接收模块10用于接收外部提供的图像数据、同步信号以及由时钟发生器产生的源时钟信号,并将图像数据信号、同步信号以及源时钟信号输出。同步信号至少包括输入使能信号,同步信号还可以包括水平同步信号hsync以及垂直同步信号vsync。

图像数据处理模块11用于接收并处理接收模块10输出的图像数据信号、同步信号以及源时钟信号以输出处理后的图像数据信号以及源时钟信号。

控制信号生成模块13用于接收使能信号以产生驱动用控制信号,并将驱动用控制信号输出至栅极驱动电路以及源极驱动电路,驱动用控制信号包括栅极起始脉冲信号、栅极时钟移位信号、源极起始脉冲信号以及源极时钟移位信号。接收模块10以及图像数据处理模块11均连接控制信号生成模块13,使能信号由接收模块10以及图像数据处理模块11中的至少一者输入至控制信号生成模块13。

具体地,接收模块10接收输入使能信号后,基于输入使能信号输出第一使能信号,第一使能信号与输入使能信号的区别仅在于两者存在第一相位差,第一相位差为接收模块10接收输入使能信号到输出第一使能信号的时间差。接收模块10将第一使能信号输出至图像数据模块11,图像数据处理模块11基于第一使能信号输出第二使能信号,第二使能信号与第一使能信号的区别仅在于两者存在第二相位差,第二相位差为图像数据处理模块11接收第一使能信号到输出第二输出使能信号的时间差。使能信号为接收模块10输出的第一使能信号和/或图像数据处理模块11输出的第二使能信号。

本申请通过将接收模块以及图像数据处理模块与控制信号生成模块连接,利用输入使能信号在接收模块以及图像数据处理模块之间传输过程中产生的相位差以调整输入至控制信号生成模块的使能信号的时序,从而调整控制信号生成模块生成驱动用控制信号的时序。相对于传统技术是采用独立的行缓存模块以存储使能信号并由行缓存模块输出至控制信号生成模块以产生驱动用控制信号。本申请驱动电路使驱动用控制信号的时序可调整范围变宽且能减少驱动电路所使用的存储空间,具有高效的特点。

请参阅图4,其为本申请实施例驱动电路的第二种框架图。图4所示驱动电路与图3所示驱动电路基本相似,不同之处在于,驱动电路还包括位于接收模块10和图像数据处理模块11之间的老化控制模块(agingcontroller)14,老化控制模块14与控制信号生成模块13连接。使能信号由接收模块10、老化控制模块14以及图像数据处理模块11中的至少一者输入至控制信号生成模块13。

老化控制模块14用于接收并测试接收模块10输出的第一使能信号、图像数据信号以及源时钟信号,若接收的第一使能信号、图像数据信号以及源时钟信号为正常时,则将接收的第一使能信号、图像数据信号以及源时钟信号输出至图像数据处理模块11;若接收的第一使能信号、图像数据信号以及源时钟信号中任一一者不正常时,老化控制模块15产生正常的相应信号并输出正常的相关信号。老化控制模块14与锁存器(未示出)连接,锁存器与内部振荡电路(未示出)连接,内部振荡电路输出时钟信号至锁存器后,锁存器调整输入的时钟信号的频率后,输出至老化控制模块14。

接收模块10接收输入使能信号后,基于输入使能信号输出第一使能信号,第一使能信号与输入使能信号的区别仅在于两者存在第一相位差,第一相位差为接收模块10接收输入使能信号到输出第一使能信号的时间差。老化控制模块14基于接收的第一使能信号输出第三使能信号,第三使能信号与第一使能信号之间的区别仅在于两者存在第三相位差,第三相位差为老化控制模块14从接收第一使能信号到输出第三使能信号的时间差;图像数据处理模块11基于接收的第三使能信号输出第四使能信号,第四使能信号与第三使能信号的区别仅在于两者存在第四相位差,第四相位差为图像数据处理模块11从接收第三使能信号到输出第四使能信号的时间差。使能信号为接收模块10输出的第一使能信号、老化控制模块14输出的第三使能信号以及图像数据处理模块11输出的第四使能信号中的至少一种。

请参阅图5,其为本申请实施例驱动电路的第三种框架图。其与图4所示驱动电路基本相似,不同之处在于,驱动电路还包括行缓存模块12以及镜像控制模块16以及输出模块15。

行缓存模块12主要包括块随机存取存储器(randomaccessmemory,ram)以及先进先出缓存器(firstinputfirstoutput,fifo)。行缓存模块12用于接收图像数据处理模块11输出的第四使能信号以及处理后的图像数据信号并输出处理后的图像数据信号以及第五使能信号,第五使能信号与第四使能信号的区别仅在于两者存在第五相位差,第五相位差为行缓存模块12输入第四使能信号到输出第五使能信号的时间差。使能信号为接收模块10输出的第一使能信号、老化控制模块15输出的第三使能信号以及图像数据处理模块11输出的第四使能信号以及行缓存模块12输出的第五使能信号中的至少一种。通过增加行缓存模块12进一步地增加了控制信号生成模块13输出的驱动用控制信号的时序调整范围。尽管增加了行缓存模块12,但相对于传统驱动电路的框架,本申请行缓存模块121所使用的块ram或fifo可以减少,节约制造成本。

行缓存模块12还用于存储处理后的图像数据信号并输出至镜像控制模块16。镜像控制模块16用于对行缓存模块12输出的图像数据信号进行处理以控制每个像素的数据电压极性与和相邻像素点相反。

输出模块15用于将镜像控制模块16处理的图像数据信号以及源时钟信号输出至源极驱动器。

请参阅图6,其为图5中图像数据处理模块的框架图。图像数据处理模块11包括过驱动单元111以及图像处理单元112。过驱动单元111和/或图像处理单元112与控制信号生成模块13连接。过驱动单元111和图像处理单元112可以对输入至图像数据处理模块11中输入使能信号进行延时,并输出具有相位差的输入使能信号。使能信号由接收模块、过驱动单元和/或图像处理单元、老化控制模块以及行缓存模块中的至少一者输入至控制信号生成模块13。

过驱动单元111用于对图像数据信号进行处理以提高图像显示时的灰阶响应时间,图像处理单元112用于对图像数据信号进行处理提高图像显示时的效果。图像数据处理模块11还包括伽马电压控制单元113,伽马电压控制单元113用于对图像数据进行处理以调整显示图像的白平衡。

请参阅图7,其为图5中控制信号生成模块的框架图。控制信号生成模块13包括选择单元131。由于外部输入使能信号经过接收模块10、老化控制模块14、过驱动单元111和/或图像处理单元112以及行缓存模块12的过程会产生相位差,使得不同单元或模块能输出具有不同时序的输入使能信号,接收模块10输出的输入使能信号与行缓存模块12输出的输入使能信号之间的相位差最大,接收模块10输出的输入使能信号与老化控制模块14输出的输入使能信号的时间差最小。不同时序的输入使能信号能控制信号生成模块13输出具有不同时序的驱动用控制信号。驱动用控制信号为栅极起始脉冲信号以及栅极时钟移位信号时,选择单元131用于基于栅极起始脉冲信号以及栅极时钟移位信号之间的时序以从接收模块10、老化控制模块14、过驱动单元111和/或图像处理单元112以及行缓存模块12中选择至少一者向控制信号生成模块13输入使能信号。

选择单元131统计接收模块10、老化控制模块14、过驱动单元111以及图像处理单元112以及行缓存模块12所使用的缓存(linebuffer)以及这些模块或单元处理输入使能信号过程中所需的时间(包括使能和禁止),基于栅极起始脉冲信号以及栅极时钟移位信号之间的时序t而选取相应的使能信号输出模块或单元以将使能信号输出至控制信号生成模块13。例如,接收模块10、老化控制模块14、过驱动单元111以及图像处理单元112以及行缓存模块12总共使用的缓存为n条,每条缓存使输入使能信号产生的相位差是相同的,即每条缓存使输入使能信号产生的延时是相同的,n条缓存使输入使能信号产生的最大延时为n×t。选择单元131基于栅极起始脉冲信号以及栅极时钟移位信号之间的时序t以及每条缓存的延时t而选择使能信号的输入单元。具体地,t除以t的整数值m为需要使用的缓存条数,基于该缓存条数确定使能信号的输入模块或单元,t除以t的余数a为延时参数,通过延时参数a以对栅极起始脉冲信号以及栅极时钟移位信号之间的时序进行微调。

控制信号生成模块13还包括栅极起始脉冲信号生成单元132、栅极时钟移位信号生成单元133以及与栅极起始脉冲生成信号单元132连接的延时单元134,栅极起始脉冲生成单元132以及栅极时钟移位信号生成单元133用于基于输入的使能信号以分别输出栅极起始脉冲信号以及栅极时钟移位信号,延时单元用于根据延时参数以使栅极起始脉冲信号延时输出从而调整栅极起始脉冲信号和栅极时钟移位信号之间的时序。

使能信号包括第一使能信号,控制信号生成模块13用于接收第一使能信号并在侦测到一帧视频的第一使能信号的第一个上升沿时输出栅极起始脉冲信号,并在第一使能信号的第一个上升沿之后有效期间的第一预设时间生成栅极时钟移位信号,第一使能信号是由接收模块10、老化控制模块14、过驱动单元111和/或图像处理单元112以及行缓存模块12中的任意一者输出至控制信号生成模块13。

使能信号包括依次输入至控制信号生成模块13的第一使能信号和第二使能信号,控制信号生成模块用于接收第一使能信号并侦测一帧视频的第一使能信号的第一个上升沿时输出栅极起始脉冲信号,并在接收第二使能信号时输出栅极时钟移位信号,第一使能信号和第二使能信号是由接收模块10、老化控制模块14、过驱动单元111和/或图像处理单元112以及行缓存模块12中的不同两者输出至控制信号生成模块13。

本申请还提供一种显示装置,显示装置包括上述驱动电路,显示装置还包括显示面板。显示装置的驱动电路输出的驱动用控制信号的时序可调整范围宽,工作效率高,还节省驱动电路所需的存储空间,提高显示装置工作效率的同时,减低制造成本。

以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1