像素驱动电路、方法、显示面板和显示装置的制造方法

文档序号:9668658阅读:338来源:国知局
像素驱动电路、方法、显示面板和显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种像素驱动电路、方法、显示面板和显示装置。
【背景技术】
[0002]AM0LED(Active Matrix Organic Light Emitting D1de,有源矩阵有机发光二极管)能够发光是由驱动晶体管在饱和状态时产生的电流所驱动,因为输入相同的灰阶电压时,不同的临界电压会产生不同的驱动电流,造成电流的不一致性。LTPS(低温多晶硅)制程上Vth(驱动晶体管的阈值电压)的均匀性非常差,同时Vth也有漂移,因此传统的2T1C像素单元驱动电路亮度均匀性一直很差。并且采用现有的像素驱动电路也会存在驱动晶体管的驱动电流与0LED的开启电压有关,由于随着0LED的老化Voled会改变,从而使得驱动晶体管的驱动电流受到0LED的老化的影响。

【发明内容】

[0003]本发明的主要目的在于提供一种像素驱动电路、方法、显示面板和显示装置,以解决现有技术无法同时控制驱动晶体管的驱动电流与驱动晶体管的阈值电压无关与控制驱动晶体管的驱动电流不受发光元件老化影响的问题。
[0004]为了达到上述目的,本发明提供了一种像素驱动电路,包括驱动晶体管、存储电容、接通控制模块、写入控制模块和发光控制模块,其中,
[0005]所述驱动晶体管,栅极通过所述接通控制模块与所述驱动晶体管的第一极连接,第一极通过所述发光控制模块接入第一电源电压,第二极通过所述发光控制模块与发光元件连接并通过所述写入控制模块与数据线连接;
[0006]所述存储电容,第一端与所述驱动晶体管的栅极连接,第二端通过所述发光控制模块与所述驱动晶体管的第二极连接并通过所述写入控制模块接入参考电压;
[0007]所述接通控制模块,接入接通控制信号,用于在每一显示周期的阈值补偿阶段和写入阶段,在所述接通控制信号的控制下控制所述驱动晶体管的栅极和所述驱动晶体管的第一极连接,以使得所述驱动晶体管为二极管连接,从而控制所述驱动晶体管的阈值电压写入所述存储电容;
[0008]所述写入控制模块,接入扫描信号,用于在每一显示周期的写入阶段在所述扫描信号的控制下控制所述数据线上的数据电压写入所述驱动晶体管的第二极,控制所述参考电压写入所述存储电容的第二端;
[0009]所述发光控制模块,接入发光控制信号,用于在每一显示周期的阈值补偿阶段和发光保持阶段在所述发光控制信号的控制下控制所述驱动晶体管的第一极接入所述第一电源电压,控制所述驱动晶体管的第二极与所述发光元件连接。
[0010]实施时,所述发光元件包括有机发光二极管;
[0011]所述有机发光二极管,阳极与所述存储电容的第二端连接,阴极接入第二电源电压;
[0012]在每一显示周期的写入阶段,所述参考电压小于或等于所述第二电源电压。
[0013]实施时,所述接通控制模块包括:接通控制晶体管,栅极接入接通控制信号,第一极与所述驱动晶体管的第一极连接,第二极与所述驱动晶体管的栅极连接。
[0014]实施时,所述写入控制模块包括:数据写入晶体管,栅极接入扫描信号,第一极与所述数据线连接,第二极与所述驱动晶体管的第二极连接;以及,
[0015]参考电压写入晶体管,栅极接入所述扫描信号,第一极与所述存储电容的第二端连接,第二极接入所述参考电压。
[0016]实施时,所述发光控制模块包括:第一发光控制晶体管,栅极接入发光控制信号,第一极接入所述第一电源电压,第二极与所述驱动晶体管的第一极连接;以及,
[0017]第二发光控制晶体管,栅极接入所述发光控制信号,第一极与所述驱动晶体管的第二极连接,第二极与所述发光元件连接。
[0018]实施时,所述驱动晶体管、所述接通控制晶体管、所述数据写入晶体管、所述参考电压写入晶体管、所述第一发光控制晶体管和所述第二发光控制晶体管都为η型晶体管。
[0019]实施时,所述发光控制信号为所述扫描信号;所述发光控制模块包括:第一发光控制晶体管,栅极接入所述扫描信号,第一极与所述驱动晶体管的第一极连接,第二极接入所述第一电源电压;以及,
[0020]第二发光控制晶体管,栅极接入所述扫描信号,第一极与所述发光元件连接,第二极与所述驱动晶体管的第二极连接。
[0021]实施时,所述驱动晶体管、所述接通控制晶体管、所述数据写入晶体管和所述参考电压写入晶体管都为η型晶体管,所述第一发光控制晶体管和所述第二发光控制晶体管都为Ρ型晶体管。
[0022]本发明还提供了一种像素驱动方法,应用于上述的像素驱动电路,所述像素驱动方法包括:
[0023]所述像素驱动方法包括:
[0024]阈值补偿步骤:在每一显示周期的阈值补偿阶段,接通控制信号和发光控制信号都为有效信号,接通控制模块和发光控制模块导通,控制所述驱动晶体管为二极管连接,以通过存储电容的第一端和存储电容的第二端之间的电压差补偿所述驱动晶体管的阈值电压 Vth;
[0025]写入步骤:在每一显示周期的写入阶段,接通控制信号和扫描信号都为有效信号,接通控制模块和写入控制模块导通,控制所述驱动晶体管保持为二极管连接,将数据线上的数据电压Vdata通过驱动晶体管写入所述存储电容的第一端,将参考电压Vref写入所述存储电容的第二端;
[0026]发光步骤:在每一显示周期的发光保持阶段,发光控制信号为有效信号,发光控制模块导通,通过所述存储电容中存储的电荷控制驱动晶体管导通以驱动发光元件发光。
[0027]实施时,所述阈值补偿阶段持续的时间小于预定时间。
[0028]本发明还提供了一种显示面板,包括上述的像素驱动电路。
[0029]本发明还提供了一种显示装置,包括上述的显示面板。
[0030]与现有技术相比,本发明所述的像素驱动电路、方法、显示面板和显示装置通过接通控制模块和写入控制模块分步写入驱动晶体管的阈值电压Vth和数据线上的数据电压Vdata至存储电容,从而使得驱动晶体管的栅源电压包含Vdata+Vth,从而控制发光保持阶段时驱动晶体管的驱动电流与驱动晶体管的阈值电压Vth无关,达到显示均匀的目的,本发明还通过写入控制模块在写入阶段将参考电压写入存储电容的第二端,从而可以控制发光保持阶段时驱动晶体管的驱动电流与发光元件的开启电压无关,以使得发光保持阶段时驱动晶体管的驱动电流不受发光元件的老化的影响。
【附图说明】
[0031]图1是本发明实施例所述的像素驱动电路的结构图;
[0032]图2A是本发明另一实施例所述的像素驱动电路的结构图;
[0033]图2B是本发明又一实施例所述的像素驱动电路的结构图;
[0034]图2C是本发明再一实施例所述的像素驱动电路的结构图;
[0035]图2D是本发明另一实施例所述的像素驱动电路的结构图;
[0036]图2E是本发明又一实施例所述的像素驱动电路的结构图;
[0037]图3是本发明所述的像素驱动电路的第一具体实施例的电路图;
[0038]图4是本发明所述的像素驱动电路的第一具体实施例的工作时序图;
[0039]图5A是本发明所述的像素驱动电路的第一具体实施例在阈值补偿阶段tl的等效电路图;
[0040]图5B是本发明所述的像素驱动电路的第一具体实施例在写入阶段t2的等效电路图;
[0041]图5C是本发明所述的像素驱动电路的第一具体实施例在发光保持阶段t3的等效电路图;
[0042]图6是本发明所述的像素驱动电路的第二具体实施例的电路图;
[0043]图7是本发明所述的像素驱动电路的第二具体实施例的工作时序图。
【具体实施方式】
[0044]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0045]如图1所示,本发明实施例所述的像素驱动电路包括驱动晶体管DTFT、存储电容C1、接通控制模块11、写入控制模块12和发光控制模块13,其中,
[0046]所述驱动晶体管DTFT,栅极通过所述接通控制模块11与所述驱动晶体管DTFT的第一极连接,第一极通过所述发光控制模块13接入第一电源电压VI,第二极通过所述发
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1