一种像素电路、驱动方法以及显示面板的制作方法_2

文档序号:9766579阅读:来源:国知局
,本实施例 示例性的设置像素电路包括2个控制发光单元,即N等于2。控制发光单元包括第一晶体管, 为描述方便将2个控制发光单元的第一晶体管分别为第一晶体管Tii和第一晶体管Ti2。发光 元件On为发光二极管(为描述方便,W下将发光二极管也记为On)。其中第一晶体管Tii的输 出端与发光二极管化的阳极电连接,第一晶体管Ti2的输出端与发光二极管化的阳极电连 接。第一晶体管Tii的控制端与控制信号线Emiti电连接,第一晶体管Ti2的控制端与控制信号 线血地电连接。发光二极管化和发光二极管化的阴极均接地设置馆接地线VSS)。
[0033] 共享单元(虚线框内的区域)包括:第二晶体管T2、第=晶体管T3、第四晶体管T4、第 五晶体管TS、第六晶体管Ts和第一电容Cl。其中,第二晶体管T2的输入端与参考信号线Vref电 连接,输出端与第一电容Cl的第一端电连接,控制端与第一扫描线SCA化电连接。第=晶体管 T3的输入端与电源信号线VDD电连接,输出端与第四晶体管T4的输入端电连接,控制端与选 通信号线VEmit电连接。第五晶体管Ts的输入端与对应数据线VDATA(包括Vi和V2)电连接,输 出端与第四晶体管T4的输入端电连接,控制端与第二扫描线SCA化电连接。第四晶体管T4的 控制端与第一电容Cl的第一端电连接。第六晶体管Ts的输入端与第四晶体管T4的输出端电 连接,输出端与第一电容Cl的第一端电连接,控制端与第二扫描线SCA化电连接。第一电容Cl 的第二端与电源信号线VDD电连接。需要说明的是,图2示例性的设置像素电路包括2个控制 发光单元(即2个第一晶体管),而非对本发明实施例的限定,在其他实施方式中,可W根据 实际产品的需求具体设置控制发光单元的数量。
[0034] 需要说明的是,本发明实施例中,第一晶体管、第二晶体管、第=晶体管、第四晶体 管、第五晶体管W及第六晶体管可W为N沟道晶体管,也可W为P沟道晶体管。在通过像素电 路对发光二极管进行驱动时,可W根据第一晶体管、第二晶体管、第=晶体管、第四晶体管、 第五晶体管W及第六晶体管的沟道类型变换像素电路的各输入信号(诸如高低电平值)。本 实施例优选设置第一晶体管、第二晶体管、第=晶体管、第四晶体管、第五晶体管W及第六 晶体管的沟道类型相同,从而简化像素电路结构,减小像素电路占用面积。
[0035] 为了方便说明,W下用Vn同时表示对应数据线端的数据信号电压,WVDD同时表示 电源信号线端的电压,SCAN同时表示对应扫描线端的电压。用Vref同时表示参考信号线端的 电压。
[0036] 本发明还提供一种像素电路的驱动方法,用于图2所示的像素电路。本实施例提供 的驱动方法,W第一晶体管、第二晶体管、第=晶体管、第四晶体管、第五晶体管W及第六晶 体管为P沟道晶体管为例进行介绍。图3为本实施例提供的像素电路驱动方法的时序图,结 合图2所示像素电路W及图3所示像素电路驱动方法的时序图,像素电路的驱动方法包括W 下阶段:
[0037] 第一重置阶段Si,第一扫描线SCA化的扫描信号为低电平,在第一扫描线SCA化的扫 描信号控制下,第二晶体管T2导通,参考信号线Vref将参考电压Vref写入第一电容Cl的第一端 ((图帥的Al节点)),此时Al节点的电位值为Vref,将第四晶体管T4的控制端电压重置。
[0038] 第一写入补偿阶段S2,第二扫描线SCA化的扫描信号为低电平,在第二扫描线SCAN2 的扫描信号控制下,第五晶体管Ts、第四晶体管T4W及第六晶体管Ts导通,数据线Vi输入数 据信号VI,当第一电容。的第一端电位上拉至V广I Vthl时(Vt功第四晶体管T4的阔值电压), 第四晶体管T4关闭,此时第一电容Cl两端存储电位为VDD-Vi+I Vthl,完成数据信号写入和阔 值补偿。
[0039] 第一发光阶段S3,选通信号线VEmitW及控制信号线Emiti的输入电压为低电平,在 选通信号线VEmitW及控制信号线Emiti的输入电压控制下,第S晶体管TsW及与控制信号 线Emiti电连接的第一晶体管Tii导通,与第一晶体管Tii电连接的发光二极管化发光。发光二 极管的电流公式为:I=K(Vsg-| Vthl)2,其中读示发光二极管的电流,K为与驱动晶体管的工 艺参数和特征尺寸有关的参数,Vsg表示驱动晶体管的输入端电压与控制端电压差值(即源 极电压与栅极电压差),Vth为驱动晶体管的阔值电压。因此,此时通过发光二极管化的电流 为Ii = K[ |VDD-(V广IVthI ) I-IVthI ]2 = K(VDD-Vi)2,与第四晶体管T4(驱动晶体管)的阔值电 压Vth无关,其中公式中K为与驱动晶体管的工艺参数和特征尺寸有关的参数。
[0040] 第二重置阶段S4,第一扫描线SCA化为低电平,在第一扫描线SCA化的扫描信号控制 下,第二晶体管T2导通,参考信号线Vref将参考电压Vre泻入第一电容Cl的第一端,此时Al点 的电位值为Vref,将第四晶体管T4的控制端电压重置。
[0041] 第二写入补偿阶段S5,第二扫描线SCA化的扫描信号为低电平,在第二扫描线SCAN2 的扫描信号控制下,第五晶体管Ts、第四晶体管T4W及第六晶体管Ts导通,数据线V2输入数 据信号V2,当第一电容。的第一端电位上拉至V2-I Vthl时(Vt功第四晶体管T4的阔值电压), 第四晶体管T4关闭,此时第一电容Cl两端存储电位为VDD-V2+I Vthl,完成数据信号写入和阔 值补偿。
[0042] 第二发光阶段S6,选通信号线VEmitW及控制信号线Emits的输入电压为低电平,在 选通信号线VEmitW及控制信号线Emits的输入电压控制下,第S晶体管TsW及与控制信号线 Emits电连接的第一晶体管Ti2导通,与第一晶体管Ti2电连接的发光二极管化发光,此时根据 发光二极管的电流计算公式I =K(Vsg- I Vth I )2可知发光二极管化的电流为12 = 1([|¥00-(¥2-Vthl) I-IVthI ]2 = K(VDD-V2)2。
[0043] 至此完成一帖画面的扫描显示,直到下一个SCA化低电平到来,开始第二帖画面的 扫描显示,如此循环。
[0044] 本实施例提供的像素电路的驱动方法使发光二极管的电流与第四晶体管(驱动晶 体管)的阔值电压无关,因此有效解决了晶体管阔值漂移导致的显示不均问题。此外,本实 施例无需像现有技术中为每个发光二极管配置一个像素电路,在单个发光二极管所在像素 单元区域设置复杂电路W解决晶体管阔值漂移导致的显示不均问题,本实施例通过设置多 个发光二极管共用一个像素电路,可W在一个像素电路区域中设置多个发光二极管,即一 个像素电路区域中可W设置多个像素单元,所W像素单元可W做足够小,显著提高显示面 板的分辨率。
[0045] 更为普适的,当像素电路包括N个控制发光单元,每个发光单元包括一个第一晶体 管时,像素电路的驱动方法按照如下步骤执行:
[0046] 重置阶段,在第一扫描线的扫描信号控制下,第二晶体管导通,参考信号线将参考 电压写入第一电容的第一端,第四晶体管的控制端电压重置;
[0047] 写入补偿阶段,在第二扫描线的扫描信号控制下,第五晶体管、第四晶体管W及第 六晶体管导通,数据线输入数据信号,第一电容的第一端电位上拉至第
当前第2页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1