电路分析仪的分析方法

文档序号:5952465阅读:152来源:国知局
专利名称:电路分析仪的分析方法
技术领域
本发明涉及电路测试技术领域,特别涉及一种电路分析仪的分析方法。
背景技术
万用表由表头、测量电路及转换开关等三个主要部分组成。万用表是电子测试领域最基本的工具,也是一种使用广泛的测试仪器。万用表又叫多用表、三用表(即电流,电压,电阻三用)、复用表、万能表,万用表分为指针式万用表和数字万用表,现在还多了一种带示波器功能的示波万用表,是一种多功能、多量程的测量仪表,一般万用表可测量直流电流、直流电压、交流电压、电阻和音频电平等,有的还可以测交流电流、电容量、电感量,温度及半导体的一些参数,但在进行一次测量时,只能获取一个元器件的参量,当在线测试时, 经常有多个元器件连接在一起,通过万用表进行测量则非常不便。

发明内容
(一)要解决的技术问题本发明要解决的技术问题是如何获得待测电路的电路结构、以及电路结构中的各个元件的参数。(二)技术方案为解决上述技术问题,本发明提供了一种电路分析仪的分析方法,所述方法包括以下步骤SI :信号源输出直流电源,通过两个测试端子获得待测电路的直流电流和直流电压;S2:信号源输出第一频率的交流信号,通过所述两个测试端子获得所述待测电路的第一交流电流和第一交流电压;S3:根据所述直流电流、直流电压、第一交流电流、及第一交流电压计算所述待测电路的直流电阻;S4 :去除所述直流电阻对所述第一交流电流的影响,以获得去除影响后的第一交流电流;S5:利用所述去除影响后的第一交流电流和所述第一交流电压计算与第一频率对应的第一阻抗,根据所述第一阻抗和直流电阻分析判断获得所述待测电路的电路结构、以及电路结构中的各个元件的参数,所述第一阻抗不计算所述直流电阻在内。优选地,步骤S5之后还包括以下步骤S6 :通过显示器来显示所述待测电路的电路结构、以及电路结构中的各个元件的参数。优选地,步骤SI和步骤S2中所述两个测试端子与所述待测电路仅有的两个端点分别连接;步骤S5中通过以下步骤进行分析判断
S501 :通过所述第一阻抗确定所述待测电路的电路类型,所述电路类型为容性电路或感性电路两种类型;S502:根据所确定的电路类型选择相应的预设电路模型,通过所述第一阻抗和直流电阻计算所述预设电路模型中各个元件的参数;S503 :信号源输出第j频率的交流信号,再次通过所述两个测试端子获得所述待测电路的交流电流L和交流电压',j的初值为2 ;S504 :去除所述直流电阻对所述待测电路的交流电流L的影响,以获得去除影响后的交流电流Xj ;S505 :利用所述去除影响后的交流电流Xj和所述交流电压Ni计算与第j频率对应的第j阻抗,所述第j阻抗不计算所述直流电阻在内; S506 :通过第j频率、第j阻抗以及直流电阻验证所述预测电路模型中各个元件的参数,若各个元件的参数不变,则将所述预设电路模型作为所述待测电路的电路结构,并将所述预测电路模型中各个元件的参数作为所述待测电路的电路结构中的各个元件的参数,否则,更换电路模型,通过所述直流电阻、此前获得所有的频率和阻抗的对应关系计算更换的电路模型中各个元件的参数,j自加1,并返回步骤S503。优选地,若所述待测电路中含有半导体器件,则在步骤Sf S5中,所述信号源输出的均为使幅值低于所述半导体器件的门槛电压的直流电源或交流信号;步骤S5之后还包括以下步骤S701 :所述信号源输出使幅值高于所述半导体器件的门槛电压的交流信号,通过所述两个测试端子获得所述待测电路的交流电流Iw和交流电压Vw ;S702 :去除所述半导体器件以外的元件对交流电流Iw的影响,以获得通过所述半导体器件的交流电流Idw ;S703 :将所述交流电流Idw和交流电压Vw之间的对应关系作为所述待测电路中半导体器件的V-I特性曲线,通过所述待测电路中半导体器件的V-I特性曲线确定所述待测电路中的半导体器件。优选地,步骤S603之后还包括以下步骤S704 :通过显示器来显示所述待测电路中半导体器件的V-I特性曲线。优选地,步骤SI和步骤S2中利用所述两个测试端子通过继电器扫描矩阵来扫描所述待测电路的至少三个端点中的任意两个端点;相应的步骤S5中,所述待测电路的至少三个端点中的任意两个端点之间电路结构、以及电路结构中的各个元件的参数,通过以下步骤进行分析判断S511 :对扫描获得的所述待测电路每两个端点之间的直流电阻和第一阻抗进行转换,获得实际直流电阻和实际第一阻抗;S512:通过所述实际第一阻抗确定所述待测电路的电路类型,所述电路类型为容性电路或感性电路两种类型;S513:根据所确定的电路类型选择相应的预设电路模型,通过所述实际第一阻抗和直流电阻计算所述当前两个端点之间的电路结构、以及所述当前两个端点之间的电路结构中各个元件的参数;S514 :信号源输出第j频率的交流信号,再次利用所述两个测试端子通过继电器扫描矩阵来扫描所述待测电路的至少三个端点中的任意两个端点,获得任意两个端点之间的交流电流L和交流电压',j的初值为2 ;S515 :去除所述直流电阻对所述任意两个端点之间的交流电流L的影响,以获得去除影响后的交流电流Xj ;S516 :利用所述去除影响后的交流电流\和所述交流电压'计算与第j频率对应的第j阻抗,所述第j阻抗不计算所述直流电阻在内;S517 :对扫描获得的所述待测电路每两个端点之间的所述直流电阻和第j阻抗进行转换,以获得实际直流电阻和实际第j阻抗;S518 :通过当前两个端点之间的第j频率、实际第j阻抗以及实际直流电阻验证所 述预测电路模型中各个元件的参数,若各个元件的参数不变,则将所述预设电路模型作为所述当前两个端点之间电路结构,并将所述预测电路模型中各个元件的参数作为所述当前两个端点之间电路结构中的各个元件的参数,否则,更换电路模型,通过所述直流电阻、此前获得所有的频率和阻抗的对应关系计算更换的电路模型中各个元件的参数,j自加1,并返回步骤S514。优选地,若所述待测电路中含有半导体器件,则在步骤Sf S5中,所述信号源输出的均为使幅值低于所述待测电路的门槛电压的直流电源或交流信号;步骤S5之后,所述待测电路的至少三个端点中的任意两个端点进行以下步骤S711 :所述信号源输出使幅值高于待测电路的门槛电压的交流信号,通过所述两个测试端子获得所述待测电路的交流电流Iw和交流电压Vw ;S712 :去除所述当前两个端点之间半导体器件以外的元件对交流电流Iw的影响,以获得通过所述半导体器件的交流电流Idw ;S713 :将所述交流电流Idw和交流电压Vw之间的对应关系作为所述当前两个端点之间半导体器件的V-I特性曲线,通过所述待测电路中半导体器件的V-I特性曲线确定所述当前两个端点之间半导体器件。优选地,步骤S713之后还包括以下步骤S614 :通过显示器来显示所述当前两个端子之间半导体器件的V-I特性曲线。(三)有益效果本发明的分析方法通过对电路进行检测、分析,实现了获得待测电路的电路结构、以及电路结构中的各个元件的参数,并进一步将V-I曲线中的半导体器件和无源器件进行分离,便于半导体器件的识别。


图I是按照本发明的分析方法的第一种硬件结构的结构示意图;图2是按照本发明第一种实施方式的电路分析仪的分析方法的流程图;图3是按照本发明的分析方法的第二种硬件结构的结构示意图;图4是按照本发明第二种实施方式的电路分析仪的分析方法的流程图;图5是第一种实施例的待测电路的结构图;图6是第二种实施例的待测电路的结构图;图7是第三种实施例的待测电路的结构图。
具体实施例方式下面结合附图和实施例,对本发明的具体实施方式
作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。图I是按照本发明的分析方法的第一种硬件结构的结构示意图;参照图1,所述硬件结构包括两个测试端子和处理器,所述两个测试端子之间依次串联有电流表和信号源,与所述电流表和信号源组成的串联电路两端并联有电压表,所述电流表、信号源和电压表分别与所述处理器连接,所述电路分析仪还包括显示器,所述显示器与所述处理器连接。图2是按照本发明一种实施方式的电路分析仪的分析方法的流程图;参照图2,所述方法包括以下步骤

SI :信号源输出直流电源,通过两个测试端子获得待测电路的直流电流和直流电压;S2:信号源输出第一频率的交流信号,通过所述两个测试端子获得所述待测电路的交流电流和交流电压;S3:根据所述直流电流、直流电压、第一交流电流、及第一交流电压计算所述待测电路的直流电阻;S4 :去除所述直流电阻对所述第一交流电流的影响,以获得去除影响后的第一交流电流;S5:利用所述去除影响后的第一交流电流和所述第一交流电压计算与第一频率对应的第一阻抗,根据所述第一阻抗和直流电阻分析判断获得所述待测电路的电路结构、以及电路结构中的各个元件的参数,所述第一阻抗不计算所述直流电阻在内。为便于观察获得的电路结构以及电路结构中的各个元件的参数,优选地,步骤S5之后还包括以下步骤S6 :通过显示器来显示所述待测电路的电路结构、以及电路结构中的各个元件的参数。本实施方式中,步骤SI和步骤S2中所述两个测试端子与所述待测电路仅有的两个端点分别连接;为测量较为复杂的电路结构,优选地,步骤S5中通过以下步骤进行分析判断S501 :通过所述第一阻抗确定所述待测电路的电路类型,所述电路类型为容性电路或感性电路两种类型;S502:根据所确定的电路类型选择相应的预设电路模型,通过所述第一阻抗和直流电阻计算所述预设电路模型中各个元件的参数;S503 :信号源输出第j频率的交流信号,再次通过所述两个测试端子获得所述待测电路的交流电流L和交流电压',j的初值为2 ;S504 :去除所述直流电阻对所述待测电路的交流电流L的影响,以获得去除影响后的交流电流Xj ;S505:利用所述去除影响后的交流电流&和所述交流电压'计算与第j频率对应的第j阻抗,所述第j阻抗不计算所述直流电阻在内;S506 :通过第j频率、第j阻抗以及直流电阻验证所述预测电路模型中各个元件的参数,若各个元件的参数不变,则将所述预设电路模型作为所述待测电路的电路结构,并将所述预测电路模型中各个元件的参数作为所述待测电路的电路结构中的各个元件的参数,否则,更换电路模型,通过所述直流电阻、此前获得所有的频率和阻抗的对应关系计算更换的电路模型中各个元件的参数,j自加1,并返回步骤S503。优选地,若所述待测电路中含有半导体器件,则在步骤Sf S5中,所述信号源输出的均为使幅值低于所述待测电路的门槛电压的直流电源或交流信号;步骤S5之后还包括以下步骤S701 :所述信号源输出使幅值高于待测电路的门槛电压的交流信号,通过所述两个测试端子获得所述待测电路的交流电流Iw和交流电压Vw ;S702 :去除所述半导体器件以外的元件对交流电流Iw的影响,以获得通过所述半 导体器件的交流电流Idw ;S703 :将所述交流电流Idw和交流电压Vw之间的对应关系作为所述待测电路中半导体器件的V-I特性曲线,通过所述待测电路中半导体器件的V-I特性曲线确定所述待测电路中的半导体器件。为便于观察半导体器件的V-I特性曲线,优选地,步骤S603之后还包括以下步骤S704 :通过显示器来显示所述待测电路中半导体器件的V-I特性曲线。图3是按照本发明的分析方法的第二种硬件结构的结构示意图;参照图3,本电路分析仪与图I所示的电路分析仪的区别在于,所述两个测试端子分别与继电器扫描矩阵连接,所述继电器扫描矩阵设有至少三个测试线。为测量多个端点的待测电路,步骤SI和步骤S2中利用所述两个测试端子通过继电器扫描矩阵来扫描所述待测电路的至少三个端点中的任意两个端点;相应的步骤S5中,所述待测电路的至少三个端点中的任意两个端点之间电路结构、以及电路结构中的各个元件的参数,通过以下步骤进行分析判断S511 :对扫描获得的所述待测电路每两个端点之间的直流电阻和第一阻抗进行转换,获得实际直流电阻和实际第一阻抗;S512:通过所述实际第一阻抗确定所述待测电路的电路类型,所述电路类型为容性电路或感性电路两种类型;S513 :根据所确定的电路类型选择相应的预设电路模型,通过所述实际第一阻抗和直流电阻计算所述当前两个端点之间的电路结构、以及所述当前两个端点之间的电路结构中各个元件的参数;S514 :信号源输出第j频率的交流信号,再次利用所述两个测试端子通过继电器扫描矩阵来扫描所述待测电路的至少三个端点中的任意两个端点,获得任意两个端点之间的交流电流L和交流电压',j的初值为2 ;S515 :去除所述直流电阻对所述任意两个端点之间的交流电流L的影响,以获得去除影响后的交流电流Xj ;S516 :利用所述去除影响后的交流电流\和所述交流电压'计算与第j频率对应的第j阻抗,所述第j阻抗不计算所述直流电阻在内;S517 :对扫描获得的所述待测电路每两个端点之间的所述直流电阻和第j阻抗进行转换,以获得实际直流电阻和实际第j阻抗;
S518 :通过当前两个端点之间的第j频率、实际第j阻抗以及实际直流电阻验证所述预测电路模型中各个元件的参数,若各个元件的参数不变,则将所述预设电路模型作为所述当前两个端点之间电路结构,并将所述预测电路模型中各个元件的参数作为所述当前两个端点之间电路结构中的各个元件的参数,否则,更换电路模型,通过所述直流电阻、此前获得所有的频率和阻抗的对应关系计算更换的电路模型中各个元件的参数,j自加1,并返回步骤S514。优选地,若所述待测电路中含有半导体器件,则在步骤Sf S5中,所述信号源输出的均为使幅值低于所述待测电路的门槛电压的直流电源或交流信号;步骤S5之后,所述待测电路的至少三个端点中的任意两个端点进行以下步骤S711 :所述信号源输出使幅值高于待测电路的门槛电压的交流信号,通过所述两个测试端子获得所述待测电路的交流电流Iw和交流电压Vw ; S712 :去除所述当前两个端点之间半导体器件以外的元件对交流电流Iw的影响,以获得通过所述半导体器件的交流电流Idw ;S713 :将所述交流电流Idw和交流电压Vw之间的对应关系作为所述当前两个端点之间半导体器件的V-I特性曲线,通过所述待测电路中半导体器件的V-I特性曲线确定所述当前两个端点之间半导体器件。优选地,步骤S713之后还包括以下步骤S614 :通过显示器来显示所述当前两个端子之间半导体器件的V-I特性曲线。实施例I下面以测量一个电阻和电容的并联电路为例来说明本发明的方法,参照图4,设待测电路由一个电阻Rx和电容Cx并联连接,Re为电容Cx的串联损耗电阻。测试计算方法如下(Al)信号源输出直流电源,测得I和V,I为通过两个测试端子获得待测电路的直流电流,V为通过两个测试端子获得待测电路两端的电压。(A2)信号源输出频率为f的交流信号,测得f和V ,I为通过两个测试端子获得待测电路的第一交流电流,I 为通过两个测试端子获得待测电路两端的第一交流电压,|和I 采用复数、矢量或数字采样序列等方式表示。(A3)通过所述!■和f之间的时序关系判断Cx为容性,由于电容不能通过直流,故Icx=O,因此可知I=Ikx,故可通过下式计算获得电阻Rx,其中,Rx = V/IKx。(A4)由于电容能够通过交流,故fCr:URx,其中Jxv : V/Rx , Iex为流过电阻Rx的直流电流,Icx为流过电容Cx的直流电流,/Rt为流过电阻Rx的交流电流,/(,—为流过电容Cx的交流电流(即为去除影响后的第一交流电流)。(A5)通过.UP 十算对应的第一阻抗Z,Z = Vjlcx ,通过所述Rx和Z分析判断
获得所述待测电路的电路结构为电阻和电容并联,通过Z=价—k/.Cy来确定RC和CX的值,其中,Re为Cx的串联损耗电阻。(A6)在显示器中,显示测试结果。显示Rx与Cx的连接关系、以及Rx,Cx的数值,Cx的损耗Re的数值。其中Rx,Cx,Rc的连接关系,可以以图形的方式表达,如图4所示,也可以以文字描述的方式表达。
实施例2下面以测量一个电阻和电感的并联电路为例来说明本发明的方法,参照图5,设待测电路由一个电阻Rx和电感Lx并联连接,Rl为电感Lx的串联损耗电阻。测试计算方法如下(BI)信号源输出直流电源,测得I和V,I为通过两个测试端子获得待测电路的直流电流,V为通过两个测试端子获得待测电路两端的电压。(B2)信号源输出频率为f的交流信号,测得J和r .7为通过两个测试端子获得待测电路的第一交流电流,f为通过两个测试端子获得待测电路两端的第一交流电压,f和f采用复数、矢量或数字采样序列等方式表示。 Rl^ Rr V(B3)通过所述I*和j之间的时序关系判断Lx为感性,由于———=—,故可通
I VRi 4- R.\- I
JDl I 本 Tyr
过下式来表示电阻Rx,其中,;—7,其中,Rl为Lx的串联损耗电阻。(B4)由于电感能够通过直流,故.....其中Ifc=以伽,Ikx为流过电阻Rx的直流电流,Ilx为流过电感Lx的直流电流,/ ,为流过电阻Rx的交流电流,L为流过电感Lx的交流电流(即为去除影响后的第一交流电流)。(B5)通过Zt、.和f计算对应的第一阻抗Z, Z = VjIu,通过所述Rx和Z分析判断获得所述待测电路的电路结构为电阻和电感并联,通过Z = Rl+j (2 Ji f Lx)来确定Rl和Lx的值。(B6)在显示器中,显示测试结果。显示Rx与Lx的连接关系、以及Rx,Lx的数值,Lx的损耗Rl的数值。其中Rx,Lx,Rl的连接关系,可以以图形的方式表达,如图5所示,也可以以文字描述的方式表达。实施例I和实施例2列出了较为简单的待测电路,而对于较为复杂的电路结构,则需要选择预设电路模型,输入不同频率的交流信号进行多次测量,计算方法按电工原理列出方程求解。有两个以上的谐振电路时,测试频率要跨过谐振点。按谐振点两边是容性变为感性,还是感性变为容性,确定电路结构形式。由于在计算中无法区分串联电阻和损耗电阻,只能人为确定这两个电阻的界限。串联电阻在显示中按电阻显示,损耗则在元件特性中显示,也可以在电路中显示并加以说明。在待测电路中有几个元件,则在测试过程中就要改变频率测试几次。等效模型中有电容,电感两项时,要测两次,损耗电阻不必加测。如果测试次数即列出的方程多于元件数量,则求解未知数时,会有相同数值的元件出现。只能求出实际存在的元件数值。如果测试次数即列出的方程少于余元件数量,则会漏掉实际存在的元件。实施例3下面以测量一个电阻Rx、电容Cx和二极管Dx的并联电路为例来说明本发明的方法,参照图6,由于该待测电路中含有半导体器件,则在测量电阻和电容时,采用幅值低于所述半导体器件的门槛电压的直流电源或交流信号。去除所述半导体器件以外的元件对交流电流Iw的影响可采用多种方法,根据仪器要求的不同,可采用如下四种方法
方法一,以傅立叶变化的方法,获得Dx中流过的电流。(I)信号源输出高于半导体门限电压的交流激励信号,获得交流电流1¥和交流电SVw,所述交流激励信号的频率为fn。(2)对Vw进行傅立叶变换获得Vfn,fn是傅立叶转换得到的频率值。(3)计算Vfn的每个点,Ifn=Vfn/Zxn,获得Ifn序列。Zxn为Rx与Cx并联在频率n的复数表达式,即 Zxn= (Rx* (-j/ (2* *fn*Cx))) / (Rx-j/ (2* n *fn*Cx))。(4)对Ifn做傅立叶反变换得到IZxn。(5) IDw — Iw_IZxn。 (6) Vw 和 Idw 组成 Dx 的 V-I 曲线。方法二,由于流过电感的电流是电感两端电压的积分,流过电容的电流是电容两端电压的微分,以此方法求解IDw。(I)信号源输出高于半导体门限电压的交流激励信号,获得交流电流1¥和交流电SVw,所述交流激励信号的频率为fn。(2)对Vw做微分,获得流过电容的电流Icxn序列。(3)计算流过电阻的电流IKxn=Vw/Rx。 (3)按照IDw = Iw-Icxn-1Exn^计算每一个点,得到〗Dw序列。(4) Vw 和 Idw 组成 Dx 的 V-I 曲线。方法三,以缓慢变化的的交流激励信号,获得流过Dx的电流。由于频率低,Cx通过的电流,可忽略不计,以简化计算过程。(I)以低频率,高于门限电压信号源,测试电路,获得电压Vw和电流Iw序列。(2)计算流过电阻的电流IKxn=Vw/Rx,再计算IDw = Iw_IKxn。(3)所得Vw和Idw组成Dx的V-I特性。方法四,以直流激励信号,获得流过Dx的电流。(I)以高于门限电压的直流信号源,测试电路。(2)通过信号源极性,获得二极管连接方式。(3)计算流过电阻的电流IKxn=Vw/Rx,由于Cx中无电流流过,所以IDw = I-IRxn,调节信号源,使IDw=lma,测量电压Vw。在全部测试和计算完成后,在显示器中,显示测试结果。显示Rx,Cx, Re, Dx的连接关系、以及Rx,Cx的数值,Cx的损耗Re的数值。其中Rx,Cx,Rc,Dx的连接关系,可以以图形的方式表达,如图6所示,也可以以文字描述的方式表达。Dx以流过Dx的电流和Dx两端的电压,做成V-I图表达。实施例4下面以一个具有三个端点的待测电路为例来说明本发明的方法,参照图7,由于Zl, 12, Z3的相互关系使单次测试的数据无法准确的反应器件数值,其中Z1,12, Z3包含有直流电阻Rx和阻抗Zx。测量方式为(I)把表笔接在A,B端,获得第一次测试数据Z1’和Dx值。(2)采用前述的测试方法,把表笔接在A,C端,获得第二次测试数据Z2’。(3)采用前述的测试方法,把表笔接在C,B端,获得第三次测试数据Z3’。(4)假设Zl,Z2,Z3为要测的元件数值,采用下述公式进行联立求解,
Z1=Z1,+1/2*((Zl,)2_(Z2,-IV )2)/(Z2,+Z3,_Z1,)Z2=Z2,+1/2*((Z2,)2-(Z3,-Zl,)2)/(Zl,-Z2,+Z3,)Z3=Z3,+1/2*((Z3,)2-(Zl,-Z2,)2)/(Zl,+Z2,-Z3,)以获得元件间的连接关系和参数,以及半导体器件Dx的V-I图形值。在全部测试和计算完成后,在显示器中,显示测试结果。显示Zl,Z2,Z3,Dx的连接关系、以及Z1,Z2,Z3的数值。其中Z1,Z2,Z3,Dx的连接关系,可以以图形的方式表达,如图7所示,也可以以文字描述的方式表达。Dx以流过Dx的电流和Dx两端的电压,做成V-I图表达。

以上实施方式仅用于说明本发明,而并非对本发明的限制,有关技术领域的普通技术人员,在不脱离本发明的精神和范围的情况下,还可以做出各种变化和变型,因此所有等同的技术方案也属于本发明的范畴,本发明的专利保护范围应由权利要求限定。
权利要求
1.一种电路分析仪的分析方法,其特征在于,所述方法包括以下步骤 Si:信号源输出直流电源,通过两个测试端子获得待测电路的直流电流和直流电压; 52:信号源输出第一频率的交流信号,通过所述两个测试端子获得所述待测电路的第一交流电流和第一交流电压; 53:根据所述直流电流、直流电压、第一交流电流、及第一交流电压计算所述待测电路的直流电阻; 54:去除所述直流电阻对所述第一交流电流的影响,以获得去除影响后的第一交流电流; 55:利用所述去除影响后的第一交流电流和所述第一交流电压计算与第一频率对应的第一阻抗,根据所述第一阻抗和直流电阻分析判断获得所述待测电路的电路结构、以及电路结构中的各个元件的參数,所述第一阻抗不计算所述直流电阻在内。
2.如权利要求I所述的分析方法,其特征在于,步骤S5之后还包括以下步骤 S6:通过显示器来显示所述待测电路的电路结构、以及电路结构中的各个元件的參数。
3.如权利要求I或2所述的分析方法,其特征在于,步骤SI和步骤S2中所述两个测试端子与所述待测电路仅有的两个端点分别连接; 步骤S5中通过以下步骤进行分析判断 S501 :通过所述第一阻抗确定所述待测电路的电路类型,所述电路类型为容性电路或感性电路两种类型; S502:根据所确定的电路类型选择相应的预设电路模型,通过所述第一阻抗和直流电阻计算所述预设电路模型中各个元件的參数; 5503:信号源输出第j频率的交流信号,再次通过所述两个测试端子获得所述待测电路的交流电流h和交流电压',j的初值为2 ; 5504:去除所述直流电阻对所述待测电路的交流电流巧的影响,以获得去除影响后的交流电流&; 5505:利用所述去除影响后的交流电流)^和所述交流电压'计算与第j频率对应的第j阻抗,所述第j阻抗不计算所述直流电阻在内; 5506:通过第j频率、第j阻抗以及直流电阻验证所述预测电路模型中各个元件的參数,若各个元件的參数不变,则将所述预设电路模型作为所述待测电路的电路结构,并将所述预测电路模型中各个元件的參数作为所述待测电路的电路结构中的各个元件的參数,否贝U,更换电路模型,通过所述直流电阻、此前获得所有的频率和阻抗的对应关系计算更换的电路模型中各个元件的參数,j自加1,并返回步骤S503。
4.如权利要求3所述的分析方法,其特征在于,若所述待测电路中含有半导体器件,则在步骤SfS5中,所述信号源输出的均为使幅值低于所述半导体器件的门槛电压的直流电源或交流信号; 步骤S5之后还包括以下步骤 5701:所述信号源输出使幅值高于所述半导体器件的门槛电压的交流信号,通过所述两个测试端子获得所述待测电路的交流电流Iw和交流电压Vw ; 5702:去除所述半导体器件以外的元件对交流电流Iw的影响,以获得通过所述半导体器件的交流电流Idw ;.5703:将所述交流电流Idw和交流电压Vw之间的对应关系作为所述待测电路中半导体器件的V-I特性曲线,通过所述待测电路中半导体器件的V-I特性曲线确定所述待测电路中的半导体器件。
5.如权利要求4所述的分析方法,其特征在于,步骤S603之后还包括以下步骤 5704:通过显示器来显示所述待测电路中半导体器件的V-I特性曲线。
6.如权利要求I或2所述的分析方法,其特征在干,步骤SI和步骤S2中利用所述两个测试端子通过继电器扫描矩阵来扫描所述待测电路的至少三个端点中的任意两个端点; 相应的步骤S5中,所述待测电路的至少三个端点中的任意两个端点之间电路结构、以及电路结构中的各个元件的參数,通过以下步骤进行分析判断 5511:对扫描获得的所述待测电路每两个端点之间的直流电阻和第一阻抗进行转换,获得实际直流电阻和实际第一阻抗; 5512:通过所述实际第一阻抗确定所述待测电路的电路类型,所述电路类型为容性电路或感性电路两种类型; 5513:根据所确定的电路类型选择相应的预设电路模型,通过所述实际第一阻抗和直流电阻计算所述当前两个端点之间的电路结构、以及所述当前两个端点之间的电路结构中各个元件的參数; 5514:信号源输出第j频率的交流信号,再次利用所述两个测试端子通过继电器扫描矩阵来扫描所述待测电路的至少三个端点中的任意两个端点,获得任意两个端点之间的交流电流も和交流电压',j的初值为2 ; 5515:去除所述直流电阻对所述任意两个端点之间的交流电流巧的影响,以获得去除影响后的交流电流\; 5516:利用所述去除影响后的交流电流)^和所述交流电压'计算与第j频率对应的第j阻抗,所述第j阻抗不计算所述直流电阻在内; 5517:对扫描获得的所述待测电路每两个端点之间的所述直流电阻和第j阻抗进行转换,以获得实际直流电阻和实际第j阻抗; 5518:通过当前两个端点之间的第j频率、实际第j阻抗以及实际直流电阻验证所述预测电路模型中各个元件的參数,若各个元件的參数不变,则将所述预设电路模型作为所述当前两个端点之间电路结构,并将所述预测电路模型中各个元件的參数作为所述当前两个端点之间电路结构中的各个元件的參数,否则,更换电路模型,通过所述直流电阻、此前获得所有的频率和阻抗的对应关系计算更换的电路模型中各个元件的參数,j自加1,并返回步骤S514。
7.如权利要求6所述的分析方法,其特征在于,若所述待测电路中含有半导体器件,则在步骤Sf S5中,所述信号源输出的均为使幅值低于所述待测电路的门槛电压的直流电源或交流信号; 步骤S5之后,所述待测电路的至少三个端点中的任意两个端点进行以下步骤 .5711:所述信号源输出使幅值高于待测电路的门槛电压的交流信号,通过所述两个测试端子获得所述待测电路的交流电流Iw和交流电压Vw ; .5712:去除所述当前两个端点之间半导体器件以外的元件对交流电流Iw的影响,以获得通过所述半导体器件的交流电流Idw ;S713:将所述交流电流Idw和交流电压Vw之间的对应关系作为所述当前两个端点之间半导体器件的V-I特性曲线,通过所述待测电路中半导体器件的V-I特性曲线确定所述当前两个端点之间半导体器件。
8.如权利要求7所述的分析方法,其特征在于,步骤S713之后还包括以下步骤 S614 :通过显示器来显示所述当前两个端子之间半导体器件的V-I特性曲线。
全文摘要
本发明公开了一种电路分析仪的分析方法,涉及电路测试技术领域,所述方法包括以下步骤S1获得待测电路的直流电流和直流电压;S2获得所述待测电路的第一交流电流和第一交流电压;S3计算所述待测电路的直流电阻;S4去除所述直流电阻对所述第一交流电流的影响,以获得去除影响后的第一交流电流;S5计算与第一频率对应的第一阻抗,根据所述第一阻抗和直流电阻分析判断获得所述待测电路的电路结构、以及电路结构中的各个元件的参数。本发明的分析方法通过对电路进行检测、分析,实现了获得待测电路的电路结构、以及电路结构中的各个元件的参数。
文档编号G01R31/00GK102768334SQ20121023979
公开日2012年11月7日 申请日期2012年7月10日 优先权日2012年7月10日
发明者刘海先 申请人:刘海先
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1