一种时间程序控制器的制作方法

文档序号:94683阅读:609来源:国知局
专利名称:一种时间程序控制器的制作方法
本实用新型涉及一种用于时间程序控制的电子装置,特别是用于一天内多次发讯,对多路负载进行开关控制的电子装置。
时间程序控制器用途很广。但目前已有的时间控制器有许多不足,如《上海半导体器件应用》1982年第一期81页介绍的时间程序控制器、《无线电》1984年第十一期第8页介绍的钟控电路等。这些时间装置,有的是一天内只能发一次信号,有的虽能发多次信号,但时间设定采用二极管矩阵,改变动作设定时间时,要改变硬件结构。因而使用起来不够灵便,应用范围较窄。
本实用新型提出了一种改进的时间程序控制装置。它利用大规模集成电路存贮器存贮动作时间代码和动作功能代码。改变动作设定时间和动作功能时,只改变存贮器内容,不改变硬件结构,从而使这种装置造价低廉,结构简化,应用方便。
本实用新型的目的是改进时间程序控制器,提高其应用的方便性,扩大其应用范围。
简要地说本实用新型是这样一种结构,在同一寻址计数器(1)作用下的存贮器(2)和存贮器(3),按地址顺序分别存入动作时间和动作功能设定代码。其中存贮器(2)存贮的时间代码是和电子钟输出的BCD代码相对应的表示设定时间的BCD代码。存贮器(3)存贮的动作功能代码是表示控制负载通断的二进制代码,存贮器(3)的每一位对应一路负载。控制时间精度与存贮器(2)的位数多少有关。控制负载路数多少与存贮器(3)的位数多少有关。存贮器(2)输出的时间代码与电子钟输出的BCD代码经一组集成电路比较器进行比较,“符合”时,和比较器输出端相连的信号发生器单稳态电路(7)输出一信号给一功能锁存器(5)的时钟输入端,将存贮器(3)输出的功能代码锁入功能锁存器(5)。锁存器(5)输出的信号经功放后控制负载的开关。在所述单稳态电路(7)的输入端,还按有单稳态电路(8)。在单稳态电路(7)输出的脉冲后沿,单稳态电路(8)输出一信号,使寻址计数器(1)自动加1,存贮器(2)、(3)输出一新的动作时间代码和动作功能代码。存贮器信息存入方法,在使用EPROM时,借助单板机或EPROM写入器;使用RAM时,借助8421拨盘开关或键盘电路。
依本实用新型制做的时间程序控制器,其进步点在于结构简单。在改变控制时间和控制功能时,不用改变硬件结构,这一点和微机相同,可又不必像微机那样进行复杂的编程。日发讯次数,控制负载路数能根据需要随意扩展。
本实用新型的具体结构由图1给出,最佳实施例由图2给出。
在图1中,(1)为寻址计数器单元;(2)为时间代码存贮单元;(3)为功能代码存贮单元;(4)为时间代码比较单元;(5)为功能锁存器单元;(6)为有BCD代码输出的电子钟单元;(7)、(8)为单稳态电路构成的脉冲发生器单元;(9)为功率放大执行单元。
一个精确到分的二十四小时循环制电子钟,其分位输出代码线有四条,其十分位输出代码线有四条,十时位输出代码线有五条,共十三条。所以时分位存贮器(2)的输出亦应有13位。对于一个需要控制五路输出的程序控制系统,其功能存贮器应设六位,余下的一位接寻址计数器R端,当这一位电平满足计数器复。O的需要时,整机寻址计数器回到初始状态。如果需要控制七路输出,其功能存贮器则应设八位。控制路多少根据需要,通过增减功能存贮器和锁存器来实现。
图中比较器(4)可以是专用比较电路,也可以是异或门。采用异或门或专用比较电路时,其所有输出端接在一或门上,或门输出端接在单稳态电路(7)的输入端。
如使用时,预先按时间表将信息依次写入。假如时分位存贮器存贮的内容是01、0111、0101、0010(即17时52分),电子钟也运行到17时52分时,比较器(4)输出一信号脉冲,使单稳态电路(7)产生一脉冲,在这个脉冲作用下,功能存贮器内容建立在锁存器(5)的输入端,在这个脉冲的后沿,单稳态电路(8)被触发,输出一脉冲,使寻址计数器自动加1,给出一新的地址,存贮器又输出一新的内容,这个内容再和电子钟输出相比较,如此循环下去。
每套程序的结尾,在存贮器(3)与寻址计数器(1)复。O端相连接的那一位写入一可以使寻址计数器复O的信号。从而使程序自动返回至初始状态。
图1中(9)是一组功率放大器,其驱动对象可以是一组继电器,也可以是一组可控硅。
在图2中,(17)~(22)是存贮器。其中(17)~(21)构成如图1所示的存贮器(2),(22)构成如图1所示的存贮器(3)。在这里,存贮器由RAM5101担任,通过8421拨盘(38)~(43)输入信号。用异或门(23)~(37)作如图所示的比较器(4)。用14520作图1所示的寻址计数器(1)。用14174作如图所示的锁存器(5)。如图1所示的单稳态电路(7)、(8)以及和与非门(10)、(11)构成的RS触发器输出端相连的两级单稳态信号发生器均由14528担任。图(2)中的(14)、(15)是或门,(16)是与门。
和与非门(10)、(11)构成的RS触发器输出端相连的后一级单稳态电路端和存贮器读写控制端R/
W相连。R/
W平时为1,存贮器处于读的状态。Q端输出为O,所以8421拨盘输出端亦为O。
当按动与非门(10)(11)组成的RS触发器输入端按(44)时,同与非门(10)(11)组成的RS触发器相连的第一级单稳态电路Q端输出一脉冲,经或门(15),使寻址计数器(1)加1,即先为存贮提供一地址。在这个脉冲的后沿,第二级单稳态电路产生一脉冲,这个脉冲期间,8421拨盘输出端有相应的代码输出。由于存贮器此时读写控制端R/
W处低于低电平,即写的状态,8421拨盘内容即被写入存贮器中。这个脉冲消失后,存贮器又自动处于读的状态。每按(44)一次,就产生上述过程。
存贮器(17)~(21)转出的代码和电子钟(6)输出的代码经异或门(23)~(37)进行比较,二个代码相同时,单稳态(7)输出信号将存贮器(22)的输出代码锁存器14174种。14174输出的信号经功放后控制负载的开关。在单稳态电路(7)产生的脉冲后沿,单稳态电路(8)产生一脉冲,经或门(15)使寻址计数器自动加1。存贮器又输出一组新的代码和电子钟比较。
8421拨盘(33)是功能拨盘。假设本装置用于控制ABC三个负载,在为存贮器写入内容时,当拨盘拨至1,表示A负载接通,BC负载断开;当拨盘拨至2时,表示B负载接通,AC负载断开;当拨盘拨至7时,表示ABC负载全部接通;当拨盘拨至O时,表示ABC负负载全部断开。这和二进制代码关系完全对应。
这里加了一个星期位比较器(23),与门(16),星期位贮器(17),电子钟也增加了一个星期位,是为了把星期天和平时要执行的程序区别开设立的。
图3是采用EPROM时,把EPROM分成若干段,每段存贮一套程序的具体作法。
图4是采用图2方案时市电——备用电源转换电路。
权利要求
1.一种用于时间程序控制的电子装置。特别是用于一天内多次发讯,对多路负载进行开关控制的电子装置,包括一个寻址计数器单元(1),一个由存贮器组(2)、(3)组成的存贮单元,一个有BCD代码输出的电子钟单元(6),一个功率放大器单元(9)。其特征在于所述存贮器(2)的数据输出端和所述电子钟(6)的BCD代码输出端分别接在一个信号比较单元(4)的两个转入端。比较单元(4)的输出端同一个信号发生器电路(7)的输入端相连,所述存贮器(3)的数据输出端同一个数据锁存器(5)的输入端相连。数据锁存器(5)的输出端同功率放大器(9)的输入端相连。
2.如权利要求
1所述的电子装置,其特征在于其中所述的存贮器组(2)和存贮器组(3)的对应的各地址输入端并联,接在所述寻址计数器(1)的输出端。
3.如权利要求
1所述的电子装置,其特征在于其中所述的存贮器组(2)存贮的数据是一组以上和电子钟输出的BCD代码相对应的预定动作时间代码。
4.如权利要求
1所述的电子装置,其特征在于其中所述的存贮器组(3)存贮的数据是表示控制对象开或关的二进制功能代码。
5.如权利要求
1所述的电子装置,其特征在于其中所述的比较器(4)是集成电路异或门或比较器。
6.如权利要求
1所述的电子装置,其特征在于其中所述信号发生器(7)是一级单稳态电路,在其输出端接有另一单稳态电路(8)。单稳态电路(8)的输出端所述寻址计数器(1)的时钟输入端相连。
专利摘要
本实用新型是专用于时间程序控制的电子装置。一天内能发出多次控制信号,可以同时控制多路负载;设计中利用微机技术,但不用象微机那样进行复杂的编程;通过拨盘或键盘改变程序内容,不必象普通逻辑电路那样改变硬件结构,不懂任何电子技术的人也会使用。
文档编号G04G15/00GK85200764SQ85200764
公开日1986年9月24日 申请日期1985年9月30日
发明者许世祥 申请人:许世祥导出引文BiBTeX, EndNote, RefMan
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1