一种实现电源时序控制的电路的制作方法

文档序号:6305079阅读:1767来源:国知局
一种实现电源时序控制的电路的制作方法
【专利摘要】一种实现电源时序控制的电路,属于电源时序控制领域。本发明控制电路由延时电路、比较电路、负电控制电路组成,本发明巧妙利用多种集成芯片增加简单电路,实现将负电延时供电的时序控制功能,并且增加了迟滞比较器实现逻辑保护功能,同时也增强了抗干扰能力,从而实现电源时序控制电路在时序上及逻辑上的双保险。
【专利说明】—种实现电源时序控制的电路
【技术领域】
[0001 ] 本发明涉及一种实现电源时序控制的电路,属于电源时序控制领域。
【背景技术】
[0002]多年来,为了使电子系统安全、经济、耐用和正常工作,对越来越多的电源电压进行监测和控制变得极为重要。尤其是在微波、毫米波电路中,由于其芯片制造工艺的特殊性导致正、负电有着其独有的加电、断电时序,如果时序出现问题会带来毁灭性的灾难,因此电源时序控制电路变得不可或缺。
[0003]传统电源时序控制电路通过两种方法实现:一种是集成芯片实现;一种是利用分立元件实现。
[0004]利用集成芯片实现的电路设计原理是,运用电源时序控制芯片同时控制多路电源电压,其缺点在于电源时序控制芯片只能同时处理、控制相同极性的电源,无法实现正、负电的控制。
[0005]利用分立元件实现的电路设计原理是,利用三极管的通断电阻相差极大的特性实现对供电电压的控制 ,缺点在于只能控制一路电源电压,并且存在电压上升时间问题,使得时序控制无法精准实现,电压控制精确度不够。

【发明内容】

[0006]本发明的技术解决问题:克服现有技术不足,提出一种实现电源时序控制的电路,通过巧妙利用MAX823看门狗集成芯片增加简单电路,实现将负电延时供电的时序控制功能,并且增加了迟滞比较器实现逻辑保护功能,同时也增强了抗干扰能力,从而实现电源时序控制电路在时序上及逻辑上的双保险。
[0007]本发明的技术解决方案:一种实现电源时序控制的电路,其特征在于:包括延时电路(100)、比较电路(200)和负电控制电路(300),延时电路(100)包括看门狗MAX823芯片,比较电路(200)包括比较器芯片LM2903、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4和第五电阻R5,负电控制电路(300)包括与门芯片SN54HC21、第六电阻R6、第七电阻R7以及三极管SMBT3904,延时电路(100)中看门狗MAX823芯片的VCC管脚和RESET管
脚均与电源正电相连,看门狗MAX823芯片的?管脚则与负电控制电路(300)中与门芯片SN54HC21的2Α和2Β管脚相连,看门狗ΜΑΧ823芯片的GND管脚接地,看门狗ΜΑΧ823芯片的WDI管脚悬空,比较电路(200)中比较器芯片LM2903的GND管脚、outputB管脚、V-管脚、V+管脚均与地相连;比较器芯片LM2903的V-管脚通过第一电阻Rl与电源负电相连、且比较器芯片LM2903的V-管脚通过第四电阻R4与电源正电相连,比较器芯片LM2903的OutputA管脚通过第三电阻R3与电源正电相连,同时比较器芯片LM2903的OutputA管脚与负电控制电路(300)中的与门芯片SN54HC21的2C、2D管脚相连,比较器芯片LM2903的V+管脚通过第二电阻R2与电源正电相连,且比较器芯片LM2903的V+管脚通过第五电阻R5与地相连,负电控制电路(300)中的与门芯片SN54HC21的ΙΑ、1B、1C、ID、1Y、GND管脚与地相连,与门芯片SN54HC21d的Vcc管脚与电源正电相连,与门芯片SN54HC21的两个NC管脚悬空,与门芯片SN54HC21的2Y管脚连接第六电阻R6的一端、第六电阻R6的另一端一路连接第七电阻R7的一端,另一路连接三极管SMBT3904的b管脚,第七电阻R7的另一端与地相连,三极管SMBT3904的e管脚与地相连,c管脚为电源负电控制输出。
[0008]本发明与现有技术相比具有如下优点:
[0009](I)通过利用集成芯片实现控制电源电压延时输出,与分立元件相比大大降低了整个电源时序控制电路失效率。
[0010](2)与传统集成芯片构建的电源时序控制电路相比,本发明可以同时实现正负电的控制。
[0011](3)本发明通过时序与逻辑两方面双重保证电路的正确加电顺序,保证电路器件安全。
【专利附图】

【附图说明】
[0012]图1为本发明电源时序控制电路示意图。
【具体实施方式】
[0013]本发明的基本思路为:根据电子系统中对电源正负电上电时序的要求,改进比较电路和负电控制电路,并增加了利用看门狗芯片构建的延时电路,使得本发明的电源时序控制电路可以实现对正电、负电的逻辑保护功能和负电延时上电功能,同时也增强了对电源纹波的抗干扰能力,从而实现电源时序控制电路在时序上及逻辑上的双保险。
[0014]如图1所示,本发明利用MAX823看门狗集成芯片管脚之间的时序关系实现正电、负电的时序控制;通过迟滞比较器实现正电、负电的逻辑保护功能;通过与门电路实现线与功能,最后利用三极管实现高低电平转换功能输出正电控制信号控制大电流开关。
[0015]一种实现电源时序控制的电路,包括延时电路100、比较电路200和负电控制电路300,延时电路100包括看门狗MAX823芯片,比较电路200包括比较器芯片LM2903、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4和第五电阻R5,负电控制电路300包括与门芯片SN54HC21、第六电阻R6、第七电阻R7以及三极管SMBT3904。
[0016]延时电路100中看门狗MAX823芯片的VCC管脚和RESET管脚均与电源正电相连,看门狗MAX823芯片的I管脚则与负电控制电路300中与门芯片SN54HC21的2A和2B管脚相连,看门狗MAX823芯片的GND管脚接地,比较电路200中比较器芯片LM2903的GND管脚、outputB管脚、V-管脚、V+管脚均与地相连;比较器芯片LM2903的V-管脚通过第一电阻Rl与电源负电相连、且比较器芯片LM2903的V-管脚通过第四电阻R4与电源正电相连,比较器芯片LM2903的OutputA管脚通过第三电阻R3与电源正电相连,同时比较器芯片LM2903的OutputA管脚与负电控制电路300中的与门芯片SN54HC21的2C、2D管脚相连,比较器芯片LM2903的V+管脚通过第二电阻R2与电源正电相连,且通过第五电阻R5与地相连,负电控制电路300中的与门芯片SN54HC21的ΙΑ、1B、1C、ID、1Y、GND管脚与地相连,与门芯片SN54HC21d的Vcc管脚(20管脚)与电源正电相连,与门芯片SN54HC21的两个NC管脚悬空,与门芯片SN54HC21的2Y管脚连接第六电阻R6的一端、第六电阻R6的另一端一路连接第七电阻R7的一端,另一路连接三极管SMBT3904的b管脚,第七电阻R7的另一端与地相连,三极管SMBT3904的e管脚与地相连,c管脚为电源负电控制输出。
[0017]看门狗MAX823芯片MAX823(延时器芯片)内部各个管脚的时序功能为:当—管
脚置高电平、WDI管脚悬空设置时,管脚电平值将延时140ms后在VCC管脚输出,从而实现将送入看门狗MAX823芯片MAX823 (延时器芯片)的正电延时140ms后输出,且为高电平。
[0018]送入比较器芯片LM2903的V+管脚的正电与送入比较器芯片LM2903的V-管脚的负电相比较,如果负电存在(即负电已经上电完成),则比较器芯片LM2903的outputA管脚输出为高电平。
[0019]与门芯片SN54HC21的内部功能为:当2C、2D管脚均为高电平时,2Y管脚输出为高电平。
[0020]将与门芯片SN54HC21的c管脚作为本时序控制功能模块的输出管脚,三极管芯片内部功能为:当b管脚为高电平时,c管脚输出为低电平。
[0021 ] 综上,当电源负电存在(即负电已经上电完成)、且正电延时140ms后输出,比较器芯片LM2903的outputA管脚输出为高电平、延时器芯片MAX823的VCC管脚输出为高电平,然后两个高电平送往与门芯片SN54HC21,使得与门芯片SN54HC21的2Y管脚输出为高电平,最后三极管的b管脚为高电平,使得c管脚输出为低电平,从而控制外部电源系统的开关打开,实现电源正、负电的逻辑保证与时序控制。
[0022]本发明未详细阐述部分属于本领域公知技术。
【权利要求】
1.一种实现电源时序控制的电路,其特征在于:包括延时电路(100)、比较电路(200)和负电控制电路(300),延时电路(100)包括看门狗MAX823芯片,比较电路(200)包括比较器芯片LM2903、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4和第五电阻R5,负电控制电路(300)包括与门芯片SN54HC21、第六电阻R6、第七电阻R7以及三极管SMBT3904,延时电路(100)中看门狗MAX823芯片的VCC管脚和^^7管脚均与电源正电相连,看门狗MAX823芯片的万管脚则与负电控制电路(300)中与门芯片SN54HC21的2Α和2Β管脚相连,看门狗ΜΑΧ823芯片的GND管脚接地,看门狗ΜΑΧ823芯片的WDI管脚悬空,比较电路(200)中比较器芯片LM2903的GND管脚、outputB管脚、V-管脚、V+管脚均与地相连;比较器芯片LM2903的V-管脚通过第一电阻Rl与电源负电相连、且比较器芯片LM2903的V-管脚通过第四电阻R4与电源正电相连,比较器芯片LM2903的OutputA管脚通过第三电阻R3与电源正电相连,同时比较器芯片LM2903的OutputA管脚与负电控制电路(300)中的与门芯片SN54HC21的2C、2D管脚相连,比较器芯片LM2903的V+管脚通过第二电阻R2与电源正电相连,且比较器芯片LM2903的V+管脚通过第五电阻R5与地相连,负电控制电路(300)中的与门芯片SN54HC21的ΙΑ、1B、1C、ID、1Y、GND管脚与地相连,与门芯片SN54HC21d的Vcc管脚与电源正电相连,与门芯片SN54HC21的两个NC管脚悬空,与门芯片SN54HC21的2Y管脚连接第六电阻R6的一端、第六电阻R6的另一端一路连接第七电阻R7的一端,另一路连接三极管SMBT3904的b管脚,第七电阻R7的另一端与地相连,三极管SMBT3904的e管脚与地相连,c管脚为 电源负电控制输出。
【文档编号】G05B19/04GK103955148SQ201410189738
【公开日】2014年7月30日 申请日期:2014年5月6日 优先权日:2014年5月6日
【发明者】才博, 齐伟伟, 张广栋, 刘德喜 申请人:北京遥测技术研究所, 航天长征火箭技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1