一种1553b总线信息冗余电气控制系统的制作方法_2

文档序号:9843574阅读:来源:国知局
光隔离电路16和从光隔离电路26还分别接有24V电压输入;所述主晶体振荡器14向主FPGA处理器12提供50MHz振荡频率,从晶体振荡器24向从FPGA处理器22提供50MHz振荡频率。
[0020]所述主FPGA处理器12和从FPGA处理器22采用深圳国微公司的SMQ2V1000-FG256,主要用于对主总线控制器17或从总线控制器27进行功能配置,并按1553B总线协议与外部中控机通信;根据1553B通信信息输出产品控制指令到主光隔离电路16或从光隔离电路26;并且还可以对主光隔离电路16或从光隔离电路26输出状态正确与否进行检测;通过时钟分频设计,提供主总线控制器17或从总线控制器27以16MHz工作时钟。
[0021]所述主配置存储器13和从配置存储器23采用深圳国微公司的SM16PFSG48M,用于存储FPGA信息处理软件,当1553B总线信息冗余电气控制系统上电时,软件代码加载到主FPGA处理器12或从FPGA处理器22内部运行。
[0022]所述主晶体振荡器14和从晶体振荡器24采用辽阳鸿宇晶体器件厂ZA51EB3-50,用于输出50MHz时钟信号给主FPGA处理器12或从FPGA处理器22使用。
[0023]所述主电压转换电路15和从电压转换电路25采用深圳国微公司的SM164245,用于+3.3V信号电平转换与+5V信号电压转换,同时提升信号传输的驱动能力。
[0024]所述主光隔离电路16和从光隔离电路26采用贵阳航天电器公司的JGW-3M或JGC-3036,其中JGW-3M型器件允许直流1.6A输入,共使用3路控制输出;JGC-3036型器件允许直流0.25A输入,共使用14路控制输出,光伏固体继电器用于主、从系统隔离之后再并联输出的。确保广品主、从系统电气上完全隔尚。
[0025]所述主总线控制器17和从总线控制器27采用深圳国微公司的SM6150,1553B总线传输速率达到1Mbps,具有双向传输特生和实时性。通过主电压转换电路15与主FPGA处理器
12、从电压转换电路25与从FPGA处理器12的通信。
[0026]所述主A通信变压耦合器18、主B通信变压耦合器19、从A通信变压耦合器28、从B通信变压耦合器29采用深圳国微公司的M21038/27-26,用于1553B总线终端之间连接的电气接口匹配。
【主权项】
1.一种1553B总线信息冗余电气控制系统,包括主系统和从系统,其特征在于:所述主系统包括主电源转换电路(11)、主FPGA处理器(12)、主晶体振荡器(14)、主电压转换电路(15)、主光隔离电路(16)、主总线控制器(17)、主A通信变压耦合器(18)、主B通信变压耦合器(19),所述从系统包括从电源转换电路(21)、从FPGA处理器(22)、从晶体振荡器(24)、从电压转换电路(25)、从光隔离电路(26)、从总线控制器(27)、从A通信变压耦合器(28)、从B通信变压耦合器(29);主电源转换电路(11)分别连接主FPGA处理器(12)和主晶体振荡器(14),主FPGA处理器(12)和主晶体振荡器(14)相连接,主FPGA处理器(12)连接至主电压转换电路(15)输入端,主电压转换电路(15)输出端分别连接主光隔离电路(16)和主总线控制器(17)的输入端,主总线控制器(17)输出端分别连接主A通信变压耦合器(18)和主B通信变压耦合器(19),主A通信变压耦合器(18)和主B通信变压耦合器(19)输出连接匹配的电气接口;从电源转换电路(21)分别连接从FPGA处理器(22)和从晶体振荡器(24),从FPGA处理器(22)和从晶体振荡器(24)相连接,从FPGA处理器(22)连接至从电压转换电路(25)输入端,从电压转换电路(25)输出端分别连接从光隔离电路(26)和从总线控制器(27)的输入端,从总线控制器(27)输出端分别连接从A通信变压耦合器(28)和从B通信变压耦合器(29),从A通信变压耦合器(28)和从B通信变压耦合器(29)输出连接匹配的电气接口;主光隔离电路(16)和从光隔离电路(26)的输出端并联输出。2.如权利要求1所述的1553B总线信息冗余电气控制系统,其特征在于:所述主电源转换电路(11)和从电源转换电路(21)分别接入5V电源,主电源转换电路(11)向主FPGA处理器(12)和主晶体振荡器(14)输出供应3.3V电压,还向主FPGA处理器(12)输出1.5V电压,从电源转换电路(21)向从FPGA处理器(22)和从晶体振荡器(24)输出供应3.3V电压,还向从FPGA处理器(22)输出1.5V电压;主FPGA处理器(12)向主电压转换电路(15)输出3.3V的TTL电平,主电压转换电路(15)将3.3V的TTL电平转换为5V的TTL电平输出;从FPGA处理器(22)向从电压转换电路(25)输出3.3V的TTL电平,从电压转换电路(25)将3.3V的TTL电平转换为5V的TTL电平输出;所述主光隔离电路(16)和从光隔离电路(26)还分别接有24V电压输入;所述主晶体振荡器(14)向主FPGA处理器(I 2)提供50MHz振荡频率,从晶体振荡器(24)向从FPGA处理器(22)提供50MHz振荡频率。3.如权利要求1或2所述的1553B总线信息冗余电气控制系统,其特征在于:所述主FPGA处理器(12)和从FPGA处理器(22)为深圳国微公司的SMQ2V1000-FG256。4.如权利要求1或2所述的1553B总线信息冗余电气控制系统,其特征在于:所述主配置存储器(13)和从配置存储器(23)为深圳国微公司的SMl 6PFSG48M。5.如权利要求1或2所述的1553B总线信息冗余电气控制系统,其特征在于:所述主晶体振荡器(14)和从晶体振荡器(24)为辽阳鸿宇晶体器件厂ZA51EB3-50。6.如权利要求1或2所述的1553B总线信息冗余电气控制系统,其特征在于:所述主电压转换电路(15)和从电压转换电路(25)为深圳国微公司的SM164245。7.如权利要求1或2所述的1553B总线信息冗余电气控制系统,其特征在于:所述主光隔离电路(16)和从光隔离电路(26)为贵阳航天电器公司的JGW-3M或JGC-3036。8.如权利要求1或2所述的1553B总线信息冗余电气控制系统,其特征在于:所述主总线控制器(17)和从总线控制器(27)为深圳国微公司的SM6150。9.如权利要求1或2所述的1553B总线信息冗余电气控制系统,其特征在于:所述主A通信变压耦合器(18)、主B通信变压耦合器(19)、从A通信变压耦合器(28)、从B通信变压耦合器(29)为深圳国微公司的M21038/27-26。
【专利摘要】本发明提供了一种1553B总线信息冗余电气控制系统,包括主系统和从系统。本发明主系统、从系统通过光隔离电路进行电气输入、信息处理过程相互隔离,将最终输出的同类控制指令并联输出,主系统与从系统任何一个出故障,均不影响产品性能;主系统、从系统硬件上百分之百使用国产化产品设计,有效提升产品的可靠性;主系统、从系统的印制板设计实现对称布局,软件版本一致,便于相似问题排查分析。
【IPC分类】G05B19/042
【公开号】CN105607551
【申请号】CN201610176368
【发明人】谢宏进, 姚应洲, 龚旋
【申请人】贵州航天电子科技有限公司
【公开日】2016年5月25日
【申请日】2016年3月24日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1