Ddr与qdr的转换装置以及使用其的适配卡、主板与内存模块接口的制作方法

文档序号:6557781阅读:327来源:国知局
专利名称:Ddr与qdr的转换装置以及使用其的适配卡、主板与内存模块接口的制作方法
技术领域
本发明是有关于一种内存转换装置及使用其的装置,且特别是有关于一种DDR与QDR的转换装置与使用其的适配卡、主板、内存模块以及可携式计算机主板。
由于计算机技术与工艺、封装技术的改进,不但在中央处理器(CPU,Central Processing Unit)的处理速度上有着突飞猛进的增长,就是在内存上也有许多的改变。随着对内存存取速度要求的提高,常用的内存也从刚开始的动态随机存取内存(DRAM)、延伸数据输出随机存取内存(EDO RAM)等,一直到现今最常见的同步动态随机存取内存(Synchronous Data Rate RAM,以下称为SDR随机存取内存)与双数据率随机存取内存(Double Data Rate RAM,以下称为DDR随机存取内存)。而随着内存存取速度的提高,制作各种随机存取内存的成本较高。
因此,本发明提出一种比目前内存的存取速度更快的方法与结构,可以显著地提高DDR随机存取内存的效率,且不会耗费太多的制作成本。此种全新的结构,称为四倍数据率随机存取内存(Quadruple DataRate RAM,以下称为QDR随机存取内存)。而本发明包括了QDR信号系统的制定、DDR与QDR信号系统之间的转换方法。本发明所提出的DDR与QDR的转换结构与方法可运用在各种需要使用随机存取内存的所有电子装置中,例如适配卡、主板与可携式计算机主板等。
本发明提出一种DDR与QDR的转换装置,此转换装置具有QDR接口元件、DDR接口元件、时钟控制器、指令控制器、状态缓存器组以及数据转换装置。其中,QDR接口元件用来与QDR元件进行信号交换,而DDR接口元件则用来与DDR元件进行信号交换。时钟控制器将由QDR元件送至的时钟信号转换成转换装置与DDR元件所使用的时钟。指令控制器在取得QDR元件的QDR命令信号后,将QDR命令信号处理成相对应的DDR命令信号,并输出到DDR元件。状态缓存器组用来储存QDR接口所使用的模块缓存器组(Mode Register Set,MRS)与延伸模块缓存器组(Extended Mode Register Set,EMRS)中的数据,并提供转换信息给指令控制器作适当的指令及数据转换。数据转换装置则用来将QDR的数据型态转换为适用于DDR的数据型态,以及将DDR的数据型态转换为适用于QDR的数据型态。
而在本发明的一个实施例中,数据转换装置包括了一个数据屏蔽与探测控制器、一个QDR至DDR数据转换器,以及一个DDR至QDR数据转换器。其中,数据屏蔽与探测控制器用来取得QDR元件的QM信号及DQS信号,将QM信号转成DDR QM信号并将DDR QM信号输出到DDR元件,以及将DQS信号转为QDR元件对DDR元件提取数据的数据提取信号。QDR至DDR数据转换器将QDR元件的串行信号转换成并行信号,并根据指令控制器的命令,将转换所得的并行信号分开传输给二个DDR元件。DDR至QDR数据转换器则将二个DDR元件的数据信号转成QDR元件所使用的串行信号,并根据指令控制器的命令将转换所得的串行信号传输至QDR元件。
综上所述,本发明在QDR与DDR之间建立转换通道,使得DDR可以在支持QDR的系统或装置中正常进行运行,而不需将支持QDR的系统或装置整个转换成支持DDR的系统或装置,因此可以使得DDR与QDR同时正常的运行。
使用者可以不需要购置新的QDR内存模块,使用本发明的装置结合既有的DDR内存模块,即可使原本仅有的DDR效率提高到具备QDR效率的记忆模块。
对生产者来说,在制作适配卡、主板等印刷电路板时,可以选择成本较低的DDR芯片,配合本发明的装置,同样可以使产品具有QDR的数据处理效率,使所生产的产品与市场现有的产品具有同样的质量与功效,但其制作成本可大幅降低。
为让本发明的上述和其它目的、特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下附图简单说明

图1A是根据本发明的第一实施例的转换装置的方框图;图1B是根据图1A转换装置的运用电路的一实施例;图2A是根据本发明的第二实施例的转换装置的方框图;图2B是根据图2A转换装置的运用电路的一实施例;图3A是根据本发明第三实施例的转换装置的方框图;图3B是根据图2A转换装置的运用电路的第一实施例;图3C是根据图3A转换装置的运用电路的第二实施例;图3D是根据图2A的转换装置的运用电路的第三实施例;图4是根据本发明的第四实施例的转换装置的方框图;图5是根据本发明的第五实施例的方框图;图6是根据本发明的第六实施例的方框图;图7是根据本发明的第七实施例的方框图;图8是根据本发明的第八实施例的方框图;以及图9是根据本发明的第九实施例的方框图。附图标记说明10、20、30、52、62、70、80、92、1002、1102、1202、1302、1402DDR与QDR的转换装置12、22、32、42转换核心元件14、24、34、40QDR接口元件18、28、38、44、46、48、410DDR接口元件512适配卡54、56DDR模块矩阵612主板64、66DDR DIMM712内存模块72、74、76DDR内存芯片组矩阵812内存模块接口82、84DDR DIMM912可携式计算机的主板94、96SO-DIMM插槽1000、1100、1200、1300、1400QDR元件1004、1104、1204、1304、1404SQDR1006、1106、1306锁相回路(简称PLL)120、220、320时钟控制器122、222、322指令控制器124、224、324状态缓存器组126、226、326数据转换装置50、60、90芯片组1260、2260、3260数据屏蔽与探测控制器1262、2262、3262DDR至QDR数据转换器1264、2264、3264QDR至DDR数据转换器
QDR接口元件14是介于QDR内存模块与转换核心元件12之间,用来进行信号的交换。而DDR接口元件18则介于DDR内存模块与转换核心元件12之间,用来进行信号的交换。在图1A中,还更详细地绘出了转换核心元件12根据本发明一实施例的方框图。在此实施例中,转换核心元件12包括了一个时钟控制器120、一个指令控制器122、一个状态缓存器组124,以及一个数据转换装置126。其中,时钟控制器120将由QDR内存模块所送至的时钟信号(CKn,CKn#)转换成转换装置10内部使用以及DDR内存模块所使用的时钟(MCKn)。
指令控制器122用来接收QDR内存模块所传送来的QDR指令(例如包括CSn、RAS、CAS、Ban、Can、WE等)后,将QDR命令信号处理成相对应的DDR指令(例如相对应的MCSn、MRAS、MCAS、MBAn、Man、MWE等),然后输出到DDR内存模块中。而当QDR的指令若有对于数据的存取,例如QDR指令需使用数据的读取或写入命令时,数据转换装置126将会激活功能控制系统,这些系统包括数据屏蔽及探测系统、QDR到DDR数据转换系统与DDR到QDR数据转换系统。这些系统使数据转换装置126具有将QDR的数据型态转换为适用于DDR的数据型态,以及将DDR的数据型态转换为适用于QDR的数据型态的功能。而状态缓存器组124则用来储存QDR接口所使用的模块缓存器组(Mode Register Set,MRS)与延伸模块缓存器组(ExtendedMode Register Set,EMRS)中的数据。
为更详细说明本发明,在图1A中,还更详细地绘出了本发明一实施例的数据转换装置126内部电路方框图。在此实施例中,数据转换装置126包括了一个数据屏蔽与探测控制器1260、一个DDR至QDR数据转换器1262以及一个QDR至DDR数据转换器1264。
当激活功能控制系统时,也就是有数据的读取或写入的命令时,数据屏蔽与探测控制器1260便会去取得QDR内存模块的QM信号以及DQS信号,把QM信号转成DDR QM信号再输入到DDR内存模块,且将DQS信号转成QDR对DDR元件提取数据时所用的数据提取信号。当QDR命令信号为数据读取命令时,QDR至DDR数据转换器1264会把QDR元件的串行信号转换成并行信号,并根据指令控制器122的命令,将转换所得的并行信号分开传输给二个DDR元件。当QDR命令信号为数据写入命令时,DDR至QDR数据转换器1262会把二个DDR元件的数据信号转成QDR元件所使用的串行信号,并根据指令控制器122的命令将转换所得的串行信号传输至QDR元件。
因为QDR在一个周期(cycle)内送出四个比特(bit),而DDR在一个周期中仅可以送出二个比特,所以QDR在处理速度与效率上均优于DDR,在上述实施例中,乃是以一个QDR元件对应二个DDR元件的方式来设计DDR与QDR的转换装置。但熟悉此技术的人应当知道,其实也可以一个QDR元件对应一个DDR元件的方式来设计此转换装置,但显然其效率将会降低,若要维持相同的效率,则必须将DDR的频率提高至约为QDR的二倍,才可使DDR输出与QDR相同的比特,但是提高DDR的频率的工艺也较困难,因此所需成本也会相对提高,所以本发明仍应用在使用二组DDR模块来产生QDR的效率。
请参考图1B,是根据图1A中所示的本发明实施例的转换装置10实际运用的电路图。图1A中的转换装置10可运用在图1B中,其中当写入时,则由QDR元件1400输入DQS信号到DDR与QDR的转换装置1402。当读取时,QDR元件1400就会输入DQS信号到DDR与QDR的转换装置1402,然后在经由DDR与QDR的转换装置1402的DQDR 1404处理后,最后输入给QDR元件1400,其中熟悉此技术的人可知此转换装置10不需使用外部锁相回路及二倍的时钟信号,且DQS信号是直接传送的。
例如当QDR元件1400要存取数据到DDR上时,首先QDR元件1400会送出一个存取命令,则经由如图1A所示的QDR接口元件14到转换装置10的指令控制器122,此时指令控制器122接收到QDR元件1400的存取命令后,处理成相对应的DDR指令,然后命令状态数据缓存器124将QDR接口14所使用的模块缓存器组及延伸模块缓存器组中的数据给储存起来,并且激活功能控制系统。当激活功能控制系统后,数据屏蔽与探测控制器1260会去读取QDR元件1400的DM信号及DQS信号,数据屏蔽与探测控制器1260会将QDR元件1400的DM信号转换成DDR DM信号,且将QDR元件1400的DQS信号转换成QDR对DDR元件提取数据时所用的数据提取信号。
当QDR元件1400的存取命令为数据写入命令时,则经由如图1A所示的QDR至DDR数据转换器1264会把QDR元件1400的串行信号转换成并行信号,并根据指令控制器122的命令,将转换所得的并行信号分开传送给二个DDR元件。当QDR元件1400的存取命令为数据读取命令时,DDR至QDR数据转换器1262会将二个DDR元件的数据信号转换成QDR元件所使用的串行信号,并根据指令控制器122的命令将转换所得的串行信号传输至QDR元件1400。
请参考图2A,是根据本发明的第二实施例转换装置的方框图。所有装置的功能都与图1A的装置相同,唯一不同点是当数据屏蔽与探测控制器2260取得QDR元件的QM以及DQS信号时,将QM信号转成DDR QM信号并输出到DDR元件,将DQS信号转成QDR元件对DDR元件提取数据时所用的数据提取信号,并在必须回传DQS信号到QDR元件时,依据二倍的时钟信号产生回传的DQS信号。
请参考图2B,是根据图2A转换装置的运用电路的一实施例,本发明的转换装置20可运用在图2B中,此图中从QDR元件1200到DDR与QDR的转换装置1202的方向为写入,而从DDR与QDR的转换装置1202到QDR元件1200的方向为读取。如果由二倍的时钟信号产生回传的DQS信号,在写入时,就由QDR元件1200输入DQS信号到DDR与QDR的转换装置1204。在读取时,就由DDR与QDR的转换装置1202的DQDR 1204将QDR元件1200所提供的二倍时钟信号转成DQS信号,然后再输出到QDR元件1200。
请参考图3A,是本发明的第三实施例的转换装置的方框图。所有装置的功能都与图1A的转换装置相同,唯一不同点是锁相回路(PhaseLock Loop,底下简称PLL)321与数据屏蔽与探测控制器3260。锁相回路321接收时钟信号后,可产生频率为输入时钟信号频率复数倍的时钟信号输出,例如本实施例的二倍的时钟信号。而数据屏蔽与探测控制器3260取得QDR元件的QM以及DQS信号时,将QM信号转成DDR QM信号并输出到DDR元件,将DQS信号转成QDR元件对DDR元件提取数据时所用的数据提取信号,并在必须回传DQS信号到QDR元件时,则依据锁相回路321所输出的时钟信号产生回传的DQS信号。
请参考图3B与图3D,是根据本发明实施例的图2A转换装置20的实际运用电路实施例。本发明的转换装置20可运用在图3B中。此图中从QDR元件1000到DDR与QDR的转换装置1202的方向为写入,而从DDR与QDR的转换装置1202到QDR元件1000的方向为读取。图3B与图3D主要说明在图2A转换装置20中的锁相回路321可内建于DDR与QDR转换装置1002内,或是内建于DQDR 1004内,或是由外部提供。
在其一实施例中,如果锁相回路1006是在DDR与QDR的转换装置1002的里面,并产生具有二倍的时钟信号的输出时钟信号到数据转换装置时,在写入时,就由QDR元件1000输出DQS信号到DDR与QDR的转换装置1002。在读取时,则由DDR与QDR的转换装置1002的DQDR 1004将锁相回路1006所提供的回传时钟信号转成DQS信号,然后输出到QDR元件1000。
在另一实施例中,如果锁相回路1106是在DQDR 1104内部,请参考图3C,是根据本发明实施例的图3A转换装置30的实际运用电路实施例。而锁相回路1106所产生的时钟信号输出到数据转换装置。在写入时,就由QDR元件1100输入DQS信号到DDR与QDR的转换装置1102。在读取时,则由DDR与QDR的转换装置1102的DQDR 1104将锁相回路1106所提供的回传时钟信号转成DQS信号,然后输出到QDR元件。
在另一实施例中,如果锁相回路1306由外部电路所提供,请参考图3D,是根据本发明实施例的图2A转换装置20的实际运用电路实施例。而锁相回路1306所产生的时钟信号输入到DDR与QDR的转换装置1302中。在写入时,就由QDR元件1300输入DQS信号到DDR与QDR的转换装置1302。在读取时,则由DDR与QDR的转换装置1302的DQDR 1304将锁相回路1306所提供的回传时钟信号转成DQS信号,然后输出到QDR元件。
请参考图4,是本发明实施例的方框图。其中转换核心元件用来将QDR的指令及数据形式转换成DDR的指令及数据形式,通过DDR接口元件44、46输入到DDR元件,并且将DDR的指令及数据形式转换成QDR的指令及数据形式,通过QDR接口元件40传送至QDR元件。
接下来请参照图5,是将本发明的内存转换装置运用到适配卡的实施例,也就是本发明的第五实施例。在适配卡512中,包括了一个支持使用QDR模块的芯片组50、一个转换装置52以及二个DDR模块矩阵54、56。其中,为了使得方框图明显易懂,转换装置52的QDR接口元件与DDR接口元件仅分别以与芯片组50和DDR模块矩阵54、56相连接的连接线表示。以此种装置的连接方式,就可以在支持QDR模块的适配卡512上使用DDR模块矩阵。
接下来请参照图6,是将本发明的内存转换装置运用到主板的实施例,也就是本发明的第六实施例。在主板612中,包括了一个支持QDR模块的芯片组60、一个转换装置62以及二个DDR DIMM 64、66。其中,为了使得方框图能更明白,转换装置62的QDR接口元件与DDR接口元件仅分别与芯片组60和DDR DIMM 64、66连接的连接线表示。以此种装置的连接方式,就可以在支持QDR DIMM的主板612上使用DDR DIMM。
接下来请参照图7,是将本发明的内存转换装置运用到内存模块(Memory Module)的实施例,也就是本发明的第七实施例。在内存模块712中,包括了一个转换装置70以及多个DDR内存芯片组矩阵72~76。其中,为了使得方框图能更明白,转换装置70的QDR接口元件与DDR接口元件分别和外面装置与多个DDR内存芯片组矩阵72~76连接的连接线表示。以此种装置的连接方式,就可以在支持QDR内存芯片组矩阵的内存模块712上使用DDR内存芯片组矩阵。
接下来请参照图8,是根据本发明第八实施例的方框图。在内存模块接口812中,包括了一个转换装置80以及二个DDR DIMM 82、84。其中,为了使得方框图能更明白,转换装置80的QDR接口元件与DDR接口元件分别和外面装置与二个DDR DIMM 82、84连接的连接线表示。以此种装置的连接方式,就可以在支持QDR DIMM的内存模块接口812上使用DDR DIMM。
请参照图9,是本发明第九实施例的方框图。在可携式计算机的主板912中,包括了一个支持QDR模块的芯片组90、一个转换装置92以及二个DDR DIMM插槽94、96。其中,为了使得方框图能更明白,转换装置92的QDR接口元件与DDR接口元件仅分别与芯片组90和DDR DIMM插槽94、96连接的连接线表示。以此种装置的连接方式,就可以在支持QDR DIMM插槽的可携式计算机的主板912上使用DDR DIMM插槽。
综上所述,本发明由在QDR与DDR之间建立转换通道,不仅可以使得DDR与QDR同时正常的运行,还可以在只使用DDR内存的情况下依然有QDR的数据处理效率。
使用者可以不需要购置新的QDR内存模块,使用本发明的装置结合既有的DDR内存模块,即可使原本仅有的DDR效率提高到具有QDR的效率的记忆模块,也可以使用既有的DDR内存模块,加上本发明的装置及QDR内存模块同时使用,更进一步提高系统的效率。
对生产者来说,在制作内存模块与适配卡时,可以选择成本较低的DDR芯片,配合本发明的装置,同样可以使产品具有QDR的数据处理效率,使所生产的产品与市场现有的QDR产品具有同样的质量与功效,但其制作成本可大幅降低。而在制作主板时,使用本发明的装置可以供使用者不管在同时使用DDR与QDR模块的情况下,还是在仅使用DDR模块的情况下都可以达到QDR的效率,因此可以提高产品的竞争力。
虽然本发明已以实施例说明如上,然其并非用来限定本发明,任何熟悉此技术的人,在不脱离本发明的精神和范围内,当可作各种的改动与润饰,因此本发明的保护范围当以权利要求书为准。
权利要求
1.一种DDR与QDR的转换装置,其特征为包括一QDR接口元件,用来与QDR元件进行信号交换;一DDR接口元件,用来与DDR元件进行信号交换;一时钟控制器,用来将QDR元件送至的一时钟信号转换成该转换装置与DDR元件所使用的一操作时钟信号;一状态缓存器组,用来储存QDR元件状态;一数据转换装置,用来将QDR的数据型态转换为适用于DDR的数据型态,以及将DDR的数据型态转换为适用于QDR的数据型态;以及一指令控制器,在取得QDR元件的一QDR命令信号后,将该QDR命令信号处理成相对应的一DDR命令信号,并输出至DDR元件。
2.如权利要求1所述的DDR与QDR的转换装置,其特征为该数据转换装置包括一数据屏蔽与探测控制器,用来取得QDR元件的QM信号以及DQS信号,将QM信号转成DDR QM信号并将DDR QM信号输入至DDR元件,以及将DQS信号转为QDR元件对DDR元件提取数据的一数据提取信号;一QDR至DDR数据转换器,将QDR元件的串行信号转换成并行信号,并根据该指令控制器的命令,将转换所得的并行信号分开传输给二个DDR元件;以及一DDR至QDR数据转换器,将二个DDR元件的数据信号转成QDR元件所使用的串行信号,并根据该指令控制器的命令将转换所得的串行信号传输至QDR元件。
3.如权利要求1所述的DDR与QDR的转换装置,其特征为该数据转换装置包括一数据屏蔽与探测控制器,取得QDR元件所传送的QM信号以及DQS信号,将QM信号转成DDR QM信号并输出至DDR元件,将DQS信号转为QDR元件对DDR元件提取数据的一数据提取信号,并在必须回传DQS信号至QDR元件时,依据二倍的该时钟信号产生回传的DQS信号;一QDR至DDR数据转换器,将QDR元件的串行信号转换成并行信号,并根据该指令控制器的命令,将转换所得的并行信号分开传输给二个DDR元件;以及一DDR至QDR数据转换器,将二个DDR元件的数据信号转成QDR元件所使用的串行信号,并根据该指令控制器的命令将转换所得的串行信号传输至QDR元件。
4.如权利要求1所述的DDR与QDR的转换装置,其特征为该数据转换装置包括一锁相回路,用来接收该时钟信号,并产生频率为该时钟信号频率两倍的一内部操作时钟信号;一数据屏蔽与探测控制器,用来取得该QDR的一QM信号以及一DQS信号,将该QM信号转成一DDR QM信号并输入至该DDR元件,将该DQS信号转为该QDR元件对该DDR元件提取数据的一数据提取信号,并在必须回传该DQS信号至该QDR元件时,依据该内部操作时钟信号产生回传的DQS信号;一QDR至DDR数据转换器,将该QDR元件的一串行信号转换成一并行信号,并根据该指令控制器的命令,将转换所得的该并行信号分开传输给二个该DDR元件;以及一DDR至QDR数据转换器,将二个该DDR元件的数据信号转成该QDR元件所使用的该串行信号,并根据该指令控制器的命令将转换所得的该串行信号传输至该QDR元件。
5.一种DDR与QDR的转换装置,适用于一QDR接口元件与一DDR接口元件之间,其特征为该QDR接口元件用来与一QDR元件进行信号交换,该DDR接口元件用来与一DDR元件进行信号交换,该转换装置包括一时钟控制器,用来接收该QDR元件所输出的时钟信号,并转换成该转换装置所使用的时钟信号;一指令控制器,用来取得该QDR元件的一QDR命令信号后,将该QDR命令信号处理成相对应的一DDR命令信号,并输出至该DDR元件;以及一数据转换装置,耦接到该QDR接口元件、该DDR接口元件与该指令控制器,根据该指令控制器所输出的一控制信号,将适用于该QDR元件的数据型态转换为适用于该DDR元件的数据型态,以及将适用于该DDR元件的数据型态转换为适用于该QDR的数据型态。
6.如权利要求5所述的DDR与QDR的转换装置,其特征为该数据转换装置包括一数据屏蔽与探测控制器,用来取得该QDR元件的一QM信号以及一DQS信号,将该QM信号转成适用于该DDR元件的一DDR QM信号并输出至该DDR元件,以及将DQS信号转为该QDR元件对该DDR元件提取数据的一数据提取信号;一QDR至DDR数据转换器,将由该QDR元件所输出的一串行信号转换成一并行信号,并根据该指令控制器的命令,将转换所得的该并行信号传输至该些DDR元件;以及一DDR至QDR数据转换器,将该些DDR元件的数据信号转成该QDR元件所使用的该串行信号,并根据该指令控制器的命令将转换所得的该串行信号传输至该QDR元件。
7.如权利要求5所述的DDR与QDR的转换装置,其特征为该数据转换装置包括一数据屏蔽与探测控制器,用来取得该QDR元件所传送的一QM信号以及一DQS信号,将该QM信号转成适用于该DDR元件的一DDRQM信号并输出至该DDR元件,将该DQS信号转为该QDR元件对该DDR元件提取数据的一数据提取信号,并在必须回传该DQS信号至QDR元件时,依据二倍的该时钟信号产生回传的该DQS信号;一QDR至DDR数据转换器,将该QDR元件所输出的一串行信号转换成一并行信号,并根据该指令控制器的命令,将转换所得的并行信号分开传输给该些DDR元件;以及一DDR至QDR数据转换器,将该些DDR元件的数据信号转成该QDR元件所使用的该串行信号,并根据该指令控制器的命令将转换所得的该串行信号传输至该QDR元件。
8.如权利要求5所述的DDR与QDR的转换装置,其特征为该数据转换装置包括一锁相回路,接收该时钟信号,并产生频率为该时钟信号频率两倍的一回传时钟信号;一数据屏蔽与探测控制器,用来取得该QDR的QM信号以及DQS信号,将QM信号转成DDR QM信号并输入至DDR元件,将DQS信号转为QDR元件对DDR元件提取数据的一数据提取信号,并在必须回传DQS信号至QDR元件时,依据该回传时钟信号产生回传的DQS信号;一QDR至DDR数据转换器,将QDR元件的串行信号转换成并行信号,并根据该指令控制器的命令,将转换所得的并行信号分开传输给二个DDR元件;以及一DDR至QDR数据转换器,将二个DDR元件的数据信号转成QDR元件所使用的串行信号,并根据该指令控制器的命令将转换所得的串行信号传输至QDR元件。
9.一种DDR与QDR的转换装置,其特征为包括一QDR接口元件,用来与QDR元件进行信号交换;一DDR接口元件,用来与DDR元件进行信号交换;以及一转换核心元件,将QDR的指令及数据形式转换成DDR的指令及数据形式,通过该DDR接口元件传至DDR元件,并将DDR的指令及数据形式转换成QDR的指令及数据形式,通过该QDR接口元件传至QDR元件。
10.一种使用DDR与QDR的转换装置的适配卡,适用于支持QDR模块的一电路板上,其特征为该电路板上至少具有支持QDR的一芯片组,该适配卡至少包括至少一DDR模块矩阵;以及一DDR与QDR的转换装置,包括一QDR接口元件,用来与该芯片组进行信号交换;一DDR接口元件,用来与该DDR模块矩阵进行信号交换;一转换核心元件,将QDR的指令及数据形式转换成DDR的指令及数据形式,通过该DDR接口元件传送至该DDR模块矩阵,并将DDR的指令及数据形式转换成QDR的指令及数据形式,通过该QDR接口元件传送到支持QDR的该芯片组。
11.一种使用DDR与QDR的转换装置的主板,其特征为包括芯片组,支持使用QDR模块;以及一DDR与QDR的转换装置,包括至少一DDR DIMM;一DDR与QDR的转换装置,包括一QDR接口元件,用来与该芯片组进行信号交换;一DDR接口元件,用来与该DDR DIMM进行信号交换;及一转换核心元件,将QDR的指令及数据形式转换成DDR的指令及数据形式,通过该DDR接口元件传送至该DDR DIMM,并将DDR的指令及数据形式转换成QDR的指令及数据形式,通过该QDR接口元件传送到该芯片组。
12.一种使用DDR与QDR的转换装置的内存模块,适用于支持QDR内存模块的一内存上,其特征为该内存模块包括至少一DDR内存芯片组矩阵;以及一DDR与QDR的转换装置,包括一QDR接口元件,与该内存进行信号交换;一DDR接口元件,与该DDR内存芯片组矩阵进行信号交换;及一转换核心元件,将QDR的指令及数据形式转换成DDR的指令及数据形式,通过该DDR接口元件传送至该DDR内存芯片组矩阵,并将DDR的指令及数据形式转换成QDR的指令及数据形式,通过该QDR接口元件传送至该内存。
13.一种使用DDR与QDR的转换装置的记忆模块接口,其特征为包括至少一DDR DIMM;以及一DDR与QDR的转换装置,包括一QDR接口元件,与该内存模块接口进行信号交换;一DDR接口元件,与该DDR DIMM进行信号交换;及一转换核心元件,将QDR的指令及数据形式转换成DDR的指令及数据形式,通过该DDR接口元件传送至该DDR DIMM,并将DDR的指令及数据形式转换成QDR的指令及数据形式,通过该QDR接口元件传送至该内存模块接口。
14.一种使用DDR与QDR的转换装置的可携式计算机主板,其特征为包括一芯片组,支持使用QDR模块;以及一DDR与QDR的转换装置,包括一QDR接口元件,用来与该芯片组进行信号交换;一DDR接口元件,提供至少一SO-DIMM插槽;一转换核心元件,将QDR的指令及数据形式转换成DDR的指令及数据形式,通过该DDR接口元件传送至该SO-DIMM插槽,并将DDR的指令及数据形式转换成QDR的指令及数据形式,通过该QDR接口元件传送至该芯片组。
全文摘要
本发明是有关于一种DDR与QDR的转换装置以及使用其的适配卡、主板与内存模块接口。此DDR与QDR的转换装置具有QDR接口元件、DDR接口元件以及转换核心元件。其中,QDR接口元件用来与QDR元件进行信号交换,DDR接口元件则用来与DDR元件进行信号交换。而转换核心元件则将QDR的指令及数据形式转换成DDR的指令及数据形式,并将DDR的指令及数据形式转换成QDR的指令及数据形式。
文档编号G06F1/16GK1395155SQ01120119
公开日2003年2月5日 申请日期2001年7月5日 优先权日2001年7月5日
发明者吴坤河, 庄海峰 申请人:丽台科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1